EEPW首頁(yè) >>
主題列表 >>
fpga+mpu+mcu
fpga+mpu+mcu 文章 進(jìn)入fpga+mpu+mcu技術(shù)社區(qū)
低功耗FPGA電子系統(tǒng)優(yōu)化方法
- 首先與實(shí)測(cè)系統(tǒng)功耗進(jìn)行對(duì)比,驗(yàn)證了Xilinx公司ISE軟件包中FPGA功耗估算工具XPower的準(zhǔn)確性。然后對(duì)FPGA設(shè)計(jì)中影響系統(tǒng)功耗的幾個(gè)相互關(guān)聯(lián)的參數(shù)進(jìn)行取樣,通過(guò)軟件估算不同樣點(diǎn)下的系統(tǒng)功耗,找到功耗最低的取樣點(diǎn),得到最佳設(shè)計(jì)參數(shù),從而達(dá)到優(yōu)化系統(tǒng)設(shè)計(jì)的目的。實(shí)驗(yàn)中通過(guò)這種方法,在一個(gè)FPGA讀寫(xiě)SRAM的系統(tǒng)中,在單位時(shí)間讀寫(xiě)操作數(shù)固定的條件下,選取了讀寫(xiě)頻率與讀寫(xiě)時(shí)間占空比這兩個(gè)參數(shù)來(lái)優(yōu)化系統(tǒng)功耗。最終測(cè)試數(shù)據(jù)證明了該方法的正確性。
- 關(guān)鍵字: FPGA 低功耗 電子 系統(tǒng)優(yōu)化
基于JTAG邊界掃描方式的重構(gòu)控制器的設(shè)計(jì)
- 為充分利用硬件資源,滿足不同的應(yīng)用需求,本文提出了一種基于JTAG邊界掃描模式配置的重構(gòu)控制器,詳細(xì)介紹控制器的硬件實(shí)現(xiàn)以及配置流程,該控制器通過(guò)模擬JTAG接口時(shí)序及TAP狀態(tài)機(jī)的功能,實(shí)現(xiàn)在系統(tǒng)配置目標(biāo)可編程器件。
- 關(guān)鍵字: FPGA TAP狀態(tài)機(jī) JTAG邊界掃描 重構(gòu) 201001
創(chuàng)造消費(fèi)價(jià)值是關(guān)鍵
- 32位MCU強(qiáng)勢(shì)增長(zhǎng) 從全球范圍內(nèi)的微控制器(MCU)的市場(chǎng)情況看(如圖1),08年出貨量是119億美元,到09年降低到86億美元。從增長(zhǎng)曲線看,32位微控制器在過(guò)去5年增長(zhǎng)了一倍。目前可以看到8位和32位的深V型增長(zhǎng)。從銷售額來(lái)看,在2009年的前10個(gè)月里有7個(gè)月32位高過(guò)8位,到10月底時(shí),32位總體下降了近23%,而8位MCU下降了近27%。從數(shù)量上看,8位的下降是26%,而32位只下降10%,因此從單位數(shù)量來(lái)說(shuō),32位下降較少,NXP(恩智浦)認(rèn)為32位還是有比較強(qiáng)勁的增長(zhǎng)勢(shì)頭,這
- 關(guān)鍵字: MCU NAND NOR Android
FPGA的甜蜜時(shí)光
- 隨著2010年的來(lái)臨,當(dāng)今的全球電子公司紛紛做出明智而審慎的研發(fā)投資決定,以便借助創(chuàng)新的新產(chǎn)品,快速抓住新的市場(chǎng)機(jī)遇。FPGA越來(lái)越多地成為這些公司成功的關(guān)鍵。除了少數(shù)可超大批量生產(chǎn)的商品外,應(yīng)用ASIC的高成本和高風(fēng)險(xiǎn)無(wú)法讓絕大多數(shù)的商品贏利;現(xiàn)在面臨著加速替代ASIC所帶來(lái)的機(jī)遇,這主要體現(xiàn)在以下不同方面:芯片體系結(jié)構(gòu),也就是能夠推出某種架構(gòu)和相關(guān)的I/O,而且,密度和性能還能夠達(dá)到一定水平,從而可以替代ASIC的功能。 軟件在加速替代ASIC過(guò)程中也扮演了重要角色。高效的軟件和設(shè)計(jì)工具大大提高了
- 關(guān)鍵字: 賽靈思 FPGA ASIC 摩爾定律
世界半導(dǎo)體市場(chǎng)回顧與展望
- 歲末年初,又到了總結(jié)與展望之時(shí),綜合業(yè)界的信息得知:全球半導(dǎo)體市場(chǎng)在2009年陷入困境幸而回穩(wěn),而2010年將重新步入快速發(fā)展之路,這一觀點(diǎn)已成共識(shí)。 變數(shù)多多的2009年 2009年的世界半導(dǎo)體市場(chǎng)變化真是光怪陸離、變幻莫測(cè),為筆者所首見(jiàn)。 回望一年來(lái)公布的數(shù)據(jù),連連更迭,令人無(wú)所適從。例如,為業(yè)界推崇的WSTS(世界半導(dǎo)體貿(mào)易統(tǒng)計(jì)協(xié)會(huì))2008年11月所作的秋季預(yù)測(cè),認(rèn)為2009年世界半導(dǎo)體市場(chǎng)將僅略降2.8%,可到2009年6月的春季預(yù)測(cè),時(shí)隔半年便來(lái)了個(gè)大跳水,驟然劇降21.
- 關(guān)鍵字: 半導(dǎo)體 MPU 存儲(chǔ)器 201001
IAR Systems和Energy Micro合作以簡(jiǎn)化MCU應(yīng)用開(kāi)發(fā)
- IAR Systems宣布與低耗能MCU供應(yīng)商 Energy Micro AS進(jìn)行合作。Energy Micro在新發(fā)布的EFM32 Gecko開(kāi)發(fā)套件中,選擇了IAR Embedded Workbench for ARM作為其套件的嵌入式開(kāi)發(fā)平臺(tái),這個(gè)套件的所有代碼示例都基于IAR Systems的開(kāi)發(fā)工具。此外,客戶也有機(jī)會(huì)從IAR Systems直接購(gòu)買Energy Micro的開(kāi)發(fā)套件。 Energy Micro AS的工具經(jīng)理Jorn Norheim這樣說(shuō)道:“IA
- 關(guān)鍵字: IAR MCU
臺(tái)積電年中將為Altera試產(chǎn)28nm制程FPGA芯片
- 據(jù)業(yè)者透露,臺(tái)積電公司將于今年中期開(kāi)始為Altera公司生產(chǎn)28nm制程FPGA芯片產(chǎn)品。這種FPGA芯片將集成有28Gbps收發(fā)器,產(chǎn)品面向云計(jì)算,在線存儲(chǔ)以及移動(dòng)視頻等應(yīng)用,Altera公司兩年前曾推出該系列產(chǎn)品的 40nm制程版本。臺(tái)積電還宣布其28nm制程將為全代制程(full node:即制程升級(jí)時(shí)需要對(duì)芯片電路進(jìn)行重新設(shè)計(jì)),而且年內(nèi)其28nm制程還將具備可按客戶的需求制作出HKMG(High-K絕緣層+金屬柵極)或SiON(SiON絕緣層+硅柵極)這兩種不同柵極結(jié)構(gòu)的能力. 臺(tái)積電
- 關(guān)鍵字: 臺(tái)積電 28nm FPGA Altera
理解FPGA 中的壓穩(wěn)態(tài)
- 理解FPGA 中的壓穩(wěn)態(tài) 本白皮書(shū)介紹FPGA 中的壓穩(wěn)態(tài),為什么會(huì)出現(xiàn)這一現(xiàn)象,它是怎樣導(dǎo)致設(shè)計(jì)失敗的。介紹怎樣計(jì)算壓穩(wěn)態(tài)MTBF,重點(diǎn)是對(duì)結(jié)果造成影響的各種器件和設(shè)計(jì)參數(shù)。
引言
當(dāng)信號(hào)在不相關(guān)或者異步時(shí)鐘域 - 關(guān)鍵字: FPGA 壓穩(wěn)態(tài)
基于FPGA和MB86S02的數(shù)字圖像處理系統(tǒng)設(shè)計(jì)
- 介紹了基于SOPC技術(shù)的嵌入式數(shù)字圖像處理系統(tǒng)的設(shè)計(jì)方法,該系統(tǒng)以Alteral公司的Nios嵌入式軟件處理器為核心來(lái)分別對(duì)圖像的采集、存儲(chǔ),圖像處理,顯示等功能模塊進(jìn)型結(jié)構(gòu)設(shè)計(jì),最后把處理數(shù)據(jù)通過(guò)網(wǎng)絡(luò)發(fā)送到接收端,從而完成了利用嵌入式系統(tǒng)和Internet技術(shù)的信息溝通。
- 關(guān)鍵字: 處理 理系 設(shè)計(jì) 圖像 數(shù)字 FPGA MB86S02 基于
高速流水線浮點(diǎn)加法器的FPGA實(shí)現(xiàn)
- 本工程設(shè)計(jì)完全符合IP核設(shè)計(jì)的規(guī)范流程,而且完成了Verilog HDL建模、功能仿真、綜合、時(shí)序仿真等IP核設(shè)計(jì)的整個(gè)過(guò)程,電路功能正確。實(shí)際上,本系統(tǒng)在布局布線后,其系統(tǒng)的最高時(shí)鐘頻率可達(dá)80MHz。雖然使用浮點(diǎn)數(shù)會(huì)導(dǎo)致舍入誤差,但這種誤差很小,可以忽略。實(shí)踐證明,本工程利用流水線結(jié)構(gòu),方便地實(shí)現(xiàn)了高速、連續(xù)、大數(shù)據(jù)量浮點(diǎn)數(shù)的加法運(yùn)算,而且設(shè)計(jì)結(jié)構(gòu)合理,性能優(yōu)異,可以應(yīng)用在高速信號(hào)處理系統(tǒng)中。
- 關(guān)鍵字: FPGA 流水線 浮點(diǎn) 加法器
基于FPGA的掃頻信號(hào)源的研究與設(shè)計(jì)
- 介紹掃頻電路和DDS技術(shù)的原理,利用FPGA設(shè)計(jì)一個(gè)以DDS技術(shù)為基礎(chǔ)的掃頻信號(hào)源,給出用Verilog語(yǔ)言編程的實(shí)現(xiàn)方案和實(shí)現(xiàn)電路。并通過(guò)采用流水線技術(shù)提高了相位累加器的運(yùn)算速度,通過(guò)改進(jìn)ROM壓縮算法以減小存儲(chǔ)器的容量,完成了對(duì)整個(gè)系統(tǒng)的優(yōu)化設(shè)計(jì)。運(yùn)用QuartusⅡ軟件仿真驗(yàn)證了程序設(shè)計(jì)的正確性,最終在硬件電路上實(shí)現(xiàn)了該掃頻信號(hào)源。
- 關(guān)鍵字: FPGA 掃頻信號(hào)源
fpga+mpu+mcu介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga+mpu+mcu!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473