<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          賽靈思首批7系列FPGA上市

          •   賽靈思公司(Xilinx)宣布推出其首批用于加速28nm7系列FPGA系統(tǒng)開發(fā)與集成能力提升的目標(biāo)設(shè)計(jì)平臺。賽靈思針對 FPGA 系統(tǒng)設(shè)計(jì)和集成的目標(biāo)設(shè)計(jì)平臺方法提供了業(yè)界最全面的開發(fā)套件,包括開發(fā)板、ISE 設(shè)計(jì)套件工具、IP 核、參考設(shè)計(jì)和 FPGA 夾層卡 (FMC),能幫助設(shè)計(jì)人員立即啟動應(yīng)用開發(fā)。   新型Virtex?-7 FPGA VC707 評估套件、Kintex-7 FPGA KC705 評估套件,以及與安富利電子元件部( Avnet Electronic Marketing)聯(lián)合
          • 關(guān)鍵字: 賽靈思  FPGA  

          FPGA一體化高級設(shè)計(jì)方法

          • 隨著 FPGA 技術(shù)逐步延伸至軍事電子系統(tǒng)以及嵌入式電子產(chǎn)業(yè)的幾乎全部領(lǐng)域,能發(fā)揮可編程邏輯優(yōu)勢的應(yīng)用已經(jīng)占據(jù)主流地位。通信、機(jī)載和控制系統(tǒng)尤其受益于 FPGA 的設(shè)計(jì)靈活性、現(xiàn)場重構(gòu)和并行處理功能。同時(shí),較短的
          • 關(guān)鍵字: FPGA  高級設(shè)計(jì)  方法    

          賽靈思推出首批7系列FPGA設(shè)計(jì)平臺之問答

          • 賽靈思在 DesignCon 2012 展會上推出面向 28nm 7 系列 FPGA 的目標(biāo)設(shè)計(jì)平臺——3 款最新開發(fā)套件,其中包括Kintex?-7 FPGA KC705 評估套件、Virtex?-7 FPGA VC707 評估套件,以及 與 安富利電子元件部 (Avnet Electronic Marketing) 聯(lián)合開發(fā)的 Kintex?-7 FPGA DSP 套件。
          • 關(guān)鍵字: 賽靈思  FPGA  

          賽靈思第一批7系列FPGA目標(biāo)設(shè)計(jì)平臺上市

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )宣布推出其首批用于加速 28nm 7 系列FPGA系統(tǒng)開發(fā)與集成能力提升的目標(biāo)設(shè)計(jì)平臺。賽靈思針對 FPGA 系統(tǒng)設(shè)計(jì)和集成的目標(biāo)設(shè)計(jì)平臺方法提供了業(yè)界最全面的開發(fā)套件,包括開發(fā)板、ISE 設(shè)計(jì)套件工具、IP 核、參考設(shè)計(jì)和 FPGA 夾層卡 (FMC),能幫助設(shè)計(jì)人員立即啟動應(yīng)用開發(fā)。
          • 關(guān)鍵字: Xilinx  FPGA  

          賽靈思發(fā)布ISE 13.4 設(shè)計(jì)套件

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出 ISE? 13.4設(shè)計(jì)套件。該設(shè)計(jì)套件可提供對 MicroBlaze? 微控制器系統(tǒng) (MCS) 的公共訪問功能、面向 28nm 7 系列 FPGA 的全新 RX 裕量分析和調(diào)試功能,以及支持面向 Artix?-7 系列和 Virtex?-7 XT 器件的部分可重配置功能。
          • 關(guān)鍵字: Xilinx  FPGA  ISE 13.4  

          JavaCard指令處理器的FPGA設(shè)計(jì)

          • JavaCard指令處理器的FPGA設(shè)計(jì),1 JavaCard簡介  智能卡是指集成了CPU、ROM、RAM、COS(芯片操作系統(tǒng))和EEPROM,能儲存信息和圖像,具備讀/寫能力,信息能被加密保護(hù)的便攜卡。智能卡的最基本標(biāo)準(zhǔn)是ISO/IEC7816。智能卡在銀行、電信等行業(yè)得到廣泛
          • 關(guān)鍵字: 設(shè)計(jì)  FPGA  處理器  指令  JavaCard  

          基于FPGA的SOC外部組件控制器IP的設(shè)計(jì)

          • 1 引言

            嵌入式系統(tǒng)已經(jīng)發(fā)展成為應(yīng)用最廣的計(jì)算機(jī)系統(tǒng)[1]。SOC(System On a Chip)則是嵌入式系統(tǒng)的研究和開發(fā)熱點(diǎn)。SOC 的核心概念是把整個系統(tǒng)集成到一片半導(dǎo)體芯片上。目前SOC 的中文名稱還不統(tǒng)一,可被叫做
          • 關(guān)鍵字: FPGA  SOC  控制器    

          基于FPGA的NCO設(shè)計(jì)方案

          •  隨著數(shù)字通信技術(shù)的飛速發(fā)展,軟件無線電的應(yīng)用愈加的廣泛, 而影響軟件無線電性能的關(guān)鍵器件數(shù)控振蕩器NCO(Numerical CONtrolled Oscillator) 的設(shè)計(jì)至關(guān)重要直接數(shù)字頻率合成(DDS)技術(shù)是一種從相位概念出發(fā)直接合
          • 關(guān)鍵字: FPGA  NCO  設(shè)計(jì)方案    

          基于C/C++的大規(guī)模FPGA設(shè)計(jì)

          • 背景可編程邏輯器件的設(shè)計(jì)方法經(jīng)歷了布爾等式,原理圖輸入,硬件描語言這樣一個發(fā)展過程。隨著設(shè)計(jì)的日益復(fù)雜和可編程邏輯器件規(guī)模的不斷擴(kuò)大,人們不停地尋求更加抽象的行為級設(shè)計(jì)方法,以便在盡可能短時(shí)間內(nèi)完成自
          • 關(guān)鍵字: FPGA  大規(guī)模    

          多節(jié)點(diǎn)大容量FPGA系統(tǒng)的遠(yuǎn)程升級方法

          • 引言  多節(jié)點(diǎn)系統(tǒng),在目前的很多電子系統(tǒng)應(yīng)用場合都可以看到。這種多節(jié)點(diǎn)系統(tǒng)由于具有結(jié)構(gòu)可擴(kuò)展性、功能配置的靈活性以及便于查找故障節(jié)點(diǎn)等良好的可維護(hù)性得到了越來越廣泛的應(yīng)用。通常,多節(jié)點(diǎn)系統(tǒng)各個節(jié)點(diǎn)的主
          • 關(guān)鍵字: FPGA  節(jié)點(diǎn)  大容量  方法    

          基于FPGA的嵌入式系統(tǒng)USB接口設(shè)計(jì)

          • 基于FPGA的嵌入式系統(tǒng)USB接口設(shè)計(jì),摘要:設(shè)計(jì)基于FPGA的IP-BX電話應(yīng)用系統(tǒng),用于傳統(tǒng)的電話網(wǎng)絡(luò)(PSTN)與PC機(jī)之間的接口連接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,為基于FPGA的嵌入式系統(tǒng)與PC機(jī)之間提供數(shù)據(jù)和命令通道,從
          • 關(guān)鍵字: 接口  設(shè)計(jì)  USB  系統(tǒng)  FPGA  嵌入式  基于  

          裝入CPLD/FPGA的步進(jìn)電機(jī)運(yùn)動控制器與驅(qū)動器

          • 本設(shè)計(jì)實(shí)例進(jìn)一步拓展了以前將步進(jìn)電機(jī)驅(qū)動器集成到CPLD中的設(shè)計(jì)(參考文獻(xiàn)1)。本實(shí)例不僅集成了驅(qū)動器,而且還集成了一個簡單的單軸步進(jìn)電機(jī)運(yùn)動控制器。根據(jù)CPLD大小,可以將多個運(yùn)動控制器設(shè)計(jì)到單一設(shè)備中。例如
          • 關(guān)鍵字: 控制器  驅(qū)動器  運(yùn)動  電機(jī)  CPLD/FPGA  步進(jìn)  裝入  

          利用FPGA解決TMS320C54K與SDRAM的接口問題

          • 在DSP應(yīng)用系統(tǒng)中,需要大量外擴(kuò)存儲器的情況經(jīng)常遇到。例如,在數(shù)碼相機(jī)和攝像機(jī)中,為了將現(xiàn)場拍攝的諸多圖...
          • 關(guān)鍵字: FPGA  TMS320C54K  SDRAM  

          基于FPGA與外部SRAM的大容量數(shù)據(jù)存儲

          • 1引言我們將針對FPGA中內(nèi)部BlockRAM有限的缺點(diǎn),提出了將FPGA與外部SRAM相結(jié)合來改進(jìn)設(shè)計(jì)的方法,并給出...
          • 關(guān)鍵字: FPGA  SRAM  

          MELP語音編碼的FPGA實(shí)現(xiàn)的系統(tǒng)框架

          • NiosII處理器是Intel公司為Altera公司推出的32位精簡指令處理器軟核。在Altera公司推出的軟件SOPC中加載...
          • 關(guān)鍵字: MELP  FPGA  
          共6368條 241/425 |‹ « 239 240 241 242 243 244 245 246 247 248 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();