<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          基于FPGA的TCP粘合設(shè)計實現(xiàn)

          • 基于FPGA的TCP粘合設(shè)計實現(xiàn),在應(yīng)用級代理的基礎(chǔ)上,為進一步提高數(shù)據(jù)處理的速度,提出了TCP粘合技術(shù)[1]。該技術(shù)在通信雙方建立通信之初對雙方的握手信號以及通信原語進行分析,獲取必要的信息,決定數(shù)據(jù)的流向,一旦雙方開始通信,該代理就不再
          • 關(guān)鍵字: 設(shè)計  實現(xiàn)  粘合  TCP  FPGA  基于  

          基于CORDIC算法和FPGA的數(shù)字頻率校正的實現(xiàn)

          • 本文通過對CORDIC算法的工作原理進行分析,給出了基于CORDIC算法和FPGA實現(xiàn)數(shù)字頻率校正的實現(xiàn)方案。仿真結(jié)果證明,該方法可以實現(xiàn)標(biāo)準(zhǔn)的正弦波和余弦波信號,可以直接作為頻偏校正單元來對數(shù)字頻率信號進行校正。
          • 關(guān)鍵字: CORDIC  FPGA  算法  數(shù)字頻率    

          基于FPGA-NIOS的多功能留言機設(shè)計

          • 摘要:隨著科技的進步,人們生活中對于聯(lián)絡(luò)的需求越來越高,而傳統(tǒng)基于電話的留言機在沒有手機或電話的情況下具有諸多不便。針對上述需求,設(shè)計了一款應(yīng)用于家庭用戶中的多功能留言機。考慮到FPGA的諸多特點,采用可
          • 關(guān)鍵字: FPGA-NIOS  多功能  留言機    

          基于FPGA的倏逝波型光纖氣體檢測研究

          • 摘要:文章就光纖氣體傳感器的背景和發(fā)展進行了介紹,并且對倏逝波型的光纖氣體檢測原理進行了分析與研究。設(shè)計了一款基于FPGA的倏逝波型的光纖氣體檢測系統(tǒng)。通過模擬與實驗,提高了檢測靈敏度和響應(yīng)時間,可進行多
          • 關(guān)鍵字: FPGA  倏逝波型  光纖氣體  檢測    

          賽靈思強化通信市場競爭力 欲成為FPGATOP1供應(yīng)商

          •   一直以來,通信都是賽靈思整體業(yè)務(wù)的中流砥柱。今年年初,賽靈思專門成立通信事業(yè)部,并成功完成三起在光網(wǎng)絡(luò)領(lǐng)域的收購,更好地布局通信市場,他們的目標(biāo)是成為華為、中興等通信廠商的FPGATOP1供應(yīng)商。   2011年發(fā)生的那些兒事和即將發(fā)生的那些事兒無不顯示著賽靈思在通信市場的持續(xù)專注和深耕。
          • 關(guān)鍵字: 賽靈思  FPGA  光網(wǎng)絡(luò)  

          基于FPGA短波差分跳頻信號發(fā)生器的設(shè)計與實現(xiàn)

          • 摘要:差分跳頻(DFH)是一種新的短波跳頻技術(shù),它主要歸結(jié)為一種G函數(shù)算法,這種G函數(shù)集跳頻圖案、信息調(diào)制與解調(diào)于一體。它的通信機理與常規(guī)跳頻完全不同,較好的解決了數(shù)據(jù)速率和跟蹤、干擾等問題,代表了當(dāng)前短波通
          • 關(guān)鍵字: FPGA  短波差分  跳頻信號  發(fā)生器    

          賽靈思Spartan-6 FPGA助力最新NI CompactRIO系統(tǒng)

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )在 2011 年 NIWeek 大會期間宣布,美國國家儀器公司 (NI) 推出采用賽靈思旗艦型Spartan?-6 FPGA的業(yè)界首款多核、性能最高的 NI CompactRIO 系統(tǒng)和最小型化的 NI Single-Board RIO器件,進一步豐富了其可重配置 I/O (RIO) 高級控制與監(jiān)控產(chǎn)品系列。
          • 關(guān)鍵字: 賽靈思  Spartan-6 FPGA  

          基于Verilog簡易UART的FPGA/CPLD實現(xiàn)

          • 基于Verilog簡易UART的FPGA/CPLD實現(xiàn),目標(biāo):在xo640上實現(xiàn)一個簡單的Uart,能夠解析串口數(shù)據(jù),并在寄存器中存儲,用FIFO實現(xiàn)數(shù)據(jù)的傳遞。那么后期可以通過開發(fā)板上的串口經(jīng)CPLD訪問各種數(shù)據(jù)。比如PC=CPLD=EEPROM等等,極大方便后期的開發(fā)和調(diào)試。
          • 關(guān)鍵字: FPGA/CPLD  實現(xiàn)  UART  簡易  Verilog  基于  

          基于FPGA嵌入式系統(tǒng)的雷達目標(biāo)模擬器的設(shè)計

          • 基于FPGA嵌入式系統(tǒng)的雷達目標(biāo)模擬器的設(shè)計,人為地對雷達進行測試時,有時只對雷達的某個和某些參數(shù)感興趣,希望在回波中表征感興趣的參數(shù)強一些,這時就應(yīng)該在回波中去掉雜波和噪聲的影響,而這在實際的外場試飛過程中是不可能實現(xiàn)的,這也是雷達信號模擬器對
          • 關(guān)鍵字: 目標(biāo)  模擬器  設(shè)計  雷達  系統(tǒng)  FPGA  嵌入式  基于  

          基于FPGA的漢明距離電路的實現(xiàn)

          • 摘要:FPGA既具有門陣列的高邏輯密度和高可靠性,又具有可編程邏輯器件的用戶可編程性,可以減少系統(tǒng)的設(shè)計和維護風(fēng)險,降低產(chǎn)品成本,縮短設(shè)計周期。文中給出了利用FPGA設(shè)計漢明距離的計算電路,同時給出與通過有效
          • 關(guān)鍵字: FPGA  漢明距離  電路    

          基于MCU和FPGA的LED圖文顯示屏控制系統(tǒng)

          •   引言  目前,市場上的中小規(guī)模LED顯示系統(tǒng),一般采用傳統(tǒng)的單片機作為主控芯片。對LED大屏幕顯示屏來說,由于數(shù)據(jù)傳輸量大,要求掃描速度快,而單片機內(nèi)部的資源較少、運行速度較慢,難于滿足系統(tǒng)要求。以FPGA
          • 關(guān)鍵字: 顯示屏  控制系統(tǒng)  圖文  LED  MCU  FPGA  基于  

          FPGA與單片機實現(xiàn)低頻數(shù)字式相位測量儀

          • FPGA與單片機實現(xiàn)低頻數(shù)字式相位測量儀,摘要:提出了以AVR ATmega128單片機和Altera公司的Cyclone系列EP1C3T100為核心的系統(tǒng)設(shè)計方案。分析了數(shù)字式低頻相位測量儀的測量原理和測量誤差及其消除的方法。主要介紹了系統(tǒng)的軟硬件設(shè)計。實踐表明,此方案設(shè)計的
          • 關(guān)鍵字: 數(shù)字式相位  測量儀  低頻  實現(xiàn)  單片機  FPGA  

          基于TMS320C6416與FPGA的實時光電圖像識別系統(tǒng)

          • 基于TMS320C6416與FPGA的實時光電圖像識別系統(tǒng),光電混合模式識別以其高速并行處理和無串?dāng)_的優(yōu)點成為實現(xiàn)模式識別實用化和實時化的重要途徑,其在目標(biāo)識別、指紋識別、光纖檢測、工業(yè)零件識別、汽車牌照識別等領(lǐng)域得到了廣泛的研究和應(yīng)用[1.2],并取得了很好的識別
          • 關(guān)鍵字: 圖像  識別  系統(tǒng)  光電  實時  TMS320C6416  FPGA  基于  

          FPGA設(shè)計中毛刺信號解析

          • FPGA設(shè)計中毛刺信號解析,在FPGA的設(shè)計中,毛刺現(xiàn)象是長期困擾電子設(shè)計工程師的設(shè)計問題之一, 是影響工程師設(shè)計效率和數(shù)字系統(tǒng)設(shè)計有效性和可靠性的主要因素。由于信號在FPGA的內(nèi)部走線和通過邏輯單元時造成的延遲,在多路信號變化的瞬間,組合
          • 關(guān)鍵字: 解析  信號  毛刺  設(shè)計  FPGA  

          基于FPGA雷達多目標(biāo)模擬器DRFM設(shè)計與實現(xiàn)

          • 研究了雷達多目標(biāo)模擬系統(tǒng)中數(shù)字射頻存儲(DRFM)單元的設(shè)計與實現(xiàn),根據(jù)模擬系統(tǒng)的設(shè)計要求, 提出一種基于高性能 FPGA數(shù)字射頻存儲單元設(shè)計方法;著重闡述了數(shù)字射頻存儲單元的設(shè)計思路, 給出了系統(tǒng)的設(shè)計方案, 并對系統(tǒng)中雷達模擬目標(biāo)的各功能模塊進行了分析,實驗結(jié)果表明,所設(shè)計的DRFM滿足設(shè)計系統(tǒng)要求。
          • 關(guān)鍵字: FPGA  DRFM  雷達  多目標(biāo)    
          共6368條 262/425 |‹ « 260 261 262 263 264 265 266 267 268 269 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();