<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga:quartusⅡ

          采用FPGA設(shè)計(jì)SDH設(shè)備時(shí)鐘

          • 介紹了一種采用FPGA設(shè)計(jì)的SDH設(shè)備時(shí)鐘的構(gòu)成及設(shè)計(jì)原理;并給出了相關(guān)的測(cè)試結(jié)果;測(cè)試結(jié)果表明該SDH設(shè)備時(shí)鐘完全滿足ITU-T G.813建議規(guī)范的各項(xiàng)時(shí)鐘指標(biāo)要求。
          • 關(guān)鍵字: FPGA  SDH  設(shè)備  時(shí)鐘    

          基于FPGA的全數(shù)字FSK調(diào)制解調(diào)器設(shè)計(jì)

          • FSK(Frequeney-ShiftKeying,頻移鍵控)是用不同頻率的載波來(lái)傳送數(shù)字信號(hào)。FSK信號(hào)具有抗干擾能力強(qiáng)、傳輸距...
          • 關(guān)鍵字: FPGA  調(diào)制解調(diào)器  

          用FPGA實(shí)現(xiàn)傅立葉變換算法

          • 引言DFT(DiscreteFourierTransformation)是數(shù)字信號(hào)分析與處理如圖形、語(yǔ)音及圖像等領(lǐng)域的重要變換工...
          • 關(guān)鍵字: FFT  FPGA  

          一種擴(kuò)頻通信調(diào)制器的FPGA設(shè)計(jì)與仿真

          •   近年來(lái),隨著經(jīng)濟(jì)的高速增長(zhǎng),無(wú)線通信得到了飛速地發(fā)展。由于擴(kuò)展頻譜信號(hào)具有抗干擾、保密、抗偵破和抗衰落等特點(diǎn),擴(kuò)頻通信在軍事無(wú)線通信領(lǐng)域(如測(cè)控通信)中被廣泛應(yīng)用;隨著技術(shù)的成熟及成本的降低,其在民用通信市場(chǎng)上具有更廣大的發(fā)展前景。   本文首先介紹了FPGA的設(shè)計(jì)思想及流程,然后以一種擴(kuò)頻通信調(diào)制器為例,描述了如何實(shí)現(xiàn)自頂向下的設(shè)計(jì):包括調(diào)制器的頂層設(shè)計(jì)、劃分的下一層基本單元的設(shè)計(jì)等,并重點(diǎn)分析了基本單元之一的PN碼產(chǎn)生器的設(shè)計(jì)實(shí)現(xiàn)及仿真驗(yàn)證過(guò)程。   FPGA設(shè)計(jì)方法簡(jiǎn)介   FPGA技術(shù)的
          • 關(guān)鍵字: FPGA  擴(kuò)頻調(diào)  制器  PN碼  仿真  

          Xilinx擴(kuò)展Spartan-3A FPGA 系列

          •   賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX) )今天宣布,作為Spartan-3A FPGA 系列平臺(tái)延伸的小封裝FPGA正式量產(chǎn)。這些小封裝FPGA在提供突破性價(jià)位的同時(shí),針對(duì)消費(fèi)、有線和無(wú)線通信、網(wǎng)絡(luò)、工業(yè)以及其它許多成本敏感的應(yīng)用領(lǐng)域,可以大大降低系統(tǒng)總體成本。   除了更多封裝可供選擇以外,Spartan-3A FPGA 延伸平臺(tái)還提供了從5萬(wàn)門(mén)到340萬(wàn)系統(tǒng)門(mén)的更廣泛的器件密度范圍以及電源管理功能,可幫助設(shè)計(jì)人員盡量減少電路板上的元器件數(shù)量并提供低成本復(fù)雜計(jì)算和嵌入式
          • 關(guān)鍵字: Xilinx  FPGA  Spartan-3A   

          NI最新推出全新的Single-Board RIO平臺(tái)

          •   美國(guó)國(guó)家儀器有限公司(National Instruments,簡(jiǎn)稱NI)近日發(fā)布全新的NI Single-Board RIO設(shè)備,可為工程師及科學(xué)家在發(fā)布嵌入式控制及數(shù)據(jù)采集應(yīng)用時(shí)提供低成本的集成硬件選項(xiàng)。8款全新sbRIO-96xx設(shè)備在一塊印刷電路板(PCB)上集成了嵌入式實(shí)時(shí)處理器、現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)、模擬和數(shù)字I/O,對(duì)于需要在小體積上實(shí)現(xiàn)靈活、高性能、高可靠性的應(yīng)用是理想的選擇。工程師及科學(xué)家可通過(guò)NI LabVIEW 圖形化系統(tǒng)設(shè)計(jì)平臺(tái)來(lái)自定義Single-Board RIO硬
          • 關(guān)鍵字: NI  嵌入式  數(shù)據(jù)采集  RIO  FPGA  

          基于FPGA的mif文件創(chuàng)建與使用

          •   1 引言   在一些需要特殊運(yùn)算的應(yīng)用電路中,只讀存儲(chǔ)器ROM是關(guān)鍵元件,設(shè)計(jì)人員通常利用ROM創(chuàng)建各種查找表,從而簡(jiǎn)化電路設(shè)計(jì),提高電路的處理速度和穩(wěn)定性。FPGA是基于SRAM的可編程器件。掉電后FPGA上的配置信息將全部丟失,所以由FPGA構(gòu)造的數(shù)字系統(tǒng)在每次上電后要依賴于外部存儲(chǔ)器來(lái)主動(dòng)配置或在線被動(dòng)配置。真正意義上的ROM應(yīng)具有掉電后信息不丟失的特性,因此利用FPGA實(shí)現(xiàn)的ROM只能認(rèn)為器件處于用戶狀態(tài)時(shí)具備ROM功能。使用時(shí)不必要刻意劃分,而ROM單元的初始化則是設(shè)計(jì)人員必須面對(duì)的問(wèn)題。
          • 關(guān)鍵字: FPGA  ROM  mit文件  SRAM  

          便攜式遠(yuǎn)程心電監(jiān)護(hù)儀的原理與設(shè)計(jì)實(shí)例

          •   HHCE(Home Health Care Engineering)這門(mén)學(xué)科正隨著人類對(duì)健康的重視和遠(yuǎn)程醫(yī)療的發(fā)展而逐漸走進(jìn)人們的生活。它提倡的是一種“在家就醫(yī),自我保健,遠(yuǎn)程診斷”的理念,把高科技與醫(yī)療結(jié)合起來(lái)。HHCE的出現(xiàn)符合21世紀(jì)社會(huì)老齡化、醫(yī)療費(fèi)用日益高漲以及人們生活健康質(zhì)量高要求的趨勢(shì),同時(shí)可實(shí)現(xiàn)醫(yī)療資源共享,提高邊遠(yuǎn)地區(qū)的醫(yī)療水平,因此具有特別旺盛的生命力。HHCE系統(tǒng)提供一種對(duì)于家庭、社區(qū)醫(yī)療、出診醫(yī)生有效便捷的醫(yī)療監(jiān)測(cè)解決方案,具有心電信號(hào)監(jiān)測(cè)功能的監(jiān)測(cè)器是
          • 關(guān)鍵字: SOC  SOPC  FPGA  便攜式  NiosII  

          FIR數(shù)字濾波的FPGA實(shí)現(xiàn)

          • 摘要: 隨著數(shù)字技術(shù)的發(fā)展,數(shù)字濾波器的功能越來(lái)越受到人們的注意和廣泛應(yīng)用,它有精度高、靈活性大等突出特點(diǎn)。FIR數(shù)字濾波具有穩(wěn)定性高,嚴(yán)格的線性相位,能用FFT算法實(shí)現(xiàn)等特點(diǎn)。通過(guò)FPGA實(shí)現(xiàn)FIR數(shù)字濾波具有實(shí)時(shí)性高、處理速度快、精度高的特點(diǎn)。文章先通過(guò)Matlab DSP Builder 設(shè)計(jì)出FIR濾波器模型,然后利用Simulink進(jìn)行模型仿真,再用ModelSim進(jìn)行功能仿真,最后用Quartus II進(jìn)行時(shí)序仿真。仿真結(jié)束后下載到選定的FPGA上,在FGPA上實(shí)現(xiàn)FIR數(shù)字濾波。 
          • 關(guān)鍵字: 數(shù)字濾波  FIR濾波器  FPGA  Matlab   

          基于FPGA的LON網(wǎng)絡(luò)高速智能節(jié)點(diǎn)的設(shè)計(jì)

          • 摘要:本文介紹了一種基于FPGA芯片的高速智能節(jié)點(diǎn)的硬件結(jié)構(gòu)和軟件設(shè)計(jì),旨在提高現(xiàn)在LON網(wǎng)絡(luò)的智能節(jié)點(diǎn)的處理能力和通用性。  關(guān)鍵詞:FPGA  LON網(wǎng)絡(luò)  智能節(jié)點(diǎn)  通用  高速   1 概述   LonWorks現(xiàn)場(chǎng)總線(簡(jiǎn)稱LON總線)是美國(guó)Echelon公司推出的局部操作網(wǎng)絡(luò),為集散式監(jiān)控系統(tǒng)提供了很強(qiáng)的實(shí)現(xiàn)手段,成為當(dāng)今流行的現(xiàn)場(chǎng)總線技術(shù)之一?,F(xiàn)在的測(cè)控系統(tǒng)中,連接在現(xiàn)場(chǎng)總線網(wǎng)絡(luò)上的每一個(gè)節(jié)點(diǎn),即傳感器、變送器、執(zhí)行器等都不再是單
          • 關(guān)鍵字: FPGA  LON網(wǎng)絡(luò)  智能節(jié)點(diǎn)  通用  高速  

          基于AD9957的USB側(cè)音測(cè)距信號(hào)發(fā)生器設(shè)計(jì)

          •   0 引言   隨著我國(guó)航天技術(shù)的不斷進(jìn)步,深空測(cè)距技術(shù)受到越來(lái)越多的關(guān)注。在深空測(cè)距系統(tǒng)中,中頻信號(hào)發(fā)生器對(duì)系統(tǒng)性能有著重要的意義。在USB(統(tǒng)一S頻段)系統(tǒng)中,原有的模擬電路實(shí)現(xiàn)的發(fā)射模塊存在性能不完善、輸入動(dòng)態(tài)范圍小、可控性能差、不能適應(yīng)中心頻率大范圍變化、體積大等問(wèn)題,為了解決上述問(wèn)題,可在一個(gè)標(biāo)準(zhǔn)化通用數(shù)字調(diào)制信號(hào)發(fā)生器的平臺(tái)上,通過(guò)外圍的控制電路,實(shí)現(xiàn)對(duì)載波中心頻率、輸出功率、調(diào)相指數(shù)、測(cè)距音通/斷控制等參數(shù)的改變。   以軟件無(wú)線電思想為核心,基于PLD(可編程邏輯器件)的通用調(diào)制信號(hào)
          • 關(guān)鍵字: 測(cè)距  模擬電路  USB  無(wú)線電  FPGA  

          基于TMS320C6205的信號(hào)采集處理系統(tǒng)

          •   0引言   典型的DSP(數(shù)字信號(hào)處理器)內(nèi)部采用改進(jìn)的哈佛結(jié)構(gòu)和流水線技術(shù),可以在單指令周期內(nèi)完成乘加運(yùn)算,具有較高的處理能力。一個(gè)典型的基于DSP的信號(hào)采集處理系統(tǒng),通常由DSP、A/D轉(zhuǎn)換器、存儲(chǔ)器和相應(yīng)的接口電路組成,大都做成PCI(外設(shè)部件互連)接口插卡形式和主控計(jì)算機(jī)一起工作。各種控制信息通過(guò)PCI發(fā)送給DSP,采集處理后的結(jié)果再通過(guò)PCI接口發(fā)送回主控計(jì)算機(jī)。PCI接口部分一般需要采用接口芯片來(lái)完成,這樣會(huì)顯著增加系統(tǒng)的設(shè)計(jì)調(diào)試難度,并使成本增加。而選用本身帶有PCI接口的DSP處理芯
          • 關(guān)鍵字: DSP  TMS320C6205  信號(hào)采集  處理器  FPGA  

          基于DSP的信號(hào)采集處理系統(tǒng)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  TMS320C6205  FPGA  信號(hào)采集  處理器  

          高速數(shù)字隔離型串行ADC及其工程應(yīng)用

          •   1.引言    目前,逆變器在很多領(lǐng)域有著越來(lái)越廣泛地應(yīng)用。對(duì)逆變器的研究具有十分重要的意義和廣闊的工程應(yīng)用前景。常見(jiàn)逆變技術(shù)的控制方法大致分為開(kāi)環(huán)控制的載波調(diào)制方法和閉環(huán)控制的跟蹤控制方法。跟蹤控制方法屬于閉環(huán)控制,閉環(huán)反饋中的檢測(cè)環(huán)節(jié)需要與高壓主電路相互隔離,避免高壓側(cè)電磁噪聲對(duì)控制電路的竄擾。高性能的跟蹤型逆變器對(duì)反饋量的實(shí)時(shí)性要求很高,因此要求反饋環(huán)節(jié)具有高速隔離傳輸模擬信號(hào)的能力。   目前,最常用的隔離技術(shù)可以分為線性隔離和數(shù)字隔離。線性隔離器存在溫度漂移、線性度差,魯棒
          • 關(guān)鍵字: 逆變器  隔離  FPGA  SPWM  ADC  

          NI LabVIEW軟件平臺(tái)用智能多核加速了設(shè)計(jì)與測(cè)試

          •   NI 隆重發(fā)布了可應(yīng)用于控制、測(cè)試及嵌入式系統(tǒng)開(kāi)發(fā)的圖形化系統(tǒng)設(shè)計(jì)平臺(tái)的最新版本 -- LabVIEW 8.6。得益于 LabVIEW 軟件平臺(tái)天生并行的圖形化編程方式, LabVIEW 8.6版本提供了全新工具幫助工程師和科學(xué)家們從多核處理器、現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGAs) 及無(wú)線通信等商業(yè)技術(shù)中獲益。   為了提升性能, LabVIEW 8.6包含了超過(guò)1,200個(gè)重新優(yōu)化的高級(jí)分析函數(shù),在多核系統(tǒng)的控制測(cè)試應(yīng)用中提供更快速、更強(qiáng)大的數(shù)學(xué)及信號(hào)處理功能。視覺(jué)應(yīng)用同樣能從多核系統(tǒng)中獲益,NI 視
          • 關(guān)鍵字: NI  LabVIEW  FPGA  多核處理器  
          共6368條 374/425 |‹ « 372 373 374 375 376 377 378 379 380 381 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();