<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-ask

          英蓓特科技推出功能完善的SoC FPGA開發(fā)套件Lark Board

          •   英蓓特科技日前宣布推出基于Altera Cyclone® V SoC的高性能開發(fā)板Lark Board。Lark Board專為大容量數據應用的開發(fā)而設計,適用于汽車、醫(yī)療設備、視頻監(jiān)控和工業(yè)控制等領域。   Altera大中華銷售總監(jiān)Jeff Li表示:“Lark Board的問世使開發(fā)人員能夠更加高效地利用Cyclone V SoC在架構、密度和性能上的優(yōu)勢,這為他們進行嵌入式系統設計開發(fā)提供了一個功能完整且強大的開發(fā)平臺。”   Lark Board采用5CS
          • 關鍵字: Altera  SoC  FPGA  

          一種基于HD-SDI技術的高清圖像處理系統設計

          •   摘要:隨著圖像處理技術及傳感器技術的不斷發(fā)展,高清數字圖像取代模擬圖像成為一種趨勢。設計了一種基于HD-SDI技術的高清圖像處理系統,可通過FPGA+DSP架構對1080P全高清圖像進行采集和字符疊加,并實時進行目標提取和偏差量計算。疊加視頻可通過DVI數字接口或模擬接口實時顯示。利用圖像高分辨率特性,系統可實現運動目標精確跟蹤。   引言   隨著數字視頻的迅速發(fā)展,高清數字圖像代替模擬圖像成為必然趨勢。光電系統采用全高清圖像技術,不僅能大大提高顯示效果,而且能顯著提高系統的跟蹤精度。因此,高清
          • 關鍵字: HD-SDI  DSP  FPGA  

          基于FPGA的高速訪問USB設備設計

          •   摘要:針對FPGA訪問USB設備存在傳輸速率低、資源消耗大、開發(fā)復雜的缺點,提出了一種將ARM處理器與FPGA相結合實現高速訪問USB設備的方案。該方案利用ARM處理器的USB Host讀取USB設備數據井緩存于高速內存,采用乒乓機制通過SRAM接口將數據傳給FPGA。經測試,數據傳輸速率可以達到48 Mbps。該方案具有開發(fā)難度小,資源占用率低和傳輸速率高的特點,適合于FPGA高速讀取大量外部數據。   引言   目前FPGA通過USB接口獲取USB設備中數據的方案大致分為兩大類,一類為在FPG
          • 關鍵字: FPGA  USB  CH376  

          萊迪斯和賽普拉斯聯手推出新開發(fā)套件簡化USB 3.0視頻橋接器的設計

          •   萊迪斯半導體公司和賽普拉斯半導體公司日前宣布,在Intel開發(fā)者大會(IDF)上推出一款具有完整參考設計的低成本開發(fā)套件,用于USB 3.0視頻橋接器的開發(fā)。全新萊迪斯USB 3.0視頻橋接器開發(fā)套件簡化了USB 3.0音頻和高清視頻的集成,可用于諸多應用領域。該套件采用了萊迪斯的ECP3™ FPGA系列和賽普拉斯的EZ-USB® FX3™ USB 3.0外設控制器。   USB 3.0的5 Gbps帶寬可順利傳輸高清視頻,而無需會降低圖像質量的壓縮過程。萊迪斯USB
          • 關鍵字: 萊迪斯  USB 3.0  FPGA  

          Pico示波器在故障診斷中的應用

          •   當今,工程師面臨著越來越嚴苛和復雜的測試任務。有時候設備在實驗中能夠正常工作,但是在實際現場應用時,就會出現這樣那樣的問題,從而導致設備無法正常運行。一旦出現問題,一方面會引起客戶的不滿,一方面可能會造成生產損失,昂貴的維修費用,甚至帶來安全隱患。每當這個時候,客戶總是希望現場應用工程師能夠快速準確的進行故障定位并維修以便于他們恢復生產,這就給故障診斷工程師帶來了巨大的挑戰(zhàn)。   現場診斷時,工程師往往需要隨身攜帶一套小巧輕便、但功能強大的分析工具,捕捉波形異常,例如 定時錯誤、串擾、瞬態(tài)、電源質量
          • 關鍵字: 示波器  PicoScope  FPGA  

          Digilent Nexys3 FPGA開發(fā)板評測(一)

          •   FPGA即現場可編程門陣列,屬于可編程邏輯器件的一種。隨著工藝的進步和EDA設計工具的不斷發(fā)展,FPGA已經成為實現數字系統的主流平臺之一。FPGA的集成度越來越高,功耗和成本卻在降低,所以其應用領域也越來越廣。對于硬件工程師來說,器件的選型和資源評估變得更重要。  當我們要選擇FPGA開發(fā)板的時候,首先要問的問題是我們能得到什么以及我們準備用它來做什么?對于初學者來說FPGA是令人生畏的,不過如果有一個好的開發(fā)板能達到事半功倍的效果,會發(fā)現入門并不困難。接下來我們來看看Digilent公司推出的Ne
          • 關鍵字: FPGA  Nexys3  Xilinx  Spartan6  

          Digilent Nexys3 FPGA開發(fā)板評測(二)

          •   測試過程  到現在已經對Nexys3的硬件配置有了初步的了解。Nexys3的使用非常方便,平臺的搭建非常簡單,一根USB-micro下載線能搞定一切,不用額外的穩(wěn)壓電源或者變壓器供電,對工程師來說真是個福音,不用在辦公室和實驗室來回奔波了。直接在辦公桌上就可以設計,下載程序。而且攜帶也很方便,只要有臺筆記本到那里都能開始工作。  1.上電前準備  為了監(jiān)測一些通用的接口,我們還是要準備一根USB-micro線用于與PC串口通信,一臺VGA監(jiān)視用的顯示器,一個USB口的鼠標或鍵盤。有了這些基本可以監(jiān)測N
          • 關鍵字: adept  Nexys3  FPGA    

          FPGA的圖像處理技術,你知道多少?

          •   最近一段時間一直在研究基于FPGA的圖像處理,乘著這個機會和大家交流一下,自己也順便總結一下。主要是為了大家對用FPGA做圖像處理有個感性的認識,如果真要研究的話就得更加深入學習了。本人水平有限,如有錯誤,歡迎大家批評指正。   基于軟件的圖像處理方法存在著一些局限性,尤其是計算速度和算法效率方面。所以大家很自然的就想到了FPGA作為嵌入式圖像應用的平臺。許多圖像處理本身就是并行計算的,并且FPGA的編程硬件,本質上也是并行的。但是利用FPGA硬件進行圖像處理存在很多的困難,需要學到很多的技巧。下面
          • 關鍵字: FPGA  圖像處理  算法  

          一種基于FPGA的SOC設計方案

          •   為減少在印制電路板(PCB)設計中的面積開銷,介紹一種Flash結構的現 場可編程門陣列(FPGA)器件,進而介紹采用該器件搭建基于先進精簡指令集機器(ARM)的片上系統(SOC)電路的設計方法,該方法按照高級微控制器總線架構(AMBA),設計ARM7處理器微系統及其外設電路,通過用搭建的系統對片外存儲器進行擦寫,以及通過編寫軟硬件代碼定制符合ARM7外圍低速總線協議的用戶邏輯外設,驗證了系統的準確性,該系統可用于驗證SOC設計系統。   近年來,SOC技術得到了快速的發(fā)展,逐漸 成為微電子行業(yè)的主
          • 關鍵字: Actel  FPGA  SOC  

          一種基于FPGA的UART接口開發(fā)方案

          •   由于FPGA的功能日益強大,開發(fā)周期短、可重復編程等優(yōu)點也越來越明顯,可以在FPGA芯片上集成UART功能模塊,從而簡化電路,縮小PCB面積,提高系統可靠性。此外,FPGA的設計具有很高的靈活性,可以方便地進行升級和移植。   設計背景   通用異步收發(fā)器(Universal Asynchronous Receiver/Transmitter,UART)可以和各種標準串行接口,如RS 232和RS 485等進行全雙工異步通信,具有傳輸距離遠、成本低、可靠性高等優(yōu)點。一般UART由專用芯片如8250
          • 關鍵字: FPGA  UART  RS-232  

          一種基于FPGA的振動信號采集處理系統

          •   摘要:在振動信號采集和處理系統設計中,信號的處理時間與可靠性決定著系統應用的可行性。本文設計了一種基于FPGA的振動信號采集處理系統,該系統通過振動信號采集電路、抗混疊濾波電路、AD采樣電路將電荷信號轉化為數字信號送入FPGA,在FPGA處理設計中利用數據流控制方法并行實現了信號的采樣和處理,并在數據存儲和訪問過程中采用時鐘時標方法判斷信號采樣過程中的數據丟失情況,有效提高了振動信號處理的實時性及可靠性。本設計在真實環(huán)境中進行了驗證,系統運行穩(wěn)定可靠,滿足各項技術應用要求。   振動現象是機械設備運
          • 關鍵字: FPGA  傳感器  DSP  

          Maxim Integrated成為下一代Xilinx? UltraScale? FPGA電源方案主要供應商

          •   Maxim Integrated Products, Inc. 宣布成為Xilinx UltraScale FPGA電源方案的主要供應商,Maxim為三款Xilinx FPGA參考設計提供電源管理方案。X-Fest 2014展會期間,系統設計人員可通過Xilinx Kintex UltraScale FPGA KCU105評估板對Maxim方案進行評估。   此次合作中,Maxim采用了十分靈活的InTune™數字電源產品,并首次將高密度、高效率的Volterra技術應用到FPGA開發(fā)板
          • 關鍵字: Maxim Integrated  Xilinx  FPGA  

          Maxim Integrated高精度、高速數據采集系統提供經過驗證的FPGA模擬I/O設計,有效加速產品上市

          •   Maxim Integrated Products, Inc. 推出高速、18位數據采集系統(DAS)參考設計MAXREFDES74#,幫助FPGA工程師加快基于FPGA控制系統的評估和驗證,以及產品的上市進程。   如何實現高精度、高速數字控制環(huán)路是擺在設計人員面前的一個難題?,F在,MAXREFDES74# DAS能夠為要求高精度、高速數據轉換的FPGA數字處理系統提供18位數據采集模擬輸入和輸出前端。MAXREFDES74#可直接插入標準FPGA I/O擴展口(FMC),參考設計包含完備的硬件、
          • 關鍵字: Maxim Integrated  FPGA  數據采集系統  

          基于FPGA的16抽頭FIR數字低通濾波器設計與仿真

          •   摘要 采用改進并行分布式算法設計了一種16抽頭FIR數字低通濾波器,首先用Matlab工具箱中的FDATool設計濾波器系數,然后使用硬件描述語言Verilog HDL和原理圖,實現了子模塊和系統模塊設計,在Matlab與QuartusII中對系統模塊進行聯合仿真。仿真結果表明,設計系統性能穩(wěn)定,濾波效果良好,且實用性較強。   數字濾波器分為有限沖激響應(FIR)和無限沖激響應(IIR)兩種。其中,FIR數字濾波器在實現任意幅頻特性的同時能夠保證嚴格的線性相位特性。由于其單位沖激響應是有限的,沒有
          • 關鍵字: FPGA  低通濾波器  Matlab  

          RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(ARM)及外圍芯片展示

          •   下一篇:RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(FPGA)及外圍芯片   四、RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(ARM)及外圍芯片展示   看完了主控芯片(FPGA)以及外圍的一些芯片,我們再看看另一顆主控芯片。我們可以看到這是一顆Freescale (飛思卡爾)公司的iMAX283芯片,筆者百度了有關這個芯片的介紹,有興趣的可以看看,i.MX283 是一款低功率、高性能的多媒體應用處理器,專為通用嵌入式工業(yè)控制和消費電子市場而優(yōu)化。i.MX283內核
          • 關鍵字: FPGA  Freescale  iMAX283  
          共6367條 143/425 |‹ « 141 142 143 144 145 146 147 148 149 150 » ›|
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();