<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-ask

          一種34位串行編碼方法的設(shè)計及其FPGA實現(xiàn)

          • 新型艦艇或航空系統(tǒng)中所裝電子設(shè)備數(shù)量較多,布局緊湊,易造成系統(tǒng)內(nèi)部電磁干擾,普通數(shù)字信號不能夠滿足可靠傳輸?shù)囊?,對普通串行碼進行調(diào)制后傳輸信息,可使信號的抗干擾性能大大增加。RS232、RS422、RS485以及A
          • 關(guān)鍵字: FPGA  串行  編碼  方法    

          Altera展示業(yè)界第一款QPI 1.1 FPGA本地代理

          •   Altera公司在業(yè)界首次展示Intel QuickPath互聯(lián)(QPI)協(xié)議1.1支持的FPGA本地代理(Home Agent)。與Intel的Sandy Bridge XEON處理器相連接,這一演示在Pactron Vigor開發(fā)平臺上采用了Altera® Stratix® V FPGA,它被配置為本地代理,并同時支持高速緩存代理(Caching Agent)和本地代理。這一解決方案非常適合低延時信號處理、數(shù)據(jù)包處理和嵌入式應用設(shè)計,例如,高頻度交易和大數(shù)據(jù),與傳統(tǒng)CPU配置相比,
          • 關(guān)鍵字: Altera  FPGA  Pactron Vigor  

          Altera展示業(yè)界首款20nm制程的32-Gbps收發(fā)器

          • Altera展出了業(yè)界首款具有32-Gbps收發(fā)器功能的可編程器件,在收發(fā)器技術(shù)上樹立了另一關(guān)鍵里程碑。此次展示使用了基于TSMC 20SoC工藝技術(shù)的20 nm器件,該成果證實了20nm硅片的性能,同時也向500多位Altera早期使用計劃的客戶提供了積極的進度標志——這些客戶正期待著在其高性能需求、以帶寬為中心的應用開發(fā)中使用下一代Altera器件。
          • 關(guān)鍵字: Altera  FPGA  收發(fā)器  

          基于ISE設(shè)計提供低功耗FPGA解決方案

          • 從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應商及其客戶關(guān)注的問題。降低FPGA功耗是降低
          • 關(guān)鍵字: FPGA  ISE  低功耗  方案    

          基于FPGA的雙備份多路數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計與實

          • 隨著信息技術(shù)的發(fā)展以及數(shù)字集成電路速度的提高,實時處理大量數(shù)據(jù)已經(jīng)成為現(xiàn)實,但在一些特殊條件下,無法實時傳輸數(shù)據(jù),必須使用存儲測試方法。該方法是在不影響被測對象或在允許的范圍下,將微型存儲測試系統(tǒng)置入
          • 關(guān)鍵字: FPGA  備份  多路數(shù)據(jù)采集  存儲系統(tǒng)    

          名詞解釋:ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別與聯(lián)系

          • arm是一種嵌入式芯片,比單片機功能強,可以針對需要增加外設(shè)。類似于通用cpu,但是不包括桌面計算機。DSP主要用來計算,計算功能很強悍,一般嵌入式芯片用來控制,而DSP用來計算,譬如一般手機有一個arm芯片,主要用
          • 關(guān)鍵字: SOC  區(qū)別  聯(lián)系  SOPC  CPLD  ARM  DSP  FPGA  名詞解釋  

          FPGA與CPLD的區(qū)別有哪些?

          • 盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點:①CPLD更適合完成各種算法和組合邏輯,FPGA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適
          • 關(guān)鍵字: FPGA  CPLD    

          JESD204標準解析,為什么我們要重視它?

          • 一種新的轉(zhuǎn)換器接口的使用率正在穩(wěn)步上升,并且有望成為未來轉(zhuǎn)換器的協(xié)議標準。這種新接口——JESD204——誕 ...
          • 關(guān)鍵字: JESD  數(shù)據(jù)轉(zhuǎn)換  FPGA  

          ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別和聯(lián)系

          • ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區(qū)別和聯(lián)系?arm是一種嵌入式芯片,比單片機功能強,可以針對需要增加外設(shè) ...
          • 關(guān)鍵字: ARM  DSP  FPGA  CPLD  SOPC  SOC    

          基于FPGA的高頻率ADC的實現(xiàn)

          • 數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標準的功能元件粘合在一起來實現(xiàn)數(shù)字設(shè)計。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CP
          • 關(guān)鍵字: FPGA  ADC  高頻    

          芯片廠商賽靈思描畫后摩爾時代FPGA將向何處去

          •   “未來賽靈思將不僅僅是一家FPGA的芯片廠商,而是向成為Smarter System All Programmable方案提供商轉(zhuǎn)型,我們將為客戶提供交鑰匙的解決方案?!碧岬劫愳`思的未來,其亞太區(qū)銷售與市場副總裁楊飛如是說。   賽靈思的這一藍圖在去年已經(jīng)初露端倪,而就在最近他們走出了面向具體應用的第一步,即面向FPGA的優(yōu)勢領(lǐng)域--通信網(wǎng)絡應用推出了一系列的基于7系列FPGA以及SoC FPGA產(chǎn)品的解決方案。   追根溯源   筆者在這里想帶大家一起回溯一下賽靈思的這
          • 關(guān)鍵字: 賽靈思  FPGA  

          京微雅格參加慕尼黑電子展 國產(chǎn)FPGA初露鋒芒

          •   上周,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展 (electronica Shanghai) 展會,現(xiàn)場展示了基于M1(衡山)和M5(金山)芯片的眾多系統(tǒng)應用解決方案,包括多媒體人機交互界面、面向工業(yè)電子的控制應用,面向醫(yī)療電子的應用和面向安防監(jiān)控的寬動態(tài)視頻補償應用等,獲得現(xiàn)場觀眾的極大關(guān)注和一致好評,紛紛為終于有了自己的國產(chǎn)FPGA而歡欣鼓舞。
          • 關(guān)鍵字: 京微雅格  FPGA  M5  

          基于嵌入式Linux和FPGA的千兆網(wǎng)數(shù)據(jù)傳輸?shù)膶崿F(xiàn)

          • 引言中國散裂中子源實驗的簡圖如圖1所示,其原理是把中子束打在被測樣品(例如新藥品或機翼材料)上,探測被反射的中子位置就能計算出樣品的內(nèi)部結(jié)構(gòu)圖像,其特點如下: A/D采集通道多,每個通道的數(shù)據(jù)帶寬高,且需要把
          • 關(guān)鍵字: Linux  FPGA  嵌入式  千兆網(wǎng)    

          Achronix 22nm FPGA闖入,會攪動FPGA業(yè)嗎?

          • 就在不久前Xilinx和Altera兩大戰(zhàn)車競相宣布要推出20nm FPGA時,2月底,已聲稱要做22nm FPGA兩年的Achronix公司,正式宣布推出22納米3D Tri-Gate晶體管的FPGA樣片,其Speedster 22i系列HD1000型號的樣片已發(fā)運給客戶,總裁兼CEO Robert Blake稱,預計今年2季度底或3季度初將量產(chǎn),并自己估計在工藝方面領(lǐng)先競爭對手兩年。
          • 關(guān)鍵字: Achronix  英特爾  FPGA  201303  

          設(shè)計FPGA系統(tǒng)應了解的三個原則

          • 一.面積與速度的平衡互換原則這里的面積指的是FPGA的芯片資源,包括邏輯資源和I/O資源等;這里的速度指的是FPGA工作的最高頻率(和DSP或者ARM不同,F(xiàn)PGA設(shè)計的工作頻率是不固定的,而是和設(shè)計本身的延遲緊密相連)。 在
          • 關(guān)鍵字: FPGA  系統(tǒng)    
          共6401條 188/427 |‹ « 186 187 188 189 190 191 192 193 194 195 » ›|

          fpga-ask介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-ask!
          歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();