- 基于Verilog簡易UART的FPGA/CPLD實現(xiàn),目標:在xo640上實現(xiàn)一個簡單的Uart,能夠解析串口數(shù)據(jù),并在寄存器中存儲,用FIFO實現(xiàn)數(shù)據(jù)的傳遞。那么后期可以通過開發(fā)板上的串口經(jīng)CPLD訪問各種數(shù)據(jù)。比如PC=CPLD=EEPROM等等,極大方便后期的開發(fā)和調(diào)試。
- 關(guān)鍵字:
FPGA/CPLD 實現(xiàn) UART 簡易 Verilog 基于
- 摘要:FPGA既具有門陣列的高邏輯密度和高可靠性,又具有可編程邏輯器件的用戶可編程性,可以減少系統(tǒng)的設(shè)計和維護風(fēng)險,降低產(chǎn)品成本,縮短設(shè)計周期。文中給出了利用FPGA設(shè)計漢明距離的計算電路,同時給出與通過有效
- 關(guān)鍵字:
FPGA 漢明距離 電路
- 基于FPGA嵌入式系統(tǒng)的雷達目標模擬器的設(shè)計,人為地對雷達進行測試時,有時只對雷達的某個和某些參數(shù)感興趣,希望在回波中表征感興趣的參數(shù)強一些,這時就應(yīng)該在回波中去掉雜波和噪聲的影響,而這在實際的外場試飛過程中是不可能實現(xiàn)的,這也是雷達信號模擬器對
- 關(guān)鍵字:
目標 模擬器 設(shè)計 雷達 系統(tǒng) FPGA 嵌入式 基于
- 引言 目前,市場上的中小規(guī)模LED顯示系統(tǒng),一般采用傳統(tǒng)的單片機作為主控芯片。對LED大屏幕顯示屏來說,由于數(shù)據(jù)傳輸量大,要求掃描速度快,而單片機內(nèi)部的資源較少、運行速度較慢,難于滿足系統(tǒng)要求。以FPGA
- 關(guān)鍵字:
顯示屏 控制系統(tǒng) 圖文 LED MCU FPGA 基于
- 摘要:在現(xiàn)代數(shù)字通信系統(tǒng)中,為了擴大信道的傳輸容量提高信號傳輸效率,常采用數(shù)字復(fù)接的技術(shù)。在分析了PCM30/32...
- 關(guān)鍵字:
FPGA PCM30 信號同步
- 研究了雷達多目標模擬系統(tǒng)中數(shù)字射頻存儲(DRFM)單元的設(shè)計與實現(xiàn),根據(jù)模擬系統(tǒng)的設(shè)計要求, 提出一種基于高性能 FPGA數(shù)字射頻存儲單元設(shè)計方法;著重闡述了數(shù)字射頻存儲單元的設(shè)計思路, 給出了系統(tǒng)的設(shè)計方案, 并對系統(tǒng)中雷達模擬目標的各功能模塊進行了分析,實驗結(jié)果表明,所設(shè)計的DRFM滿足設(shè)計系統(tǒng)要求。
- 關(guān)鍵字:
FPGA DRFM 雷達 多目標
- FPGA與單片機實現(xiàn)低頻數(shù)字式相位測量儀,摘要:提出了以AVR ATmega128單片機和Altera公司的Cyclone系列EP1C3T100為核心的系統(tǒng)設(shè)計方案。分析了數(shù)字式低頻相位測量儀的測量原理和測量誤差及其消除的方法。主要介紹了系統(tǒng)的軟硬件設(shè)計。實踐表明,此方案設(shè)計的
- 關(guān)鍵字:
數(shù)字式相位 測量儀 低頻 實現(xiàn) 單片機 FPGA
- 基于TMS320C6416與FPGA的實時光電圖像識別系統(tǒng),光電混合模式識別以其高速并行處理和無串擾的優(yōu)點成為實現(xiàn)模式識別實用化和實時化的重要途徑,其在目標識別、指紋識別、光纖檢測、工業(yè)零件識別、汽車牌照識別等領(lǐng)域得到了廣泛的研究和應(yīng)用[1.2],并取得了很好的識別
- 關(guān)鍵字:
圖像 識別 系統(tǒng) 光電 實時 TMS320C6416 FPGA 基于
- FPGA設(shè)計中毛刺信號解析,在FPGA的設(shè)計中,毛刺現(xiàn)象是長期困擾電子設(shè)計工程師的設(shè)計問題之一, 是影響工程師設(shè)計效率和數(shù)字系統(tǒng)設(shè)計有效性和可靠性的主要因素。由于信號在FPGA的內(nèi)部走線和通過邏輯單元時造成的延遲,在多路信號變化的瞬間,組合
- 關(guān)鍵字:
解析 信號 毛刺 設(shè)計 FPGA
- 摘要:為了降低超聲波流量檢測過程中噪聲對檢測精度的影響,采用FPGA器件構(gòu)建了FIR濾波器,并提出一種新穎的查表法替代濾波器中的乘法運算。試驗結(jié)果表明,該濾波器設(shè)計方法顯著降低了FPGA的片內(nèi)硬件開銷,提高了濾波
- 關(guān)鍵字:
FPGA 超聲波 信號處理
- 摘要:在現(xiàn)代數(shù)字通信系統(tǒng)中,為了擴大信道的傳輸容量提高信號傳輸效率,常采用數(shù)字復(fù)接的技術(shù)。在分析了PCM30/32路系統(tǒng)基群信號幀結(jié)構(gòu)的基礎(chǔ)上,以EDA綜合仿真設(shè)計軟件QuartusⅡ8.0為開發(fā)平臺,利用Verilog HDL硬
- 關(guān)鍵字:
FPGA PCM 30 系統(tǒng)
- 摘要:基于長期演進(LTE)的Tail-biting卷積碼,介紹了維特比譯碼算法,它是一種最優(yōu)的卷積碼譯碼算法。由于Tail-biting卷積碼的循環(huán)特性,采用固定延遲譯碼的方法,降低了譯碼復(fù)雜度。通過使用全并行的結(jié)構(gòu)及簡單的回
- 關(guān)鍵字:
FPGA LTE 卷積碼 譯碼器
- I2C總線作為一種事實上的國際標準,在超過100種不同的IC上實現(xiàn)并且得到超過50家公司的許可。它具有連線少,結(jié)構(gòu)簡單的特點。本文介紹了一種高速I2C從器件接口電路IP核設(shè)計。在系統(tǒng)應(yīng)用中,單片機作為主控器件,本IP核作為從器件中的接口電路,它們通過I2C總線相連,實現(xiàn)MCU對IC或FPGA中相關(guān)寄存器的訪問。從而代替了MCU通用的地址數(shù)據(jù)接口,大大減少了IC或FPGA的管腳數(shù)量,節(jié)省了I/O資源,這對于I/O資源緊張的IC設(shè)計和FPGA開發(fā)是非常有意義的。
- 關(guān)鍵字:
FPGA I2C總線 IP核 201107
- 當今社會無線通信迅猛發(fā)展,無線通信用戶激增,要解決通信系統(tǒng)容量、帶寬限制等這些嚴重問題的一個關(guān)鍵技術(shù)就是多天線通信技術(shù)。這項技術(shù)的使用能大幅度地提高無線通信系統(tǒng)的頻譜效率和鏈路可靠性,與單天線系統(tǒng)相比,用多天線系統(tǒng)發(fā)射和接收信號能獲得陣列增益(或稱波束形成增益)、分集增益、多路復(fù)用增益和干擾抑制等優(yōu)勢。然而多天線技術(shù)帶來諸多優(yōu)勢的同時會不可避免地引起通道不一致性問題[1]。在實際工程應(yīng)用中,陣列接收機的多個通道由于PCB(印制電路板)走線長度不等、通道特性存在差異等硬件的非理想因素,導(dǎo)致多個通道接收到的
- 關(guān)鍵字:
FPGA,Xilinx 201107
- 摘要:為了縮短卷積編碼器設(shè)計周期,使硬件設(shè)計更具靈活性,在介紹卷積編碼器原理的基礎(chǔ)上,論述了一種基于可編程邏輯器件,采用模塊化設(shè)計方法,利用VHDL硬件描述語言實現(xiàn)CDMA2000系統(tǒng)前向鏈路卷積編碼器的方法,給
- 關(guān)鍵字:
FPGA 實現(xiàn) 編碼器 鏈路 系統(tǒng) CDMA
fpga-ask介紹
您好,目前還沒有人創(chuàng)建詞條fpga-ask!
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。
創(chuàng)建詞條