<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga-ask

          FPGA實(shí)現(xiàn)的任意波形發(fā)生器的設(shè)計(jì)

          • 運(yùn)用DDS原理,進(jìn)行任意波形發(fā)生器的設(shè)計(jì),使得任意波形發(fā)生器兼顧DDS的優(yōu)點(diǎn)。設(shè)計(jì)中通過(guò)實(shí)現(xiàn)DDS模塊與單片機(jī)接口的控制部分將頻率控制字由單片輸入到輸入寄存器模塊,由相位累加器模塊對(duì)輸入頻率控制字進(jìn)行累加運(yùn)算,輸出作為雙口RAM的讀地址線,讀數(shù)據(jù)線上即輸出了波形幅度量化數(shù)據(jù)。其中雙口RAM的內(nèi)容由單片機(jī)進(jìn)行更新,從而實(shí)現(xiàn)任意波形的發(fā)生。本設(shè)計(jì)中的相位累加器采用了8級(jí)流水線結(jié)構(gòu)借助前5級(jí)的超前進(jìn)位的方法,使得編譯的最高工作頻率由317.97MHz提高到336.7 MHz,實(shí)現(xiàn)了任意波形的發(fā)生,節(jié)約了成本,提
          • 關(guān)鍵字: FPGA  任意波形發(fā)生器    

          面向?qū)ΨQ體系結(jié)構(gòu)的FPGA仿真模型研究

          • 緩慢的軟件模擬器給體系結(jié)構(gòu)研究帶來(lái)了極大不便,F(xiàn)PGA硬件仿真的模擬速度很快,但仿真系統(tǒng)的規(guī)模嚴(yán)重受限于FPGA的容量。較大規(guī)模的體系結(jié)構(gòu)系統(tǒng)仿真采用多片F(xiàn)PGA互連,不僅增加了設(shè)計(jì)的復(fù)雜性,也增加成本。因此提出一種面向?qū)ΨQ體系結(jié)構(gòu)的FPGA仿真模型。經(jīng)仿真系統(tǒng)評(píng)估,其仿真系統(tǒng)能夠增大FPGA芯片的仿真規(guī)模,減少仿真系統(tǒng)對(duì)FPGA資源的需求,有效支持在有限的FPGA資源上進(jìn)行大規(guī)模對(duì)稱體系結(jié)構(gòu)仿真研究。
          • 關(guān)鍵字: FPGA  對(duì)稱  仿真  模型研究    

          針對(duì)FPGA的完全可配置嵌入式32位RISC處理器

          • 針對(duì)FPGA的完全可配置嵌入式32位RISC處理器,使用嵌入式微處理器的FPGA設(shè)計(jì)不斷增長(zhǎng)。根據(jù)Dataquest的統(tǒng)計(jì),一年大約啟動(dòng)10萬(wàn)個(gè)FPGA設(shè)計(jì)項(xiàng)目,其中約30%包含某種形式的微處理器?! ⌒纬蛇@種趨勢(shì)有幾個(gè)方面的原因。首先,數(shù)據(jù)流應(yīng)用更適合可編程硬件,同時(shí)嵌入
          • 關(guān)鍵字: 32位  RISC  處理器  嵌入式  配置  FPGA  完全  針對(duì)  

          基于FPGA+DSP技術(shù)的Bayer格式圖像預(yù)處理

          • 提出一種針對(duì)CMOS圖像傳感器采集的Bayer格式圖像預(yù)處理系統(tǒng),與傳統(tǒng)的DSP圖像處理系統(tǒng)相比,該系統(tǒng)利用Spartan-3系列的XC3S1 500和TMS320DM642型DSP相結(jié)合實(shí)現(xiàn)圖像捕獲、圖像預(yù)處理等功能,采用支持USB2.O的CY7C68013將圖像信息傳送給上位機(jī)。在FPGA中采用雙線性插值法將CMOS圖像傳感器采集的Bayer格式圖像數(shù)據(jù)轉(zhuǎn)換為RGB格式圖像數(shù)據(jù),并轉(zhuǎn)換成Y亮度信號(hào)。實(shí)驗(yàn)結(jié)果表明,該系統(tǒng)能處理分辨率達(dá)500萬(wàn)像素的Bayer圖像,并最終以20 Mb/s的帶寬將亮度信號(hào)傳
          • 關(guān)鍵字: Bayer  FPGA  DSP  圖像預(yù)處理    

          基于Spartan-3 FPGA的DSP功能實(shí)現(xiàn)方案

          • 基于Spartan-3 FPGA的DSP功能實(shí)現(xiàn)方案,本文闡述了Spartan-3 FPGA針對(duì)DSP而優(yōu)化的特性,并通過(guò)實(shí)現(xiàn)示例分析了它們?cè)谛阅芎统杀旧系膬?yōu)勢(shì)?! ∷械统杀镜腇PGA都以頗具吸引力的價(jià)格提供基本的邏輯性能,并能滿足廣泛的多用途設(shè)計(jì)需求。然而,當(dāng)考慮在FPGA構(gòu)
          • 關(guān)鍵字: 實(shí)現(xiàn)  方案  功能  DSP  Spartan-3  FPGA  基于  

          基于FPGA的灰度形態(tài)學(xué)濾波器實(shí)現(xiàn)

          • 摘要:闡述了灰度形態(tài)學(xué)濾波的原理和基本操作,給出了3×3結(jié)構(gòu)元素灰度形態(tài)學(xué)濾波器的硬件結(jié)構(gòu),詳細(xì)描...
          • 關(guān)鍵字: FPGA  濾波器  灰度形態(tài)學(xué)  

          使用Virtex-5 FPGA實(shí)現(xiàn)LTE仿真器

          • LTE系統(tǒng)的無(wú)線接入部分Node-B,是連接無(wú)線電和整個(gè)互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò)之間的邊緣設(shè)備。這種架構(gòu)無(wú)法監(jiān)測(cè)和測(cè)試等效于UMTS中間鏈路上的元件。必須通過(guò)無(wú)線電接口,才能有效地測(cè)試LTE網(wǎng)絡(luò)元件。

          • 關(guān)鍵字: Virtex  FPGA  LTE  仿真器    

          基于FPGA的HD-SDI下變換的研究與設(shè)計(jì)

          • 摘要 研究了一種采用FPGA將高清數(shù)字電視信號(hào)轉(zhuǎn)換為標(biāo)清數(shù)字電視信號(hào)的方法,利用重采樣等技術(shù)降低了圖像中每行的有效像素和垂直行,完成了HD-SDI到SD-SDI的下變換。設(shè)計(jì)實(shí)現(xiàn)簡(jiǎn)單,目前已運(yùn)用于實(shí)際工程當(dāng)中。
            關(guān)鍵詞
          • 關(guān)鍵字: HD-SDI  FPGA  變換    

          USB IP核的設(shè)計(jì)及FPGA驗(yàn)證

          • USB IP核的設(shè)計(jì)及FPGA驗(yàn)證,介紹了一款可配置的USB IP核設(shè)計(jì),重點(diǎn)描述USB IP核的結(jié)構(gòu)劃分,詳細(xì)闡述了各模塊的設(shè)計(jì)思想。為了提高USB lP的可重用性,本USB IP核設(shè)計(jì)了總線適配器,經(jīng)過(guò)簡(jiǎn)單配置可以用于AMBA ASB總線或WishBone總線結(jié)構(gòu)的SoC中。
          • 關(guān)鍵字: 驗(yàn)證  FPGA  設(shè)計(jì)  IP  USB  

          基于FPGA的CAN總線通信接口的設(shè)計(jì)

          • 為實(shí)現(xiàn)CAN總線與計(jì)算機(jī)的通信,便于CAN總線系統(tǒng)調(diào)試,提出一種基于FPGA的CAN總線轉(zhuǎn)換USB接口設(shè)計(jì)方案。利用USB總線與計(jì)算機(jī)通信,詳細(xì)論述了FPGA對(duì)SJA1000與CY7C68013A的具體控制過(guò)程以及CAN總線的通信實(shí)現(xiàn)。這種方法數(shù)據(jù)傳輸速率高,設(shè)計(jì)靈活,可擴(kuò)展成多路總線的通信接口。目前已成功應(yīng)用于空間相機(jī)下住機(jī)系統(tǒng)的地面檢測(cè)設(shè)備中。
          • 關(guān)鍵字: FPGA  CAN  總線通信  接口的設(shè)計(jì)    

          2010年FPGA盤點(diǎn):兩巨頭在28nm中采用新技術(shù)

          •   FPGA可以讓產(chǎn)品設(shè)計(jì)人員自由改寫邏輯。由于FPGA無(wú)需在寫入電路信息時(shí)使用掩模,因此與使用ASIC時(shí)相比,設(shè)備廠商可以大幅削減開(kāi)發(fā)費(fèi)用。日本國(guó)內(nèi)外設(shè)備廠商著眼于此,紛紛開(kāi)始采用FPGA。   在此背景下,F(xiàn)PGA業(yè)界在2010年出現(xiàn)了許多采用28nm級(jí)制造工藝的新技術(shù)。打頭陣的是美國(guó)阿爾特拉(Altera)。該公司在2010年2月發(fā)布了28nm工藝FPGA產(chǎn)品中使用的最尖端核心技術(shù)。此次發(fā)布的新技術(shù)分別是“EmbeddedHardCopyBlocks”、“部分重
          • 關(guān)鍵字: FPGA  28nm  

          基于DSP+FPGA的機(jī)器人語(yǔ)音識(shí)別系統(tǒng)的設(shè)計(jì)

          • 基于DSP+FPGA的機(jī)器人語(yǔ)音識(shí)別系統(tǒng)的設(shè)計(jì),1 引言

            機(jī)器人聽(tīng)覺(jué)系統(tǒng)主要是對(duì)人的聲音進(jìn)行語(yǔ)音識(shí)別并做出判斷,然后輸出相應(yīng)的動(dòng)作指令控制頭部和手臂的動(dòng)作,傳統(tǒng)的機(jī)器人聽(tīng)覺(jué)系統(tǒng)一般是以PC機(jī)為平臺(tái)對(duì)機(jī)器人進(jìn)行控制,其特點(diǎn)是用一臺(tái)計(jì)算機(jī)作為機(jī)器人的
          • 關(guān)鍵字: 識(shí)別  系統(tǒng)  設(shè)計(jì)  語(yǔ)音  機(jī)器人  DSP  FPGA  基于  

          基于FPGA技術(shù)的射頻識(shí)別RFID板級(jí)標(biāo)簽設(shè)計(jì)

          • 射頻識(shí)別(RadioFrequencyIdentification,RFID)技術(shù)是一種新興的非接觸式自動(dòng)識(shí)別技術(shù),在工業(yè)自動(dòng)化、商業(yè)自...
          • 關(guān)鍵字: RFID  射頻識(shí)別  FPGA  板級(jí)標(biāo)簽  
          共6367條 289/425 |‹ « 287 288 289 290 291 292 293 294 295 296 » ›|

          fpga-ask介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga-ask!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();