<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-ask

          基于FPGA的65nm芯片的設(shè)計(jì)方案

          • 基于FPGA的65nm芯片的設(shè)計(jì)方案,  隨著工藝技術(shù)向65nm以及更小尺寸的邁進(jìn),出現(xiàn)了兩類關(guān)鍵的開發(fā)問題:待機(jī)功耗和開發(fā)成本。這兩個(gè)問題在每一新的工藝節(jié)點(diǎn)上都非常突出,現(xiàn)在已經(jīng)成為設(shè)計(jì)團(tuán)隊(duì)面臨的主要問題。在設(shè)計(jì)方法上從專用集成電路(ASIC)和
          • 關(guān)鍵字: 設(shè)計(jì)  方案  芯片  65nm  FPGA  基于  

          FPGA架構(gòu)的功耗及影響功耗的用戶選擇方案

          • FPGA架構(gòu)的功耗及影響功耗的用戶選擇方案,  本文將介紹FPGA的功耗、流行的低功耗功能件以及影響功耗的用戶選擇方案,并探討近期的低功耗研究,以洞察高功率效率FPGA的未來趨勢?! 」牡慕M成部分  FPGA的功耗由兩部分組成:動態(tài)功耗和靜態(tài)功耗。信號給
          • 關(guān)鍵字: 功耗  選擇  方案  用戶  影響  架構(gòu)  FPGA  

          基于VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真

          • 基于VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真,  針對目前國內(nèi)SDH系統(tǒng)中還沒有一個(gè)專門的E1分接復(fù)用芯征,本文介紹一種用高級硬件描述語言VHDL及狀態(tài)轉(zhuǎn)移圖完成該發(fā)接復(fù)用器的設(shè)計(jì)的新型設(shè)計(jì)方法及其FPGA實(shí)現(xiàn)。并給出了用Xilinx FoundaTIon tools EDA軟件設(shè)計(jì)的
          • 關(guān)鍵字: 設(shè)計(jì)  FPGA  仿真  系統(tǒng)  SDH  VHDL  復(fù)用器  基于  

          用FPGA+DSP實(shí)現(xiàn)HDLC(高級數(shù)據(jù)鏈路控制)功能

          • 用FPGA+DSP實(shí)現(xiàn)HDLC(高級數(shù)據(jù)鏈路控制)功能,  引言  HDLC的ASIC芯片使用簡易,功能針對性強(qiáng),性能可靠,適合應(yīng)用于特定用途的大批量產(chǎn)品中。但由于HDLC標(biāo)準(zhǔn)的文本較多,ASIC芯片出于專用性的目的難以通用于不同版本,缺乏應(yīng)用靈活性。有的芯片公司還有自己
          • 關(guān)鍵字: 鏈路  控制  功能  數(shù)據(jù)  高級  DSP  實(shí)現(xiàn)  HDLC  FPGA  

          基于FPGA的圖像調(diào)焦系統(tǒng)研究

          • 摘要:采用基于圖像技術(shù)的自動調(diào)焦方法,根據(jù)圖像分析出圖形的質(zhì)量,完成圖像預(yù)處理、清晰度判別,獲得當(dāng)前的成像狀況。通過控制電機(jī),完成調(diào)焦操作。其中核心技術(shù)是分析圖像質(zhì)量評價(jià)函數(shù)。針對調(diào)焦算法計(jì)算量大、計(jì)
          • 關(guān)鍵字: FPGA  圖像調(diào)焦  系統(tǒng)研究    

          基于FPGA實(shí)現(xiàn)的SCI接口電路IP核的設(shè)計(jì)

          • 隨著超大規(guī)模集成電路(VeryLargeScaleIntegrationVLSI)工藝技術(shù)的發(fā)展,芯片的規(guī)模越來越大,集成規(guī)模...
          • 關(guān)鍵字: FPGA  IP核  SCI接口電路  VLSI  

          基于LatticeXP2設(shè)計(jì)的FPGA標(biāo)準(zhǔn)評估技術(shù)

          • 基于LatticeXP2設(shè)計(jì)的FPGA標(biāo)準(zhǔn)評估技術(shù),LatticeXP2器件包括基于查找表(LUT)的 FPGA以及非易失閃存單元(flexiFLASH)。LatticeXP2系列器件的LUT從5K到40K,分布是RAM從10K到83Kb,EBR SRAM從166Kb到885Kb,EBR SRAM區(qū)塊從9到48個(gè),sysDSP從3個(gè)到8個(gè),18x
          • 關(guān)鍵字: 評估  技術(shù)  標(biāo)準(zhǔn)  FPGA  LatticeXP2  設(shè)計(jì)  基于  

          基于FPGA的彩色圖像增強(qiáng)系統(tǒng)

          • 提高顯示器的視覺效果,提出增強(qiáng)比度擴(kuò)展和色飽和度兩種算法,來對彩色圖像進(jìn)行增強(qiáng)處理,為滿足視頻信號的實(shí)時(shí)性要求,應(yīng)用FPGA構(gòu)造高速圖像處理系統(tǒng)。實(shí)驗(yàn)結(jié)果表明,本方法能提高圖像的層次感,增強(qiáng)色彩飽和度,達(dá)到顯著提升視覺感受的效果。
          • 關(guān)鍵字: FPGA  彩色  圖像增強(qiáng)  系統(tǒng)    

          一種基于CPLD的聲發(fā)射信號傳輸系統(tǒng)設(shè)計(jì)

          • 聲發(fā)射技術(shù)是光纖傳感技術(shù)和聲發(fā)射技術(shù)相結(jié)合的產(chǎn)物,是目前聲發(fā)射技術(shù)的發(fā)展趨勢。它將高靈敏度聲發(fā)射傳...
          • 關(guān)鍵字: CPLD  FPGA  信號傳輸  聲發(fā)射  

          基于混合信號FPGA的功率管理解決方案

          • 基于混合信號FPGA的功率管理解決方案,  概述   Actel Fusionreg; 混合信號FPGA能夠?qū)崿F(xiàn)功率管理,包括上電順序、運(yùn)行時(shí)間功率監(jiān)控,以及關(guān)機(jī)控制。此外,愛特公司提供的混合信號功率管理工具(Mixed-Signal Power Manager, MPM)參考設(shè)計(jì),更可在如AF
          • 關(guān)鍵字: 管理  解決方案  功率  FPGA  混合  信號  基于  

          基于FPGA和VHDL語言的多按鍵狀態(tài)識別系統(tǒng)

          • 基于FPGA和VHDL語言的多按鍵狀態(tài)識別系統(tǒng), 這里提出一種利用FPGA的I/0端口數(shù)多和可編程的特點(diǎn),采用VHDL語言的多按鍵狀態(tài)識別系統(tǒng),實(shí)現(xiàn)識別60個(gè)按鍵自由操作,并簡化MCU的控制信號?! ? 系統(tǒng)設(shè)計(jì)方案  FPGA是一種可編程邏輯器件,它具有良好性能、極高
          • 關(guān)鍵字: 狀態(tài)  識別  系統(tǒng)  按鍵  語言  FPGA  VHDL  基于  

          FPGA基于非易失性技術(shù)的低功耗汽車設(shè)計(jì)

          •   概述  可編程邏輯器件已經(jīng)越來越多地用于汽車電子應(yīng)用,以替代ASIC和ASSP器件。Actel FPGA基于非易失性技術(shù)(快閃和反熔絲),不易發(fā)生由中子引發(fā)的固件錯(cuò)誤,因而成為適用于關(guān)鍵性汽車應(yīng)用(如動力傳動和安全設(shè)備
          • 關(guān)鍵字: FPGA  非易失性技術(shù)  低功耗  汽車設(shè)計(jì)    

          基于雙DSP的雷場偵察圖像實(shí)時(shí)壓縮存儲方法

          • 1引言以直升機(jī)(有人機(jī)或無人機(jī))為平臺,利用可見光成像和紅外成像傳感器技術(shù),可以晝夜進(jìn)行遠(yuǎn)距離、...
          • 關(guān)鍵字: FPGA  DSP  實(shí)時(shí)壓縮  

          基于FPGA+DSP+ARM的數(shù)據(jù)傳送總線變換器

          • 摘 要: 介紹了基于FPGA+DSP+ARM的數(shù)據(jù)傳送總線變換器的整體設(shè)計(jì)及ARM、DSP和FPGA的器件選型,詳細(xì)描述了ARM與DSP、DSP與FPGA的接口電路設(shè)計(jì),給出了系統(tǒng)軟件結(jié)構(gòu)設(shè)計(jì),詳細(xì)描述了HPI驅(qū)動程序的實(shí)現(xiàn)過程?! ≡?/li>
          • 關(guān)鍵字: FPGA  DSP  ARM  數(shù)據(jù)傳送    
          共6367條 304/425 |‹ « 302 303 304 305 306 307 308 309 310 311 » ›|

          fpga-ask介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-ask!
          歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();