<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga-ask

          利用FPGA實(shí)現(xiàn)視頻監(jiān)控系統(tǒng)的視頻處理

          • 視頻監(jiān)控系統(tǒng)在火車站、機(jī)場(chǎng)、銀行、娛樂(lè)場(chǎng)、商場(chǎng)甚至家庭的安保方面都是一種關(guān)鍵設(shè)備。隨著安全風(fēng)險(xiǎn)的日益增大,在各種應(yīng)用場(chǎng)合對(duì)已發(fā)事件進(jìn)行視頻監(jiān)控和記錄的需求都在逐步上升,這就要求視頻監(jiān)控系統(tǒng)的新結(jié)構(gòu)必須
          • 關(guān)鍵字: FPGA  視頻監(jiān)控系統(tǒng)  視頻處理    

          基于FPGA的音頻處理芯片的設(shè)計(jì)

          • 1 引言
            隨著數(shù)字技術(shù)日益廣泛的應(yīng)用,以現(xiàn)場(chǎng)可編程門陣列FPGA(Field Programmable Gate Array)[1]為代表的ASIC[2]器件得到了迅速的普及和發(fā)展,器件的集成度和速度都在高速增長(zhǎng)。FPGA既具有門陣列的高邏輯密度和
          • 關(guān)鍵字: 芯片  設(shè)計(jì)  處理  音頻  FPGA  基于  

          FPGA高速硬件在環(huán)仿真器實(shí)現(xiàn)電機(jī)控制器測(cè)試

          • 介紹電機(jī)在現(xiàn)代生活中扮演著重要角色。出于對(duì)安全、成本及效率的考慮,工程師——尤其是混合電動(dòng)力...
          • 關(guān)鍵字: FPGA  環(huán)仿真器  測(cè)試  HEV  

          一種基于APA300的創(chuàng)新型FPGA實(shí)驗(yàn)板設(shè)計(jì)

          • 摘要:基于Actel公司Flash型FPGA芯片APA300設(shè)計(jì)并實(shí)現(xiàn)一款創(chuàng)新型FPGA實(shí)驗(yàn)板。該實(shí)驗(yàn)板包括2片互通的A...
          • 關(guān)鍵字: FPGA  APA300  協(xié)處理器密碼機(jī)  MP3播放器  

          采用FPGA實(shí)施DisplayPort

          •   在今年 1 月舉辦的美國(guó)消費(fèi)電子展 (CES) 上,數(shù)家主要平板電視及顯示技術(shù)公司紛紛宣布推出高清3D電視和令人驚艷的4k x 2k LCD 顯示器,從而可將用戶家中、車內(nèi)或移動(dòng)設(shè)備上的電視、顯示器以及其他電子設(shè)備之間需要交換的數(shù)據(jù)量提升至前所未有的水平。在這些最新的電視上,體育迷們可以歡欣鼓舞地體驗(yàn)到眾多優(yōu)異性能,如176°的超廣視界、1200:1的超高對(duì)比度以及 450 尼特的亮度——足以使最陰暗的洞穴通透明亮。   不過(guò),對(duì)于開發(fā)這些電視或連接至這些電視的電
          • 關(guān)鍵字: Xilinx  FPGA  DisplayPort  201008  

          HDLC的DSP與FPGA實(shí)現(xiàn)

          •   引言   HDLC(高級(jí)數(shù)據(jù)鏈路控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。   HDLC的ASIC芯片使用簡(jiǎn)易,功能針對(duì)性強(qiáng),性能可靠,適合應(yīng)用于特定用途的大批量產(chǎn)品中。但由于HDLC標(biāo)準(zhǔn)的文本較多,ASIC芯片出于專用性的目的難以通用于不同版本,缺乏應(yīng)用靈活性。有的芯片公司還有自己的標(biāo)準(zhǔn),對(duì)HDLC的CRC(循環(huán)冗余碼校驗(yàn))序列生成多項(xiàng)式等有不同的規(guī)定。專用于HDLC的ASIC芯片其片內(nèi)數(shù)據(jù)存儲(chǔ)器容量有限,通常只有不
          • 關(guān)鍵字: HDLC  DSP  FPGA  201008  

          用FPGA替代DSP實(shí)現(xiàn)即時(shí)圖像和視頻處理

          • 隨著數(shù)字融合的進(jìn)一步發(fā)展,系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn)需要更大的靈活性,以解決將完全不同的標(biāo)準(zhǔn)和要求整合為同類產(chǎn)...
          • 關(guān)鍵字: FPGA  DSP  視頻處理  

          一種多體制通信時(shí)間同步算法及其FPGA實(shí)現(xiàn)

          • 基于新一代無(wú)線通信統(tǒng)一平臺(tái),本文提出了一種適用于多種通信體制的時(shí)間同步算法。該算法由幀同步和位同步組成,幀同步和位同步都利用同步序列實(shí)現(xiàn),只需要改變本地同步序列就可以應(yīng)用于不同的通信體制。仿真結(jié)果證明,該算法是可行而且有效的,可以滿足平臺(tái)對(duì)時(shí)間同步算法性能、復(fù)雜讀和兼容性等各方面的需求。
          • 關(guān)鍵字: 多模無(wú)線通信  FPGA  時(shí)間同步  同步序列  201008  

          FPGA產(chǎn)業(yè)潛力巨大,賽靈思走出關(guān)鍵一步

          •   近日,賽靈思打出統(tǒng)一架構(gòu)的旗號(hào),宣布其革命性的28nm最新產(chǎn)品7系列FPGA產(chǎn)品即將量產(chǎn),還特意安排了質(zhì)量管理和新產(chǎn)品導(dǎo)入全球高級(jí)副總裁Vincent Tong和亞太區(qū)市場(chǎng)及應(yīng)用總監(jiān)張宇清共同為新產(chǎn)品揭幕。   Vincent Tong稱,賽靈思采用的28nm工藝是結(jié)合了高性能和低功耗的優(yōu)勢(shì)工藝,它在實(shí)現(xiàn)相同性能的條件下,極大降低了產(chǎn)品功耗,功耗可降低50%。也正因?yàn)槿绱?,使此次賽靈思推出的三個(gè)系列的FPGA產(chǎn)品ARTIX 7、KINTEX 7和VIRTEX 7可以通過(guò)統(tǒng)一架構(gòu)來(lái)實(shí)現(xiàn),而不必為滿足特
          • 關(guān)鍵字: 賽靈思  28nm  FPGA  

          DS/FH混合擴(kuò)頻接收機(jī)解擴(kuò)及同步技術(shù)FPGA實(shí)現(xiàn)

          • DS/FH混合擴(kuò)頻通信系統(tǒng)中,需要數(shù)字下變頻器、相關(guān)累加器及碼發(fā)生器等完成下變頻、相關(guān)解擴(kuò)等運(yùn)算。通常...
          • 關(guān)鍵字: FPGA  解擴(kuò)  擴(kuò)頻接收機(jī)  NCO  

          基于多DSP和FPGA的實(shí)時(shí)雙模視頻跟蹤裝置

          • 1、引言隨著現(xiàn)代高速處理器的迅猛發(fā)展,圖像處理技術(shù)也日益成熟。其中,移動(dòng)目標(biāo)的視頻檢測(cè)與跟蹤是圖...
          • 關(guān)鍵字: FPGA  DSP  圖像處理  視頻跟蹤  

          嵌入式電力測(cè)控系統(tǒng)通用支撐平臺(tái)通過(guò)驗(yàn)收

          •   國(guó)網(wǎng)電科院研究中心承擔(dān)的“嵌入式電力測(cè)控系統(tǒng)通用支撐平臺(tái)的研究”順利通過(guò)國(guó)家電網(wǎng)公司組織的驗(yàn)收。驗(yàn)收委員會(huì)由來(lái)自國(guó)網(wǎng)信息通信有限公司、中科院武漢物理和數(shù)學(xué)研究所、中科院授時(shí)中心、江蘇電力信息技術(shù)公司、湖北電力信息通信中心、西北電網(wǎng)公司、東南大學(xué)、南京郵電大學(xué)的8位資深專家組成。驗(yàn)收委員會(huì)一致認(rèn)為,項(xiàng)目完成了合同規(guī)定的研究?jī)?nèi)容,在基于FPGA的動(dòng)態(tài)部分可重構(gòu)技術(shù)、統(tǒng)一的面向框架的嵌入式軟件平臺(tái)實(shí)現(xiàn)技術(shù)等方面具有創(chuàng)新性,達(dá)到國(guó)際先進(jìn)水平,一致同意通過(guò)驗(yàn)收。   嵌入式電力測(cè)控系統(tǒng)
          • 關(guān)鍵字: 嵌入式  FPGA  

          基于FPGA的汽車油改氣電控系統(tǒng)的研究

          • 摘要:介紹了一種基于FPGA的汽車油改氣電控系統(tǒng)的研究與設(shè)計(jì),采用自頂向下模塊化設(shè)計(jì),依據(jù)功能將FPGA劃分成...
          • 關(guān)鍵字: FPGA  電控系統(tǒng)  汽車  ECU  

          基于CPLD/FPGA的CMI編碼設(shè)計(jì)與實(shí)現(xiàn)

          • 0引言CMI碼是傳號(hào)反轉(zhuǎn)碼的簡(jiǎn)稱,它是一種應(yīng)用于PCM四次群和光纖傳輸系統(tǒng)中的常用線路碼型,具有碼變...
          • 關(guān)鍵字: CPLD  FPGA  CMI編碼  

          基于多DSP和FPGA的實(shí)時(shí)雙模視頻跟蹤裝置設(shè)計(jì)

          • 基于多DSP和FPGA的實(shí)時(shí)雙模視頻跟蹤裝置設(shè)計(jì),1、引言

              隨著現(xiàn)代高速處理器的迅猛發(fā)展,圖像處理技術(shù)也日益成熟。其中,移動(dòng)目標(biāo)的視頻檢測(cè)與跟蹤是圖像處理、分析應(yīng)用的一個(gè)重要領(lǐng)域,是當(dāng)前相關(guān)領(lǐng)域的研究前沿。移動(dòng)目標(biāo)視頻檢測(cè)與跟蹤技術(shù),在機(jī)器人視
          • 關(guān)鍵字: 跟蹤  裝置  設(shè)計(jì)  視頻  雙模  DSP  FPGA  實(shí)時(shí)  基于  
          共6402條 308/427 |‹ « 306 307 308 309 310 311 312 313 314 315 » ›|

          fpga-ask介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga-ask!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();