<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga-nios

          Altera加入IBM Open POWER聯(lián)盟,支持下一代數(shù)據(jù)中心的開發(fā)

          •   Altera公司日前宣布加入IBM?OpenPOWER聯(lián)盟——基于IBM?POWER微處理器體系結(jié)構(gòu)的開放開發(fā)聯(lián)盟。Altera將與IBM以及其他OpenPOWER聯(lián)盟成員合作,開發(fā)高性能計(jì)算解決方案,這些方案集成了用于下一代數(shù)據(jù)中心的IBM?POWER?CPU和Altera基于FPGA的加速技術(shù)。  FPGA為POWER用戶提供了復(fù)雜內(nèi)核計(jì)算所需的可配置硬件加速器,以很低的功耗實(shí)現(xiàn)了很高的性能,從而幫助系統(tǒng)設(shè)計(jì)人員降低了運(yùn)營(yíng)開支。IBM和Altera已經(jīng)一起工
          • 關(guān)鍵字: Altera  IBM  FPGA  

          一種無(wú)人飛行器溫度巡檢裝置設(shè)計(jì)

          • 1.引言 目前無(wú)人飛行器主要飛行于大氣對(duì)流層和平流層低層區(qū)間。該區(qū)間大氣溫度變化復(fù)雜,大氣環(huán)境的溫度過低或過高都將直接影響無(wú)人飛行器控制系統(tǒng)的正常工作。由于無(wú)人飛行器機(jī)身需要檢測(cè)溫度的部位較多,監(jiān)測(cè)目標(biāo)比較分散,使用單一結(jié)構(gòu)的溫度傳感器或結(jié)冰探測(cè)儀表難以實(shí)時(shí)、全面地掌握整個(gè)機(jī)身表而溫度狀況,因此,本設(shè)計(jì)結(jié)合已有的民用多路測(cè)溫技術(shù),提出一種基于FPGA的適用于無(wú)人飛行器機(jī)身各部位溫度檢測(cè)和功能事務(wù)管理的多路溫度巡檢系統(tǒng)。該系統(tǒng)可在無(wú)人飛行器飛行過程中,根據(jù)需要循環(huán)監(jiān)測(cè)各部位的溫度狀況,以便能夠及早測(cè)出機(jī)身
          • 關(guān)鍵字: FPGA  PT100  

          一種基于FPGA的多路數(shù)字信號(hào)復(fù)接系統(tǒng)設(shè)計(jì)

          • 摘要 數(shù)字復(fù)分接技術(shù)是數(shù)字通信網(wǎng)中的一項(xiàng)重要技術(shù),能將若干路低速信號(hào)合并為一路高速信號(hào),以提高帶寬利用率和數(shù)據(jù)傳輸效率。文中在介紹數(shù)字復(fù)接系統(tǒng)的基礎(chǔ)上,采用VHDL對(duì)數(shù)字復(fù)分接系統(tǒng)進(jìn)行建模設(shè)計(jì)和實(shí)現(xiàn)。并利用乒乓操作和先進(jìn)先出存儲(chǔ)器(FIFO)對(duì)復(fù)接器進(jìn)行設(shè)計(jì),利用幀同步器對(duì)數(shù)據(jù)進(jìn)行分接。以QuartusII8.0為仿真軟件,對(duì)設(shè)計(jì)進(jìn)行仿真驗(yàn)證,仿真結(jié)果表明,設(shè)計(jì)實(shí)現(xiàn)了復(fù)接系統(tǒng),便于修改電路結(jié)構(gòu),增強(qiáng)了設(shè)計(jì)的靈活性,且節(jié)約了系統(tǒng)資源。 數(shù)字通信系統(tǒng)中,為了提高信道的利用率,使多路信號(hào)在同一條信道上傳輸時(shí)互
          • 關(guān)鍵字: FPGA  QuartusII  

          NI推出新一代軟件定義的儀器:200MHz矢量信號(hào)收發(fā)儀

          •   美國(guó)國(guó)家儀器公司(National?Instruments,?簡(jiǎn)稱?NI)日前發(fā)布了具有200?MHz?RF帶寬的NI?PXIe-5646R矢量信號(hào)收發(fā)儀,為IEEE?802.11ac、160?MHz?WLAN和LTE?Advanced等最新的無(wú)線標(biāo)準(zhǔn)提供了理想的測(cè)試儀器。工程師可借助矢量信號(hào)收發(fā)儀的開放式軟件設(shè)計(jì)來(lái)開發(fā)用于頻譜分析及許多其它應(yīng)用的通道仿真系統(tǒng)、快速原型、自定義實(shí)時(shí)信號(hào)處理?! I矢量
          • 關(guān)鍵字: NI  PXIe-5646R  FPGA  

          基于FPGA的數(shù)控分頻器設(shè)計(jì)

          • 1.引言 分頻器是數(shù)字系統(tǒng)中非常重要的模塊之一,被廣泛應(yīng)用于各種控制電路中。在實(shí)際中,設(shè)計(jì)人員往往需要將一個(gè)標(biāo)準(zhǔn)的頻率源通過分頻技術(shù)以滿足不同的需求。常見的分頻形式主要有:偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻、小數(shù)分頻、分?jǐn)?shù)分頻。在某些嚴(yán)格的情況下,還有占空比的要求。其中非等占空比的偶數(shù)分頻器和奇數(shù)分頻器其實(shí)現(xiàn)比較容易,但對(duì)于半整數(shù)分頻器和占空比為50%的奇數(shù)分頻器實(shí)現(xiàn)比較困難。 本文首先介紹了各種分頻器的實(shí)現(xiàn)原理,并結(jié)合VHDL硬件描述語(yǔ)言對(duì)其進(jìn)行了仿真,最后提出一個(gè)可控的通用分頻器的設(shè)計(jì)方法,該方法可實(shí)
          • 關(guān)鍵字: FPGA  分頻器  

          電液伺服系統(tǒng)控制器設(shè)計(jì)研究

          • 0引言隨著電液伺服控制理論的發(fā)展,很多先進(jìn)的控制策略被應(yīng)用于電液伺服控制領(lǐng)域中。如:文獻(xiàn)[1]闡述了...
          • 關(guān)鍵字: FPGA  電液伺服系統(tǒng)  DSP  

          基于FPGA的監(jiān)測(cè)數(shù)字示波器設(shè)計(jì)

          • 摘要:在核監(jiān)測(cè)中,常將各種傳感器輸出的信號(hào)通過A/D轉(zhuǎn)換器轉(zhuǎn)換為數(shù)字信號(hào),然后利用數(shù)字信號(hào)處理技術(shù)對(duì)各種核信號(hào)進(jìn)行數(shù)字處理。為了準(zhǔn)確測(cè)量核信號(hào)數(shù)字波形的各種參數(shù),對(duì)基于FPGA雙口RAM的數(shù)字示波器進(jìn)行了設(shè)計(jì)和測(cè)試分析。實(shí)驗(yàn)表明,該數(shù)字示波器能準(zhǔn)確獲取核信號(hào)的數(shù)字渡形及各種參數(shù)的值,可對(duì)核信號(hào)的波形進(jìn)行錄制、回放和精確分析,為核監(jiān)測(cè)及其儀器準(zhǔn)確設(shè)計(jì)提供有力的保證。 福島核事故促進(jìn)了核監(jiān)測(cè)儀器的飛速發(fā)展。在核爆監(jiān)測(cè)中,需對(duì)核輻射的各種信號(hào)如光輻射、放射線沾染、沖擊波、電磁輻射等進(jìn)行測(cè)量,通過測(cè)量這些信號(hào)的
          • 關(guān)鍵字: FPGA  RAM  

          基于FPGA的自動(dòng)加載系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

          • 摘要:針對(duì)FPGA可以在每次上電時(shí)自動(dòng)獲取配置文件的需求,提出了一種由USB芯片和FLASH芯片、CPLD組成的可對(duì)FPGA上電后自動(dòng)加載的系統(tǒng)。該系統(tǒng)可以通過USB芯片和CPLD將PC中的FPGA配置文件寫入FLASH芯片,并且在CPLD的控制下將配置文件以PS模式配置給FPGA。測(cè)試表明,該系統(tǒng)可以在上電時(shí)自動(dòng)對(duì)FPGA進(jìn)行加載,彌補(bǔ)了FPGA掉電后數(shù)據(jù)消失的不足。 0 引言 FPGA(Field Programmable Gate Array)即現(xiàn)場(chǎng)可編程門陣列,隨著微電子技術(shù)的發(fā)展,F(xiàn)PGA的
          • 關(guān)鍵字: FPGA  CPLD  

          FPGA實(shí)現(xiàn)CAN總線通信節(jié)點(diǎn)設(shè)計(jì)

          • 在項(xiàng)目的特殊環(huán)境要求下,CAN總線通信要求使用FPGA作為系統(tǒng)中的主控制器,較之傳統(tǒng)設(shè)計(jì)使用的單片機(jī),F(xiàn)PGA...
          • 關(guān)鍵字: FPGA  CAN總線  通信節(jié)點(diǎn)  

          一款基于FPGA的I2C總線的設(shè)計(jì)方案

          • 0 引言 由于在嵌入式系統(tǒng)開發(fā)中越來(lái)越多的應(yīng)用到FPGA,而一些嵌入式CPU,比如STM32 為了降低成本,減小封裝尺寸,沒有外接專門的CPU 讀寫總線,而只提供了一些如SPI 和I2C 的接口。而且在應(yīng)用中經(jīng)常有數(shù)據(jù)要配置到FPGA 中,如FPGA 中的應(yīng)用配置寄存器,和配置表項(xiàng)等,都需要CPU 配置。這些數(shù)據(jù)的數(shù)據(jù)量不大,速度也不要求很高,很適合用I2C 總線來(lái)配置。 I2C 總線是Philips 公司設(shè)計(jì)的一種控制和配置內(nèi)部IC 雙向兩線的串行總線。主要特點(diǎn)是接口信號(hào)線較少,但是其數(shù)據(jù)的傳送速率
          • 關(guān)鍵字: FPGA  I2C  

          Xilinx與Silicon開啟硬件圖像處理機(jī)器視覺應(yīng)用大門

          •   All?Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司Xilinx,Inc.日前宣布,在與2014慕尼黑電子展同期舉行中國(guó)(上海)國(guó)際機(jī)器視覺展,將聯(lián)手德國(guó)Silicon?Software公司現(xiàn)場(chǎng)展示Silicon?Software公司的VisualApplets軟件平臺(tái),以及該平臺(tái)如何顛覆傳統(tǒng)的嵌入式機(jī)器視覺系統(tǒng)設(shè)計(jì)方法,為那些從事和尋找先進(jìn)的、高性能機(jī)器視覺解決方案的嵌入式系統(tǒng)架構(gòu)師、軟件工程師、硬件工程師帶來(lái)前所未有的嵌入式設(shè)計(jì)體驗(yàn)。敬請(qǐng)3月18至20日
          • 關(guān)鍵字: Xilinx  Silicon  FPGA  嵌入式  

          一款通用紅外遙控系統(tǒng)的設(shè)計(jì)方案

          • 0 引言 人們生活中的家用電器種類日益增多,遙控器的種類也隨之增加,不同種類的遙控器之間一般不能相互替代,這給人們的生活帶來(lái)諸多不便。 各類遙控器功能大致相同,大多都有數(shù)字鍵、啟動(dòng)停止鍵、前進(jìn)鍵、快進(jìn)鍵、后退鍵,復(fù)雜的也就是增加幾個(gè)功能鍵,現(xiàn)實(shí)生活中,由于用戶的個(gè)體差異,特殊功能鍵的使用頻率很低,甚至部分用戶自始至終就從未使用過這類鍵,因此,這些鍵完全可以簡(jiǎn)化和歸類使用,對(duì)于那些不易簡(jiǎn)化和歸類的少量特殊功能鍵,可以通過開辟自定義按鍵區(qū)的方法予以解決。鑒于此,本文以單片機(jī)和大規(guī)??删幊涕T陣列FPGA為基
          • 關(guān)鍵字: 紅外  FPGA  

          Mentor欲成立機(jī)構(gòu)研究基于圖形的測(cè)試規(guī)范標(biāo)準(zhǔn)化

          • ??  Mentor?Graphics日前宣布,為對(duì)基于圖形的測(cè)試規(guī)范標(biāo)準(zhǔn)的標(biāo)準(zhǔn)化問題進(jìn)行研究,公司已提議成立新的Accellera標(biāo)準(zhǔn)委員會(huì)。為深化此項(xiàng)工作,Mentor?Graphics公司將把其現(xiàn)有的基于圖形的測(cè)試規(guī)范格式作為技術(shù)捐贈(zèng)奉獻(xiàn)出來(lái),以啟動(dòng)標(biāo)準(zhǔn)化工作?!  癕entor?Graphics公司基于圖形的規(guī)范化技術(shù),以其快速?gòu)氐椎母采w設(shè)備狀態(tài)空間能力,為驗(yàn)證領(lǐng)域帶來(lái)了惹人注目的新價(jià)值,”SyoSil咨詢公司的?所有人兼總經(jīng)理?
          • 關(guān)鍵字: Mentor  Accellera  UVM  FPGA  嵌入式  

          基于ARM和FPGA的高速圖像數(shù)據(jù)采集板設(shè)計(jì)

          • 1.概述 隨著圖像處理技術(shù)的快速發(fā)展,圖像采集處理系統(tǒng)在提高工業(yè)生產(chǎn)自動(dòng)化程度中的應(yīng)用越來(lái)越廣泛。本文結(jié)合實(shí)際系統(tǒng)中的前端圖像處理和圖像數(shù)據(jù)傳輸?shù)男枰?,充分利用ARM的靈活性和FPGA的并行性的特點(diǎn),設(shè)計(jì)了一種基于ARM+FPGA的高速圖像數(shù)據(jù)采集傳輸系統(tǒng)。所選用的ARM體系結(jié)構(gòu)是32位嵌入式RISC微處理器結(jié)構(gòu),該微處理器擁有豐富的指令集且編程靈活;而FPGA則在速度和并行運(yùn)算方面有很大優(yōu)勢(shì),適合圖像處理的實(shí)時(shí)性要求;并且通過千兆以太網(wǎng)接口實(shí)現(xiàn)了采集板與上位機(jī)之間圖像數(shù)據(jù)的高速遠(yuǎn)程傳輸。 2.硬件設(shè)
          • 關(guān)鍵字: ARM  FPGA  

          ADI推出系列集成式高效電源管理IC

          •   適用于高級(jí)軟件定義無(wú)線電和FPGA應(yīng)用所需的復(fù)雜集成式電源解決方案的高效、可靠PMU  Analog?Devices,?Inc.全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,最近推出一系列集成式高效電源管理IC(集成電路)ADP5050/51/52/53,適用于RF捷變無(wú)線電和基于FPGA/處理器(現(xiàn)場(chǎng)可編程門陣列)應(yīng)用中的緊湊型、高密度電源解決方案?! DP505x系列電源管理IC設(shè)計(jì)為集成式電源解決方案,可用于微微蜂窩和毫微微蜂窩基站、便攜式和手持式設(shè)備以及大多數(shù)需要緊湊集成式電源
          • 關(guān)鍵字: ADI  FPGA  PMU  ADP  
          共6475條 164/432 |‹ « 162 163 164 165 166 167 168 169 170 171 » ›|

          fpga-nios介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-nios!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();