<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-nios

          嵌入式處理器Nios II與液晶顯示模塊的接口及應(yīng)用

          • 嵌入式處理器Nios II與液晶顯示模塊的接口及應(yīng)用,液晶顯示器(LCD)由于具有工作電壓低、功耗低、體積小、顯示信息量大、壽命長、不產(chǎn)生電磁輻射污染、可以顯示復(fù)雜的文字及圖形等優(yōu)點,液晶顯示器已被廣泛應(yīng)用于各種儀器儀表、電子設(shè)備及控制領(lǐng)域中,成為測量結(jié)果顯示
          • 關(guān)鍵字: 模塊  接口  應(yīng)用  液晶顯示  II  處理器  Nios  嵌入式  

          一種基于FPGA的B超數(shù)字波束形成技術(shù)

          • 論述了一種運行在FPGA芯片上應(yīng)用于B超的全數(shù)字波束形成技術(shù)。采用孔徑變跡、幅度加權(quán)變跡和動態(tài)變跡相結(jié)合的綜合變跡技術(shù)和動態(tài)聚焦技術(shù),兩種技術(shù)均形成直觀的數(shù)學(xué)模型,在FPGA上的實現(xiàn)方法類似,先將數(shù)學(xué)模型數(shù)字化,然后計算出數(shù)據(jù)表存入ROM,運行時將ROM中提取的數(shù)據(jù)與輸入數(shù)據(jù)進行運算,即可得到預(yù)期的輸出數(shù)據(jù)。在Matlab仿真和樣機測試中達到了很好的抑制旁瓣和動態(tài)聚焦效果,提高了波束形成的精度。
          • 關(guān)鍵字: FPGA  數(shù)字波束  201202  

          Xilinx對FPGA的技術(shù)市場展望

          • 2011 年 12 月 13 日,可編程平臺廠商賽靈思公司 (Xilinx )進駐北京新址,并開設(shè)研發(fā)中心。會上,Xilinx介紹了FPGA的發(fā)展方向
          • 關(guān)鍵字: Xilinx  FPGA  201202  

          基于FPGA NiosII的MPEG-4視頻播放器

          • 引 言多媒體技術(shù)實用化的關(guān)鍵技術(shù)之一,就是解決視頻、音頻數(shù)字化以后數(shù)據(jù)量大,與數(shù)字存儲媒體、通信網(wǎng)容量小的矛盾,其解決途徑就是壓縮。為了支持低比特率視頻傳輸業(yè)務(wù),MPEG(Moving Picture Expert5 Group)推出了
          • 關(guān)鍵字: NiosII  FPGA  MPEG  視頻播放器    

          基于單片機的CPLD/FPGA被動串行下載配置的實現(xiàn)

          • 1引言隨著電子技術(shù)的發(fā)展,當(dāng)前數(shù)字系統(tǒng)的設(shè)計正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。推動該潮流迅猛發(fā)展的引擎就是日趨進步和完善的高密度現(xiàn)場可編程邏輯器件設(shè)計技術(shù)。高密度現(xiàn)場可編程邏輯器件(CPLD/
          • 關(guān)鍵字: CPLD  FPGA  單片機  被動    

          基于Actel FPGA的TFT控制器技術(shù)方案設(shè)計

          • 基于Actel FPGA的TFT控制器技術(shù)方案設(shè)計,在1970年,F(xiàn)ergason制造了第一臺具有實用性的LCD,從此之后,用戶產(chǎn)品的界面發(fā)生了巨大改變,變得更加的美觀、實用,在一定場合下逐漸取代傳統(tǒng)的數(shù)碼管、LED的顯示。TFT誕生于80年代末,在1995年之后被廣泛的應(yīng)用,現(xiàn)
          • 關(guān)鍵字: 技術(shù)  方案設(shè)計  控制器  TFT  Actel  FPGA  基于  

          基于VC++的FPGA重配置方案設(shè)計

          • 基于VC++的FPGA重配置方案設(shè)計,采用VC++程序的FPGA重配置設(shè)計方案利用現(xiàn)場可編程邏輯器件FPGA的多次可編程配置特點,通過重新下載存儲于存儲器的不同系統(tǒng)數(shù)據(jù),從而實現(xiàn)不同的芯片邏輯功能,可以在很大程度上提高資源利用率。原始配置FPGA的方法是
          • 關(guān)鍵字: 方案設(shè)計  配置  FPGA  VC  基于  

          基于NIOS II的SOPC存儲器型外設(shè)接口的設(shè)計

          • 基于NIOS II的SOPC存儲器型外設(shè)接口的設(shè)計,0 引言

            隨著微電子設(shè)計技術(shù)與工藝的發(fā)展,數(shù)字集成電路由最初的電子管、晶體管逐步發(fā)展成專用集成電路(ASIC,Application Specific IntegratedCircuit),同時可編程邏輯器件也取得了長足進步。

            如今,可完成超
          • 關(guān)鍵字: 外設(shè)  接口  設(shè)計  存儲器  SOPC  NIOS  II  基于  

          基于FPGA的高速異步FIFO的設(shè)計與實現(xiàn)

          • 基于FPGA的高速異步FIFO的設(shè)計與實現(xiàn),引言   現(xiàn)代集成電路芯片中,隨著設(shè)計規(guī)模的不斷擴大.一個系統(tǒng)中往往含有數(shù)個時鐘。多時鐘帶來的一個問題就是,如何設(shè)計異步時鐘之間的接口電路。異步FIFO(First In First Out)是解決這個問題的一種簡便、快捷的解
          • 關(guān)鍵字: 設(shè)計  實現(xiàn)  FIFO  異步  FPGA  高速  基于  

          FPGA上同步開關(guān)噪聲的分析與解決方法介紹

          • FPGA上同步開關(guān)噪聲的分析與解決方法介紹,概述   隨著半導(dǎo)體技術(shù)的快速發(fā)展,近年來FPGA 的器件容量和輸入輸出的管腳數(shù)量都極大的增加了,例如StratixIV 器件,最大的一款EP4SE680 擁有68.11 萬個邏輯單元和1104個輸入輸出管腳。大量的輸出管腳在同一時刻翻
          • 關(guān)鍵字: 解決  方法  介紹  分析  噪聲  同步  開關(guān)  FPGA  

          基于FPGA機載實時視頻圖形處理系統(tǒng)的設(shè)計

          • 摘要 給出了某機載實時視頻圖形處理系統(tǒng)的硬件電路設(shè)計方案,以XC5VFX70T FPGA作為核心處理器,實現(xiàn)了對DVI及PAL等多種格式視頻信號的解碼、實時處理以及輸出。系統(tǒng)電路設(shè)計簡潔,具有較強的靈活性和擴展性。文中介紹
          • 關(guān)鍵字: FPGA  機載  實時視頻  圖形處理系統(tǒng)    

          基于FPGA的雙口RAM實現(xiàn)及應(yīng)用

          • 基于FPGA的雙口RAM實現(xiàn)及應(yīng)用,摘要:為了在高速采集時不丟失數(shù)據(jù),在數(shù)據(jù)采集系統(tǒng)和CPU之間設(shè)置一個數(shù)據(jù)暫存區(qū)。介紹雙口RAM的存儲原理及其在數(shù)字系統(tǒng)中的應(yīng)用。采用FPGA技術(shù)構(gòu)造雙口RAM,實現(xiàn)高速信號采集系統(tǒng)中的海量數(shù)據(jù)存儲和時鐘匹配。功能仿
          • 關(guān)鍵字: 實現(xiàn)  應(yīng)用  RAM  雙口  FPGA  基于  

          基于FPGA的μC/OS-II任務(wù)管理硬件設(shè)計

          • 基于FPGA的μC/OS-II任務(wù)管理硬件設(shè)計,實時操作系統(tǒng)RTOS(Real Time Operating System)由于具有調(diào)度的實時性、響應(yīng)時間的可確定性、系統(tǒng)高度的可靠性等特點,被越來越多地應(yīng)用在嵌入式系統(tǒng)中,如:航空航天、工業(yè)控制、汽車電子和核電站建設(shè)等眾多領(lǐng)域。傳
          • 關(guān)鍵字: 硬件  設(shè)計  管理  任務(wù)  FPGA  C/OS-II  基于  

          基于FPGA和Verilog的液晶顯示控制器設(shè)計

          • 液晶顯示器由于具有低壓、微功耗、顯示信息量大、體積小等特點,在移動通信終端、便攜計算機、GPS衛(wèi)星定位系統(tǒng)等領(lǐng)域有廣泛用途,成為使用量最大的顯示器件。液晶顯示控制器作為液晶驅(qū)動電路的核心部件通常由集成電路
          • 關(guān)鍵字: 控制器  設(shè)計  液晶顯示  Verilog  FPGA  基于  

          用matlab來實現(xiàn)fpga功能的設(shè)計

          • 近年來,在數(shù)字通信、網(wǎng)絡(luò)、視頻和圖像處理領(lǐng)域,F(xiàn)PGA已經(jīng)成為高性能數(shù)字信號處理系統(tǒng)的關(guān)鍵元件。FPGA的邏輯結(jié)構(gòu)不僅包括查找表、寄存器、多路復(fù)用器、存儲器,而且還有快速加法器、乘法器和I/O處理專用電路。FP
          • 關(guān)鍵字: matlab  fpga    
          共6494條 241/433 |‹ « 239 240 241 242 243 244 245 246 247 248 » ›|

          fpga-nios介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-nios!
          歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();