<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-nios

          ACTEL推出基于IGLOO FPGA的便攜控制解決方案

          •   ACTEL公司宣布推出兩款實(shí)現(xiàn)人機(jī)接口 (HMI) 和微型電機(jī)控制功能的插入式子卡,進(jìn)一步擴(kuò)展其基于業(yè)界最低功耗現(xiàn)場可編程門陣列 (FPGA) 的便攜式市場產(chǎn)品系列。新的HMI子卡和電機(jī)控制子卡將以Actel備受歡迎的IGLOO Icicle開發(fā)工具包的插件形式推出。Actel相信,這兩款產(chǎn)品與公司先前推出的IGLOO存儲(chǔ)及顯示開發(fā)板、設(shè)計(jì)樣例和IP核相結(jié)合,將構(gòu)成新的控制解決方案,可以提高Actel的5µW低功耗IGLOO FPGA在快速增長的便攜式市場上的份額。   Actel副總裁
          • 關(guān)鍵字: ACTEL  FPGA  IGLOO  便攜  控制  

          [推薦]嵌入式邏輯分析儀在FPGA測試中的應(yīng)用(圖)

          基于SPCE061A和CPLD的電動(dòng)自行車充電系統(tǒng)研制

          •   電動(dòng)車由于具有無廢氣污染、無噪音、輕便美觀等特點(diǎn),受到眾多使用者的青睞。但使用中也暴露出它的局限性,那就是蓄電池的容量決定了它的使用范圍,而且存在充電時(shí)間長的缺點(diǎn)。目前隨著電動(dòng)自行車的發(fā)展,急需解決的問題就是如何實(shí)現(xiàn)快速靈活的充電。   隨著電子技術(shù)、可編程邏輯器件(FPGA,CPLD)、EDA技術(shù)的飛速發(fā)展,基于硬件編程語言的自上而下(TOP-TO-DOWN)設(shè)計(jì)方法給數(shù)字系統(tǒng)的開發(fā)設(shè)計(jì)帶來了革命性變革,僅使用單片機(jī)來實(shí)現(xiàn)系統(tǒng)控制的傳統(tǒng)方法正在被越來越多的以MCU+FPGA/CPLD為核心的最新設(shè)
          • 關(guān)鍵字: CPLD  SPCE061A  FPGA  EDA  充電  電動(dòng)自行車  

          雙Nios II軟核在嵌入式系統(tǒng)中的應(yīng)用

          •   引 言   SOPC(System On Programmable Chip)即可編程片上系統(tǒng),或者說是基于大規(guī)模FPGA的單片系統(tǒng),是美國Altera公司于2000年提出的。它將處理器、存儲(chǔ)器、I/O口、LVDS、CDR等系統(tǒng)設(shè)計(jì)需要的功能模塊集成到一個(gè)PLD器件上,將其構(gòu)建成一個(gè)可編程的片上系統(tǒng);具有靈活的設(shè)計(jì)方式,可裁減、可擴(kuò)充、可升級(jí),并具備軟硬件在系統(tǒng)可編程的功能。由于SOPC系統(tǒng)具有靈活的設(shè)計(jì)方式、高效的開發(fā)手段、廉價(jià)的設(shè)計(jì)成本,可以實(shí)現(xiàn)過去不可能實(shí)現(xiàn)的更高的系統(tǒng)性能,因此它在通信和工業(yè)
          • 關(guān)鍵字: Nios  FPGA  SOPC  嵌入式  視頻點(diǎn)播  VOD  

          基于MPC8260和FPGA的DMA接口設(shè)計(jì)

          •   引言   在基于軟件無線電的某無線通信信號(hào)偵收平臺(tái)的設(shè)計(jì)中,天線接收到的信號(hào)經(jīng)過變頻器處理和A/D變換之后,經(jīng)過高速通道把采集的信號(hào)送入主控板進(jìn)行數(shù)據(jù)分發(fā)處理。系統(tǒng)的結(jié)構(gòu)框圖如圖1所示。 ???????   ????????????????? 圖1?
          • 關(guān)鍵字: FPGA  DMA  接口  微處理器  SDMA  IDMA  

          基于ARM和FPGA的嵌入式超聲探傷系統(tǒng)

          • 基于ARM和FPGA的嵌入式超聲探傷系統(tǒng),進(jìn)行數(shù)字信號(hào)處理,利用TCP/IP協(xié)議實(shí)現(xiàn)C/S模式下的數(shù)據(jù)傳輸,實(shí)現(xiàn)了超聲探傷的跨平臺(tái)遠(yuǎn)程監(jiān)控。嵌入式探傷儀通過多線程技術(shù)進(jìn)行多任務(wù)處理,集超聲探傷、數(shù)據(jù)存儲(chǔ)、網(wǎng)絡(luò)通信于一體。
          • 關(guān)鍵字: 探傷  系統(tǒng)  超聲  嵌入式  ARM  FPGA  基于  

          從誘發(fā)地震原因反思節(jié)能還是最好的方式

          •   5月12日,四川汶川大地震震驚了世界。有專家認(rèn)為,誘發(fā)這次地震的原因可能與在該地震帶進(jìn)行梯級(jí)水電開發(fā)有關(guān)。   十幾年來,尋找更多的能源成為各國的大事。目前的狀況是:化石燃料價(jià)格飛漲;太陽能、風(fēng)能等可再生能源成熟還要等上數(shù)十年;生物燃料消耗的能源比化石燃料還要高,尤其糧食漲價(jià)更讓生物燃料前景黯淡;核能還不夠安全穩(wěn)定;燃料電池在試制,水能(水電站)帶來了氣候改變、地震……   能源和環(huán)保,真是令全世界大傷腦筋!環(huán)境問題、經(jīng)濟(jì)問題、政治問題,自然災(zāi)害、戰(zhàn)爭…&
          • 關(guān)鍵字: 汶川  地震  能源  環(huán)保  Actel  FPGA  低功耗  

          基于CPLD的USB下載電纜設(shè)計(jì)

          •   引 言   隨著片上系統(tǒng)(SoC,System on Chip)時(shí)代的到來,包括復(fù)雜可編程邏輯器件(CPLD,Complex ProgrammableLogic Devi(e)和現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)的可編程邏輯器件(具有在系統(tǒng)可再編程的獨(dú)特優(yōu)點(diǎn)),應(yīng)用越來越廣泛。這給用于可編程邏輯器件編程的下載電纜提出了更高的要求。   本文研究基于IEEEll49.1標(biāo)準(zhǔn)的USB下載接口電路的設(shè)計(jì)及實(shí)現(xiàn)。針對Altera公司的FPGA器件Cy-
          • 關(guān)鍵字: CPLD  USB  FPGA  下載電纜  SoC  

          千兆高速采集系統(tǒng)的硬件電路設(shè)計(jì)

          •   1 ADC08D1000的結(jié)構(gòu)   ADC08D1000是NS(National Semiconductor,國家半導(dǎo)體)公司于2005年推出的雙通道低功耗的高速8位A/D轉(zhuǎn)換器,其最高單通道采樣頻率達(dá)l.3 GHz,全功率帶寬(FPBW)為1.7 GHz,在500 MHz標(biāo)準(zhǔn)信號(hào)輸入的情況下可以獲得7.4位的有效采樣位數(shù)。整個(gè)A/D轉(zhuǎn)換器用單電源1.9V供電,內(nèi)帶高質(zhì)量參考源和高性能采樣保持電路,每個(gè)通道均為差分輸入,采樣范圍可選為650 mV或870 mV(峰一峰值)。在高速數(shù)/模轉(zhuǎn)換系統(tǒng)中,有
          • 關(guān)鍵字: 硬件電路  NS  A/D轉(zhuǎn)換器  FPGA  LVDS  

          外形似集成電路的完整 DC/DC 解決方案為基于 FPGA 的系統(tǒng)帶來切實(shí)益處

          • FPGA工藝尺寸的進(jìn)步和更加靈活的設(shè)計(jì)配置、以及基于FPGA的系統(tǒng)取得的進(jìn)步已經(jīng)使FPGA制造商充滿信心地進(jìn)入了以前由微處理器和ASIC供應(yīng)商壟斷的市場。最近,Xilinx的VirtexTM和Altera的Stratix產(chǎn)品系列分別推出了新器件,進(jìn)一步縮小了性能差距,再次提高了性能標(biāo)準(zhǔn)。盡管這些器件的通用和可配置性吸引了系統(tǒng)設(shè)計(jì)師,但是控制這些器件內(nèi)部工作方式的設(shè)計(jì)規(guī)則及其外部接口協(xié)議的復(fù)雜性導(dǎo)致需要廣泛的培訓(xùn)、基準(zhǔn)設(shè)計(jì)評估、設(shè)計(jì)仿真和驗(yàn)證。因此,F(xiàn)PGA供應(yīng)商提供了詳盡的硬件和固件支持,旨在幫助系統(tǒng)設(shè)計(jì)
          • 關(guān)鍵字: DC/DC ,解決方案,F(xiàn)PGA  

          安富利電子元件部推出Virtex-5 FXT FPGA評估工具套件

          •   安富利公司 (NYSE: AVT) 旗下安富利電子元件部宣布推出Xilinx® Virtex®-5 FXT FPGA 評估工具套件。該套件以Xilinx最新的Virtex-5 FXT 現(xiàn)場門陣列(FPGA)為基礎(chǔ),還包括了一塊評估板、ISE® Design Suite 10.1 WebPACK™ 設(shè)計(jì)工具、評估版Embedded Development Kit (EDK)軟件、電源并能獲得參考設(shè)計(jì)和設(shè)計(jì)指南等資料。此套件成本低廉,是意圖研究Virtex-5 FXT平
          • 關(guān)鍵字: 安富利公司  安富利電子元件部  Xilinx  FPGA  評估工具套件  

          基于Nios II內(nèi)核的SOPC開發(fā)板的設(shè)計(jì)

          • 基于 FPGA 的嵌入式系統(tǒng)設(shè)計(jì)為現(xiàn)代電子產(chǎn)品設(shè)計(jì)帶來了更大的靈活性,以 Altera 公司開發(fā)的 Nios II 軟核處理器為核心的SOPC(System on Programmable Chip)系統(tǒng)便是把嵌入式系統(tǒng)應(yīng)用在 FPGA 上的典型例子。
          • 關(guān)鍵字: Nios  SOPC  內(nèi)核  開發(fā)板    

          基于Nios II的I2C總線接口的實(shí)現(xiàn)

          •   0引言   I2C(Inter-Integrated Circuit)總線是一種由Phil-ips公司開發(fā)的兩線式串行總線,用于連接微控制器及其外圍設(shè)備。由于I2C總線僅用兩根信號(hào)線,并支持多主控工作方式,所以I2C總線在電子產(chǎn)品設(shè)備中應(yīng)用非常普遍。文獻(xiàn)[1]使用NiosⅡ的PIO接口模擬I2C時(shí)序完成對接口芯片的讀寫,而目前基于NiosⅡ的IP核越發(fā)豐富?;诖?,本文使用免費(fèi)的IP核--I2C-Master Core,實(shí)現(xiàn)了對I2C接口芯片的讀寫操作,擴(kuò)充了一種新的設(shè)計(jì)方法。本文首先介紹了I2C總
          • 關(guān)鍵字: Nios  I2C  總線接口  C語言  

          基于FPGA的高速流水線FFT算法實(shí)現(xiàn)

          •   0 引言   有限長序列的DFT(離散傅里葉變換)特點(diǎn)是能夠?qū)㈩l域的數(shù)據(jù)離散化成有限長的序列。但由于DYT本身運(yùn)算量相當(dāng)大,限制了它的實(shí)際應(yīng)用。FFT(快速傅里葉變換)算法是作為DFT的快速算法提出,它將長序列的DFT分解為短序列的DFT,大大減少了運(yùn)算量,使得DFT算法在頻譜分析、濾波器設(shè)計(jì)等領(lǐng)域得到了廣泛的應(yīng)用。   FPGA(現(xiàn)場可編程門陣列)是一種具有大規(guī)??删幊涕T陣列的器件,不僅具有專用集成電路(ASIC)快速的特點(diǎn),更具有很好的系統(tǒng)實(shí)現(xiàn)的靈活性。FPGA可通過開發(fā)工具實(shí)現(xiàn)在線編程。與C
          • 關(guān)鍵字: FPGA  FFT  集成電路  DFT  

          Altera Stratix III FPGA的LVDS I/O支持SGMII

          •   Altera公司今天宣布,Stratix® III FPGA在其LVDS I/O上支持串行千兆位介質(zhì)無關(guān)接口(SGMII)。Stratix III LVDS I/O的接口速率達(dá)到1.25 Gbps,滿足SGMII嚴(yán)格的抖動(dòng)性能要求,支持不含收發(fā)器的三速以太網(wǎng)(10/100/1000 Mbps)接口。Stratix III FPGA是業(yè)界首款在LVDS引腳上支持千兆以太網(wǎng)SGMII的可編程邏輯器件,降低了每個(gè)器件的成本和功耗,提供更多的接口。   Stratix III FPGA的SGMII
          • 關(guān)鍵字: Altera  Stratix III FPGA  SGMII  以太網(wǎng)  
          共6475條 389/432 |‹ « 387 388 389 390 391 392 393 394 395 396 » ›|

          fpga-nios介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-nios!
          歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();