<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-nios

          寬頻帶數(shù)字鎖相環(huán)的設(shè)計及基于FPGA的實現(xiàn)

          • 本文簡要介紹了在FPGA中實現(xiàn)全數(shù)字鎖相環(huán)(DPLL)的原理與方法,以解決在同步串行數(shù)據(jù)通信時的同步時鐘不穩(wěn)定時的快速恢復問題; 并重點介紹了采用可控模數(shù)分頻器實現(xiàn)的數(shù)字鎖相環(huán)中寬頻帶捕獲的方法與實現(xiàn)過程。
          • 關(guān)鍵字: DPLL  FPGA  數(shù)字環(huán)路濾波器  時鐘恢復  寬頻帶  

          將DSP設(shè)計擴展為異構(gòu)硬件平臺

          •   您可以在自動流程中將一個 FPGA 協(xié)處理器添加到 DSP 系統(tǒng)中。   視頻、影像和電信市場的標準推動了異構(gòu)可重配置 DSP 硬件平臺的使用。就本文而言,這些平臺包括 DSP 處理器和 FPGA,它們提供的現(xiàn)成硬件解決方案可以解決視頻、影像和電信設(shè)計中的重大難題,但仍不失產(chǎn)品差異化所需的足夠的可定制性。   據(jù)市場研究公司 Forward Concepts 于 2005 年發(fā)表的一則調(diào)查報告(圖 1)稱,選擇處理器和 FPGA 的主要標準不是器件本身,而是開發(fā)它們的工具。這一概念對于包含 FPG
          • 關(guān)鍵字: FPGA DSP   

          AC-Link數(shù)字音頻VHDL編/解碼的FPGA設(shè)計

          •   引言   數(shù)字音頻處理是指為真實再現(xiàn)聲音的逼真效果而對音頻進行的編解碼處理技術(shù),它是寬帶網(wǎng)絡(luò)多媒體、移動多媒體通信的關(guān)鍵技術(shù).Audio Codec′97(音頻數(shù)字信號編/解碼器)是其中一種用于聲音錄放的技術(shù)標準,簡稱AC′97. AC′97采用雙集成結(jié)構(gòu),即Digital Controller(數(shù)字信號控制器)和Audio Codec(音頻編解碼),使模/數(shù)轉(zhuǎn)換器ADC和數(shù)?模轉(zhuǎn)換器DAC轉(zhuǎn)換模塊獨立,盡可能降低EMI(電磁干擾)的影響。   利用FPGA,可
          • 關(guān)鍵字: FPGA VHDL  

          AC-Link數(shù)字音頻VHDL編/解碼的FPGA設(shè)計

          • ?????? 提出一種利用FPGA實現(xiàn)AC-Link數(shù)字音頻處理的設(shè)計方案.AC-Link音頻編解碼系統(tǒng)以VHDL模塊進行設(shè)計,經(jīng)過波形仿真和結(jié)果驗證后,將程序下載到FPGA中實現(xiàn)1這種設(shè)計方法可以縮短設(shè)計周期,提高設(shè)計的可靠性和效率。    ??????? 引言 ??????? 數(shù)字音頻處理是指為真
          • 關(guān)鍵字: AC-Link VHDL FPGA   

          FPGA在語音存儲與回放系統(tǒng)中的應(yīng)用

          •   1 引言   隨著數(shù)字信號處理器、超大規(guī)模集成電路的高速發(fā)展,語音記錄技術(shù)已從模擬錄音階段過渡到數(shù)字錄音階段。在數(shù)字化錄音技術(shù)中,壓縮后的語音數(shù)據(jù)有些存儲在硬盤中,有些存儲在帶有掉電保護功能的RAM或FLASH存儲器中。筆者介紹的語音存儲與回放系統(tǒng),未使用專用的語音處理芯片,不需要擴展接口電路,只利用FPGA作為核心控制器,就能完成語音信號的數(shù)字化處理,即實現(xiàn)語音的存儲與回放。   2 系統(tǒng)總體結(jié)構(gòu)   數(shù)字化語音存儲與回放系統(tǒng)的基本工作原理是將模擬語音信號通過模數(shù)轉(zhuǎn)換器(A/D)轉(zhuǎn)換成數(shù)字信號
          • 關(guān)鍵字: FPGA  

          基于DVD-ROM應(yīng)用的內(nèi)容加擾系統(tǒng)的VLSI設(shè)計

          •   摘 要:本文介紹了一種基于DVD-ROM應(yīng)用的內(nèi)容干擾系統(tǒng)(CSS)的設(shè)計和實現(xiàn)。該系統(tǒng)可有效防止對DVD盤片的非法拷貝。文中通過對其工作原理和實際應(yīng)用的分析,給出其最終實現(xiàn)方案,并用Verilog HDL完整整個系統(tǒng)的設(shè)計。功能仿真和FPGA驗證表明,設(shè)計成功。   關(guān)鍵詞:內(nèi)容加擾系統(tǒng);DVD;Verilog HDL;FPGA驗證   引 言   DVD-ROM的視頻和音頻數(shù)據(jù)是經(jīng)過加密編碼的,加擾的源是標題密鑰(Tittle Key),同時標題密鑰被光盤密鑰(光盤密鑰)加密,主機在播放影碟
          • 關(guān)鍵字: FPGA DVD CSS VLSI   

          基于NIOS嵌入式軟核的硬盤錄像機的設(shè)計與實現(xiàn)

          •   摘要:本文以硬盤錄像機的設(shè)計為例, 介紹了NIOS 嵌入式軟核的工作流程、開發(fā)步驟和使用方法。   關(guān)鍵詞: NIOS ;嵌入式處理器;硬盤錄像   隨著現(xiàn)場可編程邏輯陣列( FPGA) 技術(shù)的日益成熟,基于片上的可編程( SOPC)的嵌入式處理器受到越來越多的關(guān)注。特別是Altera公司推出的NIOS嵌入式處理器軟核, 通過軟件編程的方法可靈活地實現(xiàn)嵌入式處理器的功能, 并且針對FPGA進行性能優(yōu)化, 可以大大提高系統(tǒng)性能。此外,NIOS還具有片上調(diào)試功能,因此便于系統(tǒng)的設(shè)計和調(diào)試.本文以硬盤錄
          • 關(guān)鍵字: NIOS 嵌入式處理器 硬盤錄像  

          使用FPGA測試的一些有效方法

          • 引言   隨著芯片設(shè)計技術(shù)越來越成熟,越來越多的產(chǎn)品選擇使用SoC(System on Chip)的技術(shù)實現(xiàn)。然而,每一次流片不一定都能達到預期的效果。根據(jù)Synopsys公司統(tǒng)計,有超過60%的公司需要重新流片(respin)。在這個過程中浪費了大量的金錢,一次修正平均的花費就超過100萬美元。如果一旦錯過了商品推出的最佳時機,那么錯過市場機會的代價則以數(shù)千萬美元計,甚至更高。據(jù)統(tǒng)計,在需要respin的芯片中有43%是在前端的設(shè)計和實現(xiàn)的時候產(chǎn)生的邏輯功能錯誤。如何避免或減小如此高的風險是每一
          • 關(guān)鍵字: FPGA  

          基于FPGA系統(tǒng)易測試性的研究

          • 引 言 現(xiàn)代科技對系統(tǒng)的可靠性提出了更高的要求,而FPGA技術(shù)在電子系統(tǒng)中應(yīng)用已經(jīng)非常廣泛,因此FPGA易測試性就變得很重要。要獲得的FPGA內(nèi)部信號十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計調(diào)試和檢驗變成設(shè)計中最困難的一個流程。另一方面,當前幾乎所有的像CPU、DSP、ASIC等高速芯片的總線,除了提供高速并行總線接口外,正迅速向高速串行接口的方向發(fā)展,F(xiàn)PGA也不例外。每一條物理鏈路的速度從600 Mbps到10 Gbps,高速I/O的測試和驗證更成為傳統(tǒng)專注于FPG
          • 關(guān)鍵字: FPGA  

          基于FPGA的USB2.0虛擬邏輯分析儀的設(shè)計與實現(xiàn)

          • 引言   傳統(tǒng)的邏輯分析儀體積龐大、價格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲、顯示等方面存在諸多限制,在很大程度上影響了其在實際中的應(yīng)用。選用高性能的FPGA芯片進行數(shù)據(jù)處理,充分利用PC的強大處理功能,配合LabView圖形化語言開發(fā)的虛擬邏輯分析儀,其數(shù)據(jù)處理和傳輸速率大大提高,適用性極大增強,其顯示、操作界面和低廉的成本較之傳統(tǒng)的邏輯分析儀具有極大的優(yōu)勢和發(fā)展前景。   工作原理   本設(shè)計選用Altera公司的Cyclone系列FPGA器件EP1C3進行數(shù)據(jù)采集和處理,外接SRAM
          • 關(guān)鍵字: FPGA  

          采用FPGA實現(xiàn)廣播視頻基礎(chǔ)系統(tǒng)設(shè)計

          • HDTV視頻內(nèi)容創(chuàng)作的繁榮以及在帶寬受限的廣播信道環(huán)境中傳送這些視頻內(nèi)容的方法,不斷催生新的視頻壓縮標準和相關(guān)視頻圖像處理設(shè)備。
          • 關(guān)鍵字: 基礎(chǔ)  系統(tǒng)  設(shè)計  視頻  廣播  FPGA  實現(xiàn)  采用  

          基于FPGA的步進電機控制器設(shè)計

          •   步進電機是一種將電脈沖信號轉(zhuǎn)換成相應(yīng)的角位移的特殊電機,每改變一次通電狀態(tài),步進電機的轉(zhuǎn)子就轉(zhuǎn)動一步。目前大多數(shù)步進電機控制器需要主控制器發(fā)送時鐘信號,并且要至少一個I/O口來輔助控制和監(jiān)控步進電機的運行情況。在單片機或DSP的應(yīng)用系統(tǒng)中,經(jīng)常配合CPLD或者FPGA來實現(xiàn)特定的功能。本文介紹通過FPGA實現(xiàn)的步進電機控制器。該控制器可以作為單片機或DSP的一個直接數(shù)字控制的外設(shè),只需向控制器的控制寄存器和分頻寄存器寫入數(shù)據(jù),即町實現(xiàn)對步進電機的控制。   1 步進電機的控制原理   步進電機是數(shù)
          • 關(guān)鍵字: FPGA  

          一種CAN息線光纖傳輸接口設(shè)計

          •   摘要 在分析CAN總線雙絞線和光纖傳輸特點的基礎(chǔ)上,提出一種基于光纖收發(fā)一體模塊及CAN總線控制器SJAl000的光纖傳輸接口設(shè)計方案;詳細介紹光纖收發(fā)器的選取及傳輸接口的實現(xiàn);根據(jù)光纖收發(fā)一體模塊對信號源時鐘提取的要求以及CAN總線的非破壞性總線仲裁的特點,設(shè)計了一種CAN總線信號編解碼方法,井用FPGA加以實現(xiàn);通過實際的通信實驗驗證了設(shè)計方案的正確性,并根據(jù)實驗數(shù)據(jù)對CAN總線在兩種介質(zhì)下的傳輸性能作了比較。   關(guān)鍵詞 CAN總線 光纖 傳輸接口 FPGA   引 言   作為一種成熟的
          • 關(guān)鍵字: CAN總線 光纖 傳輸接口 FPGA  

          FPGA如何同DDR3存儲器進行接口?

          •   大家好,我叫Paul Evans,是Stratix III產(chǎn)品營銷經(jīng)理。到目前為止,我已經(jīng)從事了6年的雙倍數(shù)據(jù)速率存儲器工作,今天和大家一起討論一下DDR3。DDR3的主要難題之一是它引入了數(shù)據(jù)交錯,如屏幕上所示。   為了更好地進行演示,我們將使用這里所示的Stratix III DDR3存儲器電路板。它上面有幾個高速雙倍數(shù)據(jù)速率存儲器,例如DDR2 UDIMM插槽、RLD RAM、QDR,當然,還有DDR3 UDIMM插槽。因此,我們所要做的就是通過Quartus軟件來下載一個簡單設(shè)計,F(xiàn)PGA
          • 關(guān)鍵字: FPGA DDR3 存儲器  

          利用FPGA進行高速可變周期脈沖發(fā)生器設(shè)計

          •   1 概括   要求改變脈沖周期和輸出脈沖個數(shù)的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運用。采用數(shù)字器件設(shè)計周期和輸出個數(shù)可調(diào)節(jié)的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點,本文采用atelra公司的可編程芯片F(xiàn)PGA設(shè)計了一款周期和輸出個數(shù)可變的脈沖發(fā)生器。經(jīng)過板級調(diào)試獲得良好的運行效果。   2 總體設(shè)計思路   脈沖的周期由高電平持續(xù)時間與低電平持續(xù)時間共同構(gòu)成,為了改變周期,采用兩個計數(shù)器來分別控制高電平持續(xù)時間和低電平持續(xù)時間。計數(shù)器采用可并行加載初始值的n位減法計數(shù)器。設(shè)定:當
          • 關(guān)鍵字: FPGA  
          共6475條 395/432 |‹ « 393 394 395 396 397 398 399 400 401 402 » ›|

          fpga-nios介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-nios!
          歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();