<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-nios

          FPGA新應(yīng)用豐富 重在營造生態(tài)環(huán)境

          •   FPGA以后的機(jī)遇會(huì)在哪里呢?對我們來說,一個(gè)很大的機(jī)會(huì)就是三重播放,也就是把視頻、音頻和數(shù)據(jù)一起提供給用戶的應(yīng)用。未來機(jī)遇在三重播放  這個(gè)三重播放要能夠?qū)崿F(xiàn),需要三方面的技術(shù):一是數(shù)字信號處理;二是包處理,也就是對數(shù)據(jù)進(jìn)行傳輸;三是高速運(yùn)算,是對數(shù)據(jù)進(jìn)行分析。在這個(gè)應(yīng)用中,F(xiàn)PGA扮演一個(gè)非常重要的角色,我們最新的Virtex-5器件實(shí)際上在這三個(gè)技術(shù)上都做了非常多的專門設(shè)計(jì),擁有非常強(qiáng)大的DSP處理功能、很強(qiáng)大的互聯(lián)功能及非常強(qiáng)大的運(yùn)算功能。  我再做些補(bǔ)充:一是目前基于處理器的數(shù)字信號處理器有
          • 關(guān)鍵字: 通訊  無線  網(wǎng)絡(luò)  FPGA  無線  通信  

          Xilinx推出符合汽車應(yīng)用標(biāo)準(zhǔn)的低成本FPGA

          •   2008年1月15日,中國北京- 在剛剛結(jié)束的國際消費(fèi)電子展(CES)上,全球領(lǐng)先的可編程邏輯器件供應(yīng)商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))宣布推出Xilinx® Automotive (XA) Spartan™-3A 和 Spartan-3A DSP FPGA,進(jìn)一步擴(kuò)展了其符合汽車應(yīng)用標(biāo)準(zhǔn)的低成本器件產(chǎn)品線。這些新推出的器件為
          • 關(guān)鍵字: Xilinx  低成本  FPGA  汽車電子  汽車電子  

          Xilinx推出符合汽車應(yīng)用標(biāo)準(zhǔn)的低成本XA Spartan-3A和Spartan-3A DSP FPGA

          •   在剛剛結(jié)束的國際消費(fèi)電子展(CES)上,賽靈思推出Xilinx Automotive (XA) Spartan-3A 和 Spartan-3A DSP FPGA,進(jìn)一步擴(kuò)展了其符合汽車應(yīng)用標(biāo)準(zhǔn)的低成本器件產(chǎn)品線。這些新推出的器件為信息娛樂、混合顯示系統(tǒng)以及汽車輔助駕駛系統(tǒng)的開發(fā)帶來了大I/O邏輯比和大帶寬數(shù)字信號處理(DSP)領(lǐng)域優(yōu)化解決方案,以及相應(yīng)的低功耗和高級設(shè)計(jì)安全性等優(yōu)點(diǎn)。   XA Spartan-3A FPGA提供了最高的I/O邏輯單元比,以及廣泛的連接功能支持,對于I/O密集的顯示和
          • 關(guān)鍵字: 賽靈思  DSP  FPGA  MCU和嵌入式微處理器  汽車電子控制裝置  

          FPGA器件選型研究

          •          1 引 言        現(xiàn)場可編程門陣列FPGA有集成度高、體積小、靈活可重配置、實(shí)驗(yàn)風(fēng)險(xiǎn)小等優(yōu)點(diǎn),在復(fù)雜數(shù)字系統(tǒng)中得到了越來越廣泛的應(yīng)用。        隨著FPGA技術(shù)的成熟和不斷飛速發(fā)展,數(shù)字電路的設(shè)計(jì)只需一片F(xiàn)PGA器件、一些存儲(chǔ)設(shè)備和一些
          • 關(guān)鍵字: FPGA  選型  模擬技術(shù)  電源技術(shù)  模擬IC  電源  

          CPLD開發(fā)板和FPGA開發(fā)板的區(qū)別

          • ?????市面上尤其是學(xué)校里面可以看到Xilinx公司或者Altera公司各種不同的開發(fā)板,其實(shí)只有兩個(gè)大類,CPLD開發(fā)板和FPGA開發(fā)板。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):? ?????①?CPLD更適合完成各種組合邏輯,FP?GA更適合于完成時(shí)序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)
          • 關(guān)鍵字: CPLD  FPGA  開發(fā)板  嵌入式系統(tǒng)  單片機(jī)  嵌入式  

          實(shí)現(xiàn)電源排序的簡單電路

          •   asic、fpga和dsp可能需要多個(gè)電源電壓,而這些電源電壓的啟動(dòng)順序有種種限制。通常電壓值最高的i/o電壓常常必須首先啟動(dòng),然后其他電壓按照從高到低的順序逐一啟動(dòng),最后啟動(dòng)的是芯核電壓。這種情況可能還要求一個(gè)電源線的電壓不能比另一電源線的電壓大一個(gè)二極管壓降以上;否則過大的電流可從i/o電壓通過ic回流到較低的電壓,有可能損壞昂貴的ic。你控制這一順序的常用方法是,在排序的相鄰電壓線之間連接外部二極管,以便把一個(gè)較高的電壓嵌位到一個(gè)較低電壓的一個(gè)二極管壓降以內(nèi),從而防止ic中可能出現(xiàn)的閂鎖現(xiàn)象。二
          • 關(guān)鍵字: asic  fpga  dsp  電源  

          基于FPGA的SOC系統(tǒng)中的串口設(shè)計(jì)

          •   1 概述   在基于FPGA的SOC設(shè)計(jì)中,常使用串口作為通信接口,但直接用FPGA進(jìn)行串口通信數(shù)據(jù)的處理是比較繁雜的,特別是直接使用FPGA進(jìn)行串口通信的協(xié)議的解釋和數(shù)據(jù)打包等處理,將會(huì)消耗大量的FPGA硬件資源。   為簡化設(shè)計(jì),降低硬件資源開銷,可以在FPGA中利用IP核實(shí)現(xiàn)的嵌入式微處理器來對串口數(shù)據(jù)進(jìn)行處理。   本文中的設(shè)計(jì)采用了XILINX的FPGA,可選用的嵌入式微處理器IP核種類繁多,但基于對硬件資源開銷最少的考慮,最終選用了Picoblaze。   嵌入式微處理器PicoB
          • 關(guān)鍵字: FPGA  SOC  串口  MCU和嵌入式微處理器  

          SEP3203處理器與FPGA數(shù)據(jù)通信接口設(shè)計(jì)

          • 采樣數(shù)據(jù)經(jīng)過FPGA的算法處理后,SEP3203處理器通過DMA方式將運(yùn)算結(jié)果存儲(chǔ)到片外SDRAM,SEP3203與FPGA的數(shù)據(jù)通信遵循SRAM時(shí)序。通過兩組FIFO存儲(chǔ)A/D數(shù)據(jù),系統(tǒng)實(shí)現(xiàn)了信號的不間斷采集和信號處理的流水線操作。
          • 關(guān)鍵字: 3203  FPGA  SEP  處理器    

          前沿技術(shù)提高圖像處理實(shí)例分析

          •   intevac是商用和軍用市場光學(xué)產(chǎn)品的前沿開發(fā)商。本文介紹該公司nightvista嵌入式電子系統(tǒng)的開發(fā),該產(chǎn)品是高性能超低亮度緊湊型攝像機(jī)。該攝像機(jī)最初采用了流行的數(shù)字信號處理器、幾個(gè)assp和外部存儲(chǔ)器件。系統(tǒng)對性能的需求越來越高,工程師團(tuán)隊(duì)決定試驗(yàn)一種替代方案——在可編程邏輯中實(shí)現(xiàn)可配置軟核處理器。這一決定帶來了以下好處:   達(dá)到了目標(biāo)所要求的性能:   1.在單個(gè)FPGA中集成了分立的元件和數(shù)字信號處理(dsp)功能   2.功耗降低了近80%   3.將五塊元件板縮減到一塊,顯著
          • 關(guān)鍵字: intevac  FPGA  圖像處理  音視頻技術(shù)  

          一種基于FPGA的新型誤碼測試儀的設(shè)計(jì)與實(shí)現(xiàn)

          •   引言   誤碼儀是評估信道性能的基本測量儀器。本文介紹的誤碼儀結(jié)合FPGA 的特點(diǎn),采用全新的積分式鑒相結(jié)構(gòu),提出了一種新的誤碼測試方法,經(jīng)多次測試驗(yàn)證,方案可行,設(shè)計(jì)的系統(tǒng)穩(wěn)定。本文設(shè)計(jì)的誤碼儀由兩部分組成:發(fā)信機(jī)和接收機(jī)。   1 發(fā)信機(jī)   發(fā)信機(jī)的主要功能是產(chǎn)生具有隨機(jī)特性的偽隨機(jī)m 序列,通過FPGA 由VHDL 編程實(shí)現(xiàn)。偽隨機(jī)序列產(chǎn)生原理如下:      圖1 偽隨機(jī)序列產(chǎn)生原理圖   其中,ak-i是各移位寄存器的狀態(tài),Ci對應(yīng)各寄存器的反饋系數(shù),為1表示參與反饋
          • 關(guān)鍵字: FPGA  測試儀  VHDL  MCU和嵌入式微處理器  

          ARM、DSP、FPGA的技術(shù)特點(diǎn)和區(qū)別是什么

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  ASIC  單片機(jī)  FPGA  測試  ARM  計(jì)算機(jī)  Cell  
          共6475條 400/432 |‹ « 398 399 400 401 402 403 404 405 406 407 » ›|

          fpga-nios介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-nios!
          歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();