fpga-pwm 文章 進(jìn)入fpga-pwm技術(shù)社區(qū)
Altera交付14.0版Quartus II軟件,其編譯時(shí)間業(yè)界最快
- Altera公司(Nasdaq: ALTR)今天發(fā)布Quartus® II軟件14.0版——FPGA業(yè)界性能和效能首屈一指的軟件。Altera的這一最新版軟件編譯時(shí)間比競(jìng)爭(zhēng)設(shè)計(jì)工具套裝平均快出2倍,保持了FPGA和SoC設(shè)計(jì)的軟件領(lǐng)先優(yōu)勢(shì)。 Quartus II軟件14.0版支持用戶更高效的迅速實(shí)現(xiàn)FPGA和SoC設(shè)計(jì)。最新版包括新的快速重新編譯特性,對(duì)設(shè)計(jì)進(jìn)行小改動(dòng)后,編譯時(shí)間縮短了4倍;以及同類最佳的PCI Express (PCIe) IP解決方案,性能達(dá)到
- 關(guān)鍵字: Altera Quartus II FPGA SoC
一種通用的FPGA網(wǎng)絡(luò)下載器硬件設(shè)計(jì)
- 摘要 網(wǎng)絡(luò)下載器作為航天計(jì)算機(jī)地面檢測(cè)系統(tǒng)的重要組成部分,發(fā)揮著重要的作用。文中主要介紹了網(wǎng)絡(luò)下栽器的總體設(shè)計(jì)思路,給出了硬件模塊的設(shè)計(jì)原理圖。并在PCB設(shè)計(jì)中,對(duì)于LVDS接口、高速總線以及疊層的設(shè)計(jì)中給出了應(yīng)用參考,保證了系統(tǒng)硬件的可靠性,且在實(shí)際應(yīng)用中取得了穩(wěn)定的性能表現(xiàn)。 關(guān)鍵詞 LVDS;通用下載器;FPGA 隨著航天技術(shù)的發(fā)展,地面檢測(cè)設(shè)備作為大系統(tǒng)的重要組成部分,發(fā)揮著重要作用。通用下載器作為測(cè)試指令和測(cè)試數(shù)據(jù)上傳下發(fā)的重要通道,其可靠性和穩(wěn)定性備受關(guān)注,本文介紹了通用下載器
- 關(guān)鍵字: LVDS 通用下載器 FPGA
采用MEMS麥克風(fēng)實(shí)現(xiàn)復(fù)雜環(huán)境下對(duì)特定語音的提取與放大
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: MEMS麥克風(fēng) 語音提取 ADMP421 FPGA
基于DSP的微位移步進(jìn)電機(jī)控制系統(tǒng)設(shè)計(jì)
- 摘要:本系統(tǒng)擬計(jì)劃采用DSP控制步進(jìn)電機(jī)推動(dòng)輕裝置移動(dòng)實(shí)現(xiàn)測(cè)量裝置的精準(zhǔn)定位。系統(tǒng)擬采用的主控制器為DSP28335,被控對(duì)象為最小步進(jìn)角為1.8°的42步進(jìn)電機(jī),采用DSP輸出PWM脈沖波通過電機(jī)驅(qū)動(dòng)器摔制電機(jī)的運(yùn)行。系統(tǒng)根據(jù)具體控制要求改變對(duì)PWM參數(shù)的設(shè)置,并通過相關(guān)的算法對(duì)過程參數(shù)進(jìn)行修正以完成系統(tǒng)目的。電機(jī)控制系統(tǒng)的控制精度為線位移10 μm,能夠達(dá)到為實(shí)驗(yàn)室項(xiàng)目進(jìn)行支持的目的,本系統(tǒng)亦可廣泛應(yīng)用于電機(jī)控制領(lǐng)域。 關(guān)鍵詞:DSP28335控制;PWM脈沖波形;步進(jìn)電機(jī);A3977
- 關(guān)鍵字: DSP28335 PWM 步進(jìn)電機(jī) A3977SED
分布式網(wǎng)絡(luò)化視頻監(jiān)控系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn),系統(tǒng)框圖、硬件原理
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: 視頻監(jiān)控 FPGA ZigBee VirtexII
基于FPGA/CPLD的半整數(shù)分頻器設(shè)計(jì)及仿真
- 1引言 CPLD(ComplexprogrammableLogicDevice,復(fù)雜可編程邏輯器件)和FPGA(FieldprogrammableGatesArray,現(xiàn)場(chǎng)可編程門陣列)都是可編程邏輯器件,它們是在PAL、GAL等邏輯器件基礎(chǔ)上發(fā)展起來的。同以往的PAL、GAL相比,F(xiàn)PGA/CPLD的規(guī)模比較大,適合于時(shí)序、組合等邏輯電路的應(yīng)用。它可以替代幾十甚至上百塊通用IC芯片。這種芯片具有可編程和實(shí)現(xiàn)方案容易改動(dòng)等特點(diǎn)。由于芯片內(nèi)部硬件連接關(guān)系的描述可以存放在磁盤、ROM、PROM、或E
- 關(guān)鍵字: FPGA CPLD 分頻器
一種基于CSU8RP3429的LCD移動(dòng)電源設(shè)計(jì)
- 現(xiàn)今,移動(dòng)電源的數(shù)量呈爆炸性增長,市面產(chǎn)品的多樣化讓消費(fèi)者目不暇接。但是據(jù)統(tǒng)計(jì),市面上80%以上的產(chǎn)品采用的粗略的電量計(jì)量方式,同質(zhì)化嚴(yán)重。為了讓消費(fèi)者有更好的用戶體驗(yàn),能夠?qū)崟r(shí)掌握移動(dòng)電源充放電的情況,攜帶多重優(yōu)秀品質(zhì)的高性價(jià)比LCD移動(dòng)電源應(yīng)運(yùn)而生。 CSU8RP3429通過使用芯片自帶的兩路高速PWM(32MHz)和5路高性能ADC(12bit,死區(qū)小于3mV,經(jīng)特有的基準(zhǔn)源數(shù)字校正技術(shù)校正后內(nèi)部參考電壓精度為1%)以及LCD驅(qū)動(dòng)、IO口大電流驅(qū)動(dòng)功能,無需外圍其他IC、無需增加驅(qū)動(dòng)電路,
- 關(guān)鍵字: CSU8RP3429 PWM LCD
基于FPGA的高分辨率視頻圖像處理的SDRAM控制器設(shè)計(jì)
- 本文介紹了一種基于FPGA的用于高分辨率視頻圖像處理的SDRAM控制器的設(shè)計(jì)方法。通過設(shè)置SDRAM的工作狀態(tài),使其工作在猝發(fā)模式。在視頻時(shí)序信號(hào)控制下,用多行連續(xù)的SDRAM存儲(chǔ)空間,存取視頻數(shù)據(jù)。并在數(shù)據(jù)接口部分增加FIFO,緩存一行視頻,在像素時(shí)鐘控制下,實(shí)現(xiàn)視頻數(shù)據(jù)實(shí)時(shí)的存儲(chǔ)和讀取。通過改變相關(guān)參數(shù),能對(duì)所有VESA分辨率視頻流進(jìn)行操作。具有通用性強(qiáng)、系統(tǒng)復(fù)雜度低、可靠性高、可擴(kuò)展等特點(diǎn)。在某型號(hào)的機(jī)載大屏顯示器系統(tǒng)中,用該SDRAM控制器實(shí)現(xiàn)了圖像的翻轉(zhuǎn)等功能,也驗(yàn)證了該控制器的實(shí)用性。
- 關(guān)鍵字: FPGA SDRAM 高分辨率
永磁同步電機(jī)交直軸電感工程測(cè)量方法的探索
- 摘要:永磁同步電機(jī)的矢量控制主要依賴電機(jī)的電壓模型及其參數(shù)的準(zhǔn)確性,而電機(jī)的交直軸電感由于磁飽和會(huì)隨電流而變化,為了精準(zhǔn)地完成矢量控制,必須對(duì)電機(jī)的參數(shù)進(jìn)行測(cè)量和標(biāo)定。本文詳細(xì)介紹了兩種適合工程應(yīng)用的電感測(cè)量方法原理、步驟及優(yōu)缺點(diǎn)。直流暫態(tài)法原理簡單,操作容易,但必須知道準(zhǔn)確的電機(jī)相對(duì)零位,并用外部夾具將電機(jī)轉(zhuǎn)子固定在相對(duì)零位,所以相對(duì)零位的精確度會(huì)直接影響該方法的準(zhǔn)確性。
- 關(guān)鍵字: 永磁同步電機(jī) 傳感器 PWM 電感測(cè)量 Matlab 201407 PMSM
基于FPGA狀態(tài)機(jī)和片上總線的CompactPCI異步串口板設(shè)計(jì)方案
- 摘要:首先簡要介紹了CompactPCI異步串口板的通常設(shè)計(jì)方法,并且提出了這些方法的不足之處,重點(diǎn)闡述了基于FPGA狀態(tài)機(jī)和片上總線的新設(shè)計(jì)方案,以及該方案的技術(shù)優(yōu)勢(shì),隨后公布了基于該方案的異步串口板達(dá)到的性能指標(biāo)。通過比較有關(guān)應(yīng)答延遲的試驗(yàn)數(shù)據(jù),提出了基于FPGA狀態(tài)機(jī)和基于DSP處理器的異步串口板卡存在明顯的處理速度差異問題,并基于兩種設(shè)計(jì)方案,解釋了形成差異的原因。最后提出了FPGA狀態(tài)機(jī)對(duì)外部總線存儲(chǔ)器或端口的訪問管理性能大幅超越了任何一款DSP處理器的觀點(diǎn),并對(duì)同行提出了類似研發(fā)項(xiàng)目的設(shè)計(jì)建議
- 關(guān)鍵字: FPGA DSP 片上總線 CompactPCI 異步串口板 201407
基于MicroBlaze的嵌入式串口服務(wù)器的設(shè)計(jì)實(shí)現(xiàn),提供軟硬件架構(gòu)、原理
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: MicroBlaze 嵌入式串口服務(wù)器 FPGA Spartan-3
新型FPGA是Lattice高增長的主要驅(qū)動(dòng)力
- 不同于其他小FPGA廠商或被收購或轉(zhuǎn)型的命運(yùn),作為中低端FPGA廠商,Lattice一直堅(jiān)持把握市場(chǎng)定位,并以速度和敏捷為目標(biāo),存活在了這個(gè)競(jìng)爭(zhēng)激烈的市場(chǎng)當(dāng)中。同時(shí)還能連續(xù)三年保持營業(yè)額的高速增長,逐漸成為無可爭(zhēng)議的低成本、低功耗和小尺寸FPGA的領(lǐng)導(dǎo)者。為此,我們特別專訪了Lattice總裁兼CEO:Darin Billerbeck,聽他來給我們講述Lattice的成功秘訣。
- 關(guān)鍵字: Lattice FPGA IC
基于FPGA/CPLD的VHDL語言電路設(shè)計(jì)優(yōu)化方法
- VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設(shè)計(jì)、多層次的硬件描述語言,是集行為描述、RTL描述、門級(jí)描述功能為一體的語言,并已成為描述、驗(yàn)證和設(shè)計(jì)數(shù)字系統(tǒng)中最重要的標(biāo)準(zhǔn)語言之一。由于VHDL在語法和風(fēng)格上類似于高級(jí)編程語言,可讀性好,描述能力強(qiáng),設(shè)計(jì)方法靈活,可移植性強(qiáng),因此它已成為廣大EDA工程師的首選。目前,
- 關(guān)鍵字: FPGA CPLD VHDL
fpga-pwm介紹
您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473