<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-pwm

          免費(fèi)的 I/O:改進(jìn) FPGA 時(shí)鐘分配控制(圖)

          •   同步數(shù)字系統(tǒng)中的時(shí)鐘信號(如遠(yuǎn)程通信中使用的)為系統(tǒng)中的數(shù)據(jù)傳送定義了時(shí)間基準(zhǔn)。一個(gè)時(shí)鐘分配網(wǎng)絡(luò)由多個(gè)時(shí)鐘信號組成,由一個(gè)點(diǎn)將所有信號分配給需要時(shí)鐘信號的所有組件。因?yàn)闀r(shí)鐘信號執(zhí)行關(guān)鍵的系統(tǒng)功能,很顯然應(yīng)給予更多的關(guān)注,不僅在時(shí)鐘的特性(即偏移和抖動)方面,還有那些組成時(shí)鐘分配網(wǎng)絡(luò)的組件。   FPGA開發(fā)團(tuán)隊(duì)不斷面臨過于繁瑣、復(fù)雜的時(shí)鐘網(wǎng)絡(luò)的挑戰(zhàn)。各種因素,包括不斷增加的I/O需求、降低成本的要求和減少印刷電路板設(shè)計(jì)更改的需要,迫使設(shè)計(jì)人員重新審視時(shí)鐘網(wǎng)絡(luò)。本文將探討FPGA時(shí)鐘分配控制方面的挑戰(zhàn)
          • 關(guān)鍵字: FPGA  時(shí)鐘  

          基于FPGA的時(shí)鐘頻率同步設(shè)計(jì)與應(yīng)用

          •   網(wǎng)絡(luò)化運(yùn)動控制是未來運(yùn)動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速度為1 500~1 800m/min,同步運(yùn)行的電機(jī)之間1μs的時(shí)間同步誤差將造成30 μm的運(yùn)動誤差。高速加工中心中加工速度為120 m/min時(shí),伺服電機(jī)之間1μs的時(shí)間同步誤差,將造成2 μm的加工誤差,影響了加工精度的提高。   分布式網(wǎng)絡(luò)中節(jié)點(diǎn)的時(shí)鐘通常是采用晶振+計(jì)數(shù)器的方式來實(shí)現(xiàn),由于晶振本身的精度以及穩(wěn)定性問題,造成了時(shí)間運(yùn)行的誤差。時(shí)
          • 關(guān)鍵字: FPGA  時(shí)鐘頻率  

          第二代串行 RapidIO 和低成本、低功耗的 FPGA(圖)

          •   隨著諸如無線、有線和醫(yī)療/圖像處理應(yīng)用的帶寬需求不斷提高,設(shè)計(jì)師們必須依賴必要的工具集來獲得其所需的實(shí)時(shí)信號處理功能。在無線領(lǐng)域,例如現(xiàn)有的3G 網(wǎng)絡(luò)覆蓋,如HSPA+和EV-DO(即3G+)以及現(xiàn)在新興的4G部署,主要的關(guān)注焦點(diǎn)在于數(shù)據(jù)吞吐量和回傳的要求。它們要能夠支持迅速增長的用戶群,以及使用這些技術(shù)實(shí)現(xiàn)的無數(shù)視頻和數(shù)據(jù)應(yīng)用。因此就需要高速處理能力,以及同樣重要的高度可靠、高吞吐量和低延遲的接口協(xié)議,來支持這些應(yīng)用中所必需的各種DSP(DSP farm)、協(xié)同處理和橋接應(yīng)用的需要。并且與大多數(shù)系統(tǒng)
          • 關(guān)鍵字: FPGA  RapidIO  

          FPGA在TD-SCDMA通用開發(fā)平臺中的應(yīng)用

          •    摘要:隨著FPGA容量、功能以及可靠性的不斷提高,采用FPGA設(shè)計(jì)數(shù)字電路已經(jīng)成為數(shù)字電路系統(tǒng)領(lǐng)域的主要設(shè)計(jì)方式。在以DSP為主處理器,F(xiàn)PGA為協(xié)處理器,基于“軟件無線電”技術(shù)的TD-SCDMA通用開發(fā)平臺中,成功地采用FPGA完成一系列數(shù)據(jù)量大、重復(fù)性強(qiáng)、速度要求高的數(shù)字信號處理運(yùn)算和相關(guān)數(shù)據(jù)接口。在這種平臺中采用不同的軟件,便可以對TD-SCDMA協(xié)議棧軟件、物理層軟件、手機(jī)芯片和移動終端等相關(guān)產(chǎn)品進(jìn)行測試驗(yàn)證,具有很好的市場前景。   隨著微電子技術(shù)的飛速
          • 關(guān)鍵字: FPGA  TD-SCDMA  

          FPGA在軟件無線電中的應(yīng)用

          •   介紹   軟件無線電(SDR)是具有可重配置硬件平臺的無線設(shè)備,可以跨多種通信標(biāo)準(zhǔn)。因?yàn)榫哂懈偷某杀?、更大的靈活性和更高的性能,軟件無線電已迅速成為軍事、公共安全和商用無線領(lǐng)域的事實(shí)標(biāo)準(zhǔn)。SDR成為商用流行的主要原因之一是它能夠?qū)Χ喾N波形進(jìn)行基帶處理和數(shù)字中頻(IF)處理。IF處理將數(shù)字信號處理的領(lǐng)域從基帶擴(kuò)展到RF。支持基帶和中頻處理的能力增加了系統(tǒng)靈活性,同時(shí)減小了制造成本。   基帶處理   --- 無線標(biāo)準(zhǔn)不斷地發(fā)展,通過先進(jìn)的基帶處理技術(shù)如自適應(yīng)調(diào)制編碼、空時(shí)編碼(STC)、波束賦形
          • 關(guān)鍵字: FPGA  無線電  

          FPGA在洗片機(jī)控制系統(tǒng)中的應(yīng)用

          •    洗片機(jī)作為一種用于X射線透射膠片和CT膠片的顯影、定影、清洗和烘干的儀器,在當(dāng)今各行業(yè)都有著廣泛的應(yīng)用。傳統(tǒng)的洗片機(jī)由于自動化程度不高,所以對操作人員有嚴(yán)格的技術(shù)要求,藥液日積月累也會對人體造成一定的傷害,并且社會的發(fā)展也對洗片機(jī)的精度提出了越來越高的要求,所以新型的高自動化,高精度的洗片機(jī)日益成為研究的重點(diǎn)。本文重點(diǎn)介紹了FPGA在這樣一種新型洗片機(jī)控制系統(tǒng)中的應(yīng)用。   洗片機(jī)工作原理及實(shí)現(xiàn)方案   洗片過程主要由顯影、定影、沖洗和烘干四部分組成。膠片先后經(jīng)由滾軸傳送至顯影及定影箱
          • 關(guān)鍵字: FPGA  洗片機(jī)  

          使用FPGA的高動態(tài)范圍圖像信號處理

          •    視頻圖像信號處理(ISP)從模擬信號時(shí)代發(fā)展而來,已經(jīng)經(jīng)歷了很長一段時(shí)期。今天,數(shù)字信號處理實(shí)現(xiàn)了可以在位級進(jìn)行圖像數(shù)據(jù)處理,為圖像質(zhì)量提供了前所未有的控制。數(shù)字信號處理顯然不等同于數(shù)字信號處理器或DSP。雖然DSP已經(jīng)被廣泛用于視頻圖像信號處理的數(shù)字領(lǐng)域,ISP可以由各種處理器件實(shí)現(xiàn),如DSP、ASIC、ASSP和越來越多的現(xiàn)場可編程門陣列,即FPGA。   為什么使用FPGA?   有幾個(gè)原因推動了FPGA的日益普及。這些原因中的兩個(gè)反映了安防攝像機(jī)的最新趨勢,大大增加了需要處理的
          • 關(guān)鍵字: FPGA  圖像信號  

          利用FPGA實(shí)現(xiàn)視頻顯示接口

          •    視頻顯示器市場分為:大批量應(yīng)用,如臺式機(jī)、筆記本顯示器和電視機(jī)面板;中等批量應(yīng)用,如小型人機(jī)接口(HMI)面板和大尺寸數(shù)字標(biāo)牌。本文將探討的是大尺寸顯示器面板應(yīng)用(表1),其中FPGA是一個(gè)備受關(guān)注的選擇,它可以滿足緊迫的產(chǎn)品周期和大量的高速接口和處理需求。   有3個(gè)常用的顯示標(biāo)準(zhǔn):7:1低壓差分標(biāo)準(zhǔn)(LVDS),數(shù)字視頻接口(DVI)和高清多媒體接口(HDMI)。        表1:大尺寸顯示面板應(yīng)用概述。   7:1 LVDS   需要一個(gè)集成的LCD顯示
          • 關(guān)鍵字: FPGA  視頻  

          利用FPGA實(shí)現(xiàn)攝像機(jī)傳感器接口

          •   圖像傳感器可以說是在數(shù)字視頻或靜止相機(jī)中視頻或靜止圖像處理流水線的最重要部分。如果沒有傳感器,就沒有圖像信號可進(jìn)行處理。眾所周知傳感器是非標(biāo)準(zhǔn)化的。在采用的方案中,它們有以下的不同之處:   轉(zhuǎn)換可見光或紅外光為電信號的方式;尤其是在該信號離開這塊芯片之前,對這個(gè)信號采用的編碼和壓縮(有時(shí))的方式。   對傳感器內(nèi)部的寄存器進(jìn)行編程的方式,以調(diào)整增益、曝光時(shí)間、傳感器模式(如線性、HDR),傳感器圖像坐標(biāo)等。   實(shí)現(xiàn)特殊功能的方式,如高(或?qū)?動態(tài)范圍(HDR/WDR);例如通過在同一封裝中的
          • 關(guān)鍵字: FPGA  傳感器  

          FPGA在電梯控制系統(tǒng)中的應(yīng)用

          •    摘 要: 介紹了基于Altera公司EP1K30TC144芯片的電梯控制器設(shè)計(jì)過程,描述了該控制系統(tǒng)的功能。該設(shè)計(jì)采用VHDL語言進(jìn)行編程,以QUARTUSⅡ軟件為開發(fā)平臺,對本設(shè)計(jì)進(jìn)行了仿真,并使用JTAG將程序代碼下載到實(shí)驗(yàn)板上進(jìn)行了硬件驗(yàn)證。   關(guān)鍵詞: 電梯控制器; VHDL; EP1K30TC144; QUARTUSⅡ   隨著社會的發(fā)展,電梯的使用越來越普遍,對電梯功能的要求也不斷提高,相應(yīng)地其控制方式也在不斷發(fā)生變化。對于電梯的控制,傳統(tǒng)的方法是使用繼電器-接觸器控制系
          • 關(guān)鍵字: Altera  FPGA  芯片  

          FPGA技術(shù)在汽車電子中的應(yīng)用

          •   因?yàn)楝F(xiàn)場可編程門陣列(FPGA)技術(shù)具有自定義邏輯功能和高可靠性的特點(diǎn),所以,工程師已將FPGA技術(shù)融入測試系統(tǒng),解決汽車電子設(shè)計(jì)與測試的困難,同時(shí)滿足低成本、系統(tǒng)可擴(kuò)展性和復(fù)雜的測試環(huán)境要求。本文將探討FPGA相關(guān)技術(shù)在汽車電子中的應(yīng)用。   FPGA技術(shù)的應(yīng)用領(lǐng)域   FPGA(Field Programmable Gate Array),是PAL、GAL、PLD等可編程器件進(jìn)一步發(fā)展的產(chǎn)物,其邏輯功能由內(nèi)部規(guī)則排列的邏輯單元陣列完成。邏輯單元陣列內(nèi)部包括可配置邏輯模塊、輸入輸出模塊和內(nèi)部連線
          • 關(guān)鍵字: 汽車電子  FPGA  

          基于FPGA 的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中

          • 實(shí)現(xiàn)數(shù)據(jù)的高速大容量存儲是數(shù)據(jù)采集系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。本設(shè)計(jì)采用Altera 公司Cyclone系列的FPGA 完成了對DDR SDRAM 的控制,以狀態(tài)機(jī)來描述對DDR SDRAM 的各種時(shí)序操作,設(shè)計(jì)了DDR SDRAM 的數(shù)據(jù)與命令接口。用控
          • 關(guān)鍵字: SDRAM  FPGA  DDR  控制器    

          FPGA遠(yuǎn)程更新重啟系統(tǒng)

          • 正文  1) 因?yàn)镕PGA具有開發(fā)周期短,可更新等優(yōu)點(diǎn),現(xiàn)在有越來越多的通訊系統(tǒng)采用FPGA作為實(shí)際產(chǎn)品方案。已經(jīng)有大量的FPGA應(yīng)用到通訊系統(tǒng)中,為了降低系統(tǒng)維護(hù)的人力成本,需要能夠?qū)崿F(xiàn)FPGA遠(yuǎn)程版本更新。本文將以Xi
          • 關(guān)鍵字: FPGA  遠(yuǎn)程更新  系統(tǒng)    

          基于FPGA芯片EP3C10E144C8的OLED真彩色顯示方案

          • 作為第3 代顯示器,有機(jī)電致發(fā)光器件( OrganicLight Emitting Diode,OLED) 由于其主動發(fā)光、響應(yīng)快、高亮度、全視角、直流低壓驅(qū)動、全固態(tài)以及不易受環(huán)境影響等優(yōu)異特性,具有LCD 無法比擬的優(yōu)點(diǎn),在手機(jī)、個(gè)人電
          • 關(guān)鍵字: FPGA  144C  E144  OLED    

          Altera推出Serial RapidIO IP內(nèi)核

          • Altera公司 (NASDAQ: ALTR)日前宣布,開始提供新的Serial RapidIO? Gen2 MegaCore?功能知識產(chǎn)權(quán)(IP),滿足全球通信基礎(chǔ)設(shè)施系統(tǒng)日益增長的帶寬需求。該IP新解決方案成功實(shí)現(xiàn)了所有硬件與最新Integrated Device Technology (IDT) RapidIO芯片的互操作性,并支持28 nm Altera Stratix? V FPGA,每通路工作速率高達(dá)6.25 Gbaud。
          • 關(guān)鍵字: Altera  IDT  嵌入式  FPGA  
          共7200條 220/480 |‹ « 218 219 220 221 222 223 224 225 226 227 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();