<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-pwm

          基于ARM和FPGA的時(shí)間同步儀控制單元設(shè)計(jì)

          • 基于ARM和FPGA的時(shí)間同步儀控制單元設(shè)計(jì),摘要 以時(shí)間同步儀的功能為出發(fā)點(diǎn),設(shè)計(jì)了基于ARM和FPGA的控制系統(tǒng),該系統(tǒng)以ARM芯片S3C2440A為控制核心,在FPGA芯片XCS30的輔助控制下,完成了時(shí)間同步儀系統(tǒng)的人機(jī)交互、參數(shù)設(shè)定、電文處理、遠(yuǎn)程控制等功能。通
          • 關(guān)鍵字: 控制  單元  設(shè)計(jì)  同步  時(shí)間  ARM  FPGA  基于  

          電力線仿真系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要 電力線通信設(shè)備的研發(fā)需要一種標(biāo)準(zhǔn)化的測試平臺(tái)對電力線信道進(jìn)行實(shí)時(shí)仿真,通過信道傳輸特性和各種噪聲進(jìn)行全面的測試和驗(yàn)證,而目前缺乏這樣的平臺(tái)。文中對電力線信道傳輸特性和噪聲進(jìn)行了深入研究,并在此基礎(chǔ)
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  FPGA  系統(tǒng)  仿真  電力線  

          單片機(jī)與FPGA實(shí)現(xiàn)等精度頻率測量和IDDS技術(shù)設(shè)計(jì)方

          • O.引言本系統(tǒng)利用單片機(jī)和FPGA有效的結(jié)合起來共同實(shí)現(xiàn)等精度頻率測量和IDDS技術(shù),發(fā)揮各自的優(yōu)點(diǎn),使設(shè)計(jì)變得更加容易和靈活,并具有頻率測量范圍寬、產(chǎn)生的波形頻率分辨率高及精度大等特點(diǎn)。系統(tǒng)方便靈活,測量精度
          • 關(guān)鍵字: FPGA  IDDS  單片機(jī)  等精度頻率測量    

          一種基于FPGA的慢門限恒虛警處理電路設(shè)計(jì)

          • 摘要 雷達(dá)信號的檢測多是在干擾背景下進(jìn)行,如何從干擾中提取目標(biāo)信號,不僅要求有一定的信噪比,而且必需有恒虛警處理設(shè)備。恒虛警處理是雷達(dá)信號處理的重要組成部分,慢門限恒虛警處理主要是針對接收機(jī)熱噪聲,文中
          • 關(guān)鍵字: FPGA  慢門限  恒虛警處理  電路設(shè)計(jì)    

          基于FPGA的高速數(shù)據(jù)采集控制模塊設(shè)計(jì)

          • 摘要 以Spartan-3E系列FPGA為核心控制模塊,結(jié)合AD10242模數(shù)轉(zhuǎn)換芯片和MXP-123MD-F光收發(fā)模塊,實(shí)現(xiàn)了高速數(shù)據(jù)采集和光纖傳輸 其中FPGA用于實(shí)現(xiàn)數(shù)據(jù)控制、雙口RAM和8B/10B編解碼等功能。該數(shù)據(jù)采集控制模塊具有性能
          • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  采集控制  模塊設(shè)計(jì)    

          基于FPGA的OLED真彩色顯示的實(shí)現(xiàn)

          • 摘要 利用FPGA控制模塊,設(shè)計(jì)了OLED真彩色動(dòng)態(tài)圖像驅(qū)動(dòng)控制電路。介紹采用FPGA實(shí)現(xiàn)OLED外圍控制電路和256級灰度的方法,并分析電路中模塊的作用及整個(gè)電路的工作過程。電路系統(tǒng)采用基于Altera公司的FPCA技術(shù)進(jìn)行設(shè)計(jì)
          • 關(guān)鍵字: FPGA  OLED  彩色顯示    

          基于FPGA的二取二總線數(shù)據(jù)比較器

          • 摘要:基于FPGA的二取二總線數(shù)據(jù)比較器實(shí)現(xiàn)聯(lián)鎖邏輯運(yùn)算的兩塊CPU板總線數(shù)據(jù)的實(shí)時(shí)校核。在兩條總線數(shù)據(jù)比較一致且總線數(shù)據(jù)的CRC校核通過時(shí)兩個(gè)FPGA分別輸出互為反相的動(dòng)態(tài)脈沖,板上驅(qū)動(dòng)電路輸出信號控制板外供電繼電器對聯(lián)鎖系統(tǒng)驅(qū)動(dòng)單元供電,否則通過停止輸出動(dòng)態(tài)脈沖在50ms內(nèi)切斷供電繼電器。
          • 關(guān)鍵字: FPGA  CPU  201206  

          基于FPGA的信號頻譜分析系統(tǒng)

          • 摘要 利用FPGA實(shí)現(xiàn)了信號的采集與頻譜分析系統(tǒng),對系統(tǒng)進(jìn)行了模塊劃分,并分別給出了各模塊的設(shè)計(jì)要點(diǎn),完成了模擬信號采集模塊、快速傅里葉變換模塊、存儲(chǔ)模塊以及VGA顯示模塊的設(shè)計(jì)。最后對設(shè)計(jì)的各模塊進(jìn)行了功能
          • 關(guān)鍵字: FPGA  信號頻譜分析  系統(tǒng)    

          基于FPGA的OLED真彩色顯示的設(shè)計(jì)方案簡述

          • 利用FPGA 控制模塊,設(shè)計(jì)了OLED 真彩色動(dòng)態(tài)圖像驅(qū)動(dòng)控制電路。介紹采用FPGA 實(shí)現(xiàn)OLED 外圍控制電路和256 級灰度的方法,并分析電路中模塊的作用及整個(gè)電路的工作過程。電路系統(tǒng)采用基于Altera 公司的FPGA技術(shù)進(jìn)行設(shè)計(jì)
          • 關(guān)鍵字: FPGA  OLED  彩色顯示  設(shè)計(jì)方案    

          德州儀器與Altera聯(lián)合推出適用于Arria V FPGA的完整開發(fā)套件

          • 日前,德州儀器 (TI) (NASDAQ: TXN)與 Altera Corporation(NASDAQ:ALTR)在國際微波技術(shù)研討會(huì) (the International Microwave Symposium) 上聯(lián)合推出基于 Altera 28 納米 Arria? V FPGA 的完整 RF 開發(fā)套件,簡化 RF 系統(tǒng)原型設(shè)計(jì)。該模塊化 Arria V FPGA RF 開發(fā)套件包含 RF 發(fā)射、接收和數(shù)字預(yù)失真反饋所需的全部軟硬件,可將設(shè)計(jì)和確認(rèn)無線基站、遠(yuǎn)程無線電頭端以及軍事無線電情報(bào)設(shè)備等
          • 關(guān)鍵字: TI  Altera  FPGA  

          Xilinx豐富FEC IP核鼎助網(wǎng)絡(luò)運(yùn)營商降低運(yùn)營和資本支出

          • All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )在摩納哥格里馬爾迪會(huì)議中心舉行的 2012 年 WDM 和下一代光網(wǎng)絡(luò)大會(huì)上宣布推出前向糾錯(cuò) (FEC) IP 核的延伸系列。該系列產(chǎn)品包括 GFEC、eFEC 和高增益 FEC(xFEC)解決方案,用于控制信號傳輸錯(cuò)誤,延長傳輸距離,同時(shí)減少路線上再生器數(shù)量,從而有助于降低網(wǎng)絡(luò)運(yùn)營商的運(yùn)營支出和資本支出。
          • 關(guān)鍵字: Xilinx  FPGA  FEC  

          Microsemi提供用于極端溫度環(huán)境的FPGA和cSoC產(chǎn)品

          • 致力于提供幫助功率管理、安全、可靠與高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號:MSCC)宣布,其現(xiàn)場可編程門陣列(field programmable gate array,F(xiàn)PGA) 和SmartFusion?可定制系統(tǒng)級芯片(customizable system-on-chip,SoC) 解決方案現(xiàn)已具備在150至200攝氏度下工作的極端工作溫度范圍特征,這些器件已經(jīng)部署在向下鉆探(down-hole drilling)產(chǎn)品、航
          • 關(guān)鍵字: 美高森美  FPGA  SoC  

          空分復(fù)用MIMO通信系統(tǒng)簡介及FPGA實(shí)現(xiàn)

          • 空分復(fù)用 (SDM) MIMO 處理可顯著提高頻譜效率,進(jìn)而大幅增加無線通信系統(tǒng)的容量。空分復(fù)用 MIMO 通信系統(tǒng)作為一種能夠大幅提升無線系統(tǒng)容量和連接可靠性的手段,近來吸引了人們的廣泛關(guān)注?! IMO 無線系統(tǒng)最佳硬判
          • 關(guān)鍵字: 簡介  FPGA  實(shí)現(xiàn)  系統(tǒng)  通信  復(fù)用  MIMO  空分  

          基于FPGA的高速AD轉(zhuǎn)換

          • 摘要:在雷達(dá)設(shè)計(jì)中,需要對接收到的信號首先進(jìn)行模數(shù)轉(zhuǎn)換,其轉(zhuǎn)換速度和準(zhǔn)確性直接決定了之后FFT等運(yùn)算的準(zhǔn)確性,最終影響雷達(dá)測量精度。介紹了一種基于FPGA,利用芯片ADS7890實(shí)現(xiàn)一種快速14位串行AD轉(zhuǎn)換,對系統(tǒng)的
          • 關(guān)鍵字: FPGA  高速AD轉(zhuǎn)換    

          基于FPGA的光纖通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:光纖通信是現(xiàn)今數(shù)據(jù)通信系統(tǒng)的主要通信方式,其性能的好壞直接影響數(shù)據(jù)通信系統(tǒng)的質(zhì)量。本文采用Verilog語言實(shí)現(xiàn)FPGA光纖通信系統(tǒng)的功能。光纖通信系統(tǒng)又包含位同步時(shí)鐘提取模塊、8B/10B編解碼器模塊和NRZI編
          • 關(guān)鍵字: FPGA  光纖通信系統(tǒng)    
          共7200條 245/480 |‹ « 243 244 245 246 247 248 249 250 251 252 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();