<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-pwm

          賽靈思快速度投放7系列FPGA

          •   Xilinx宣布,在今年 3 月最新7 系列FPGA 產(chǎn)品交付客戶之后的 6 個多月時間里,已經(jīng)贏得了 200 多項(xiàng)設(shè)計(jì),創(chuàng)下業(yè)界前所未有的奇跡。迄今為止,賽靈思已經(jīng)在全球領(lǐng)域發(fā)貨數(shù)千款 Virtex-7 和 KintexTM-7 FPGA,滿足了多種不同應(yīng)用的需求,這些應(yīng)用包括高性能國防雷達(dá)系統(tǒng)和新一代 200G 有線通信橋接器以及超高分辨率醫(yī)療成像設(shè)備和尖端測量設(shè)備等。   與市場需求的高度統(tǒng)一以及創(chuàng)新的28nm統(tǒng)一架構(gòu),使得賽靈思能夠以可編程邏輯(PLD)行業(yè)最快的速度向市場投放新產(chǎn)品。除了在
          • 關(guān)鍵字: 賽靈思  FPGA  

          基于FPGA的原型能為您做些什么

          • 基于FPGA的原型可滿足不同目的需求
            原型設(shè)計(jì)不是一個按幾個按鈕就能完成的過程,在它不同的階段需要仔細(xì)的關(guān)注和思考。除說明這個過程需要完成的工作和涉及到的專業(yè)知識外,我們還應(yīng)解釋在 SoC 項(xiàng)目中該進(jìn)行(或者不
          • 關(guān)鍵字: FPGA    

          基于Actel FPGA的筆段式LCD驅(qū)動設(shè)計(jì)

          • 筆段式液晶顯示器具有低電壓,低功耗,體積小,易于開發(fā)等特點(diǎn),廣泛應(yīng)用在各種儀器儀表、電子設(shè)備及家用電器等方面。本文介紹的基于FPGA的筆段式LCD驅(qū)動器具有靈活性高,擴(kuò)展性強(qiáng),可快速構(gòu)建等特點(diǎn),與集成電路控制器相比,F(xiàn)PGA更加靈活,可以針對不同的液晶顯示模塊更改時序信號和顯示數(shù)據(jù)。本設(shè)計(jì)選用Actel公司的Fusion系列器件,設(shè)計(jì)了筆段式液晶顯示驅(qū)動控制器,為驅(qū)動控制LCD提供了一種完美的解決方案。
          • 關(guān)鍵字: Actel FPGA  LCD驅(qū)動  201110  

          基于FPGA的集群通信移動終端設(shè)計(jì)方案的研究

          • 集群通信是指揮調(diào)度最重要通信方式,伴隨著集群通信的發(fā)展,集群通信中的移動終端設(shè)備的應(yīng)用越來越多,F(xiàn)PGA具有高速的信號處理能力,將FPGA應(yīng)用于集群通信移動終端設(shè)計(jì),可改善產(chǎn)品性能。
          • 關(guān)鍵字: 集群通信  FPGA  201110  

          一種FPGA能耗優(yōu)化的方法設(shè)計(jì)

          • 一種FPGA能耗優(yōu)化的方法設(shè)計(jì),能耗給設(shè)計(jì)帶來的限制可能比任何一個其他因素都多。隨著一個新概念的不斷發(fā)展,平衡新功能和能耗效率成為一個首要問題。  控制,并降低電子設(shè)計(jì)的能耗將使整個產(chǎn)品的開發(fā)流程受益。這樣可以將一個不合適的產(chǎn)品改進(jìn)
          • 關(guān)鍵字: 方法  設(shè)計(jì)  優(yōu)化  能耗  FPGA  一種  

          Flash編程器的FPGA實(shí)現(xiàn)

          • Flash編程器的FPGA實(shí)現(xiàn),1 引言 閃速存儲器(FLASH Memory)以其集成度高、成本低、使用方便等許多優(yōu)點(diǎn),廣泛應(yīng)用于通訊設(shè)備、辦公設(shè)備、家用電器、醫(yī)療設(shè)備等領(lǐng)域。利用其保存信息的非易失性和在線更新數(shù)據(jù)參數(shù)的特性,可將其作為具有
          • 關(guān)鍵字: 實(shí)現(xiàn)  FPGA  編程器  Flash  

          XtremeDSP視頻入門套件(VSK)加速FPGA上的視頻

          • 隨著下一代視頻壓縮標(biāo)準(zhǔn)問世,行業(yè)從基本視頻處理向更復(fù)雜的集成處理解決方案轉(zhuǎn)移,這使得系統(tǒng)的要求超越了獨(dú)立 ...
          • 關(guān)鍵字: XtremeDSP  VSK  FPGA  

          FPGA并行數(shù)字序列傳輸與接口技術(shù)應(yīng)用

          • 摘要:本文介紹了FPGA多路數(shù)據(jù)并行處理中所普遍遇到的序列傳輸與界面問題;提出了一系列具有普遍實(shí)際意義的處...
          • 關(guān)鍵字: FPGA  并行數(shù)字序列傳輸  

          Altera發(fā)布1080p/30fps視頻分析解決方案

          • 延續(xù)其在高清晰(HD) 視頻監(jiān)控解決方案上的領(lǐng)先優(yōu)勢,Altera公司發(fā)布世界上第一款基于FPGA的全HD 1080p/(每秒30幀) 30fps視頻分析解決方案,它采用Cyclone IV FPGA。Altera的單芯片解決方案進(jìn)一步提高視頻分析的性能,同時實(shí)現(xiàn)極大的吞吐量(每秒60-Mpixel),以及傳統(tǒng)基于數(shù)字信號處理(DSP)方法無法實(shí)現(xiàn)的像素精度細(xì)節(jié)。
          • 關(guān)鍵字: Altera  FPGA  Eutecus  

          賽靈思發(fā)布世界最大容量FPGA

          •   賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出首批 Virtex?-7 2000T FPGA,這是利用68 億個晶體管打造的世界容量最大的可編程邏輯器件,為客戶提供了無與倫比的200 萬個邏輯單元,相當(dāng)于 2,000 萬個 ASIC 門,專門針對系統(tǒng)集成、ASIC 替代以及 ASIC 原型和模擬仿真的市場需求。堆疊硅片互聯(lián) (SSI) 技術(shù)的應(yīng)用成就了賽靈思大容量FPGA,而2.5D IC堆疊技術(shù)的率先應(yīng)用, 使得賽靈思能夠?yàn)榭蛻籼峁﹥杀队谕惛偁幃a(chǎn)品的容量并超越摩
          • 關(guān)鍵字: 賽靈思  FPGA  

          基于FPGA的家居遙控設(shè)計(jì)

          • 基于FPGA的家居遙控設(shè)計(jì),引言  人們生活中的家用電器種類日益增多,遙控器的種類也隨之增加,不同種類的遙控器之間一般不能相互替代,這給人們的生活帶來諸多不便。  各類遙控器功能大致相同,大多都有數(shù)字鍵、啟動停止鍵、前進(jìn)鍵、快進(jìn)
          • 關(guān)鍵字: 設(shè)計(jì)  遙控  家居  FPGA  基于  

          基于FPGA的可編程電壓源系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

          • 1 系統(tǒng)設(shè)計(jì)  采用Altera公司Cyclone系列EP1C6Q240C8為控制芯片。通過Altera的IP工具M(jìn)egaWizard管理器定 ...
          • 關(guān)鍵字: FPGA  可編程  電壓源  

          MAX5974寬輸入電壓范圍、有源鉗位、電流模式PWM控

          • MAX5974_為寬輸入電壓范圍、有源鉗位、電流模式PWM控制器,為以太網(wǎng)供電(PoE)中的用電設(shè)備(PD)提供正激變換。 ...
          • 關(guān)鍵字: MAX5974  電流模式  PWM  

          MAX5975 電流模式PWM控制器

          • 該MAX5975_電流模式PWM控制器包含所有的控制電路的寬輸入電壓激和反激電源的設(shè)計(jì)中所需的電源的以太網(wǎng)供電( ...
          • 關(guān)鍵字: MAX5975  電流模式  PWM  控制器  

          VHDL語言在FPGA/CPLD開發(fā)中的應(yīng)用

          • 摘 要】 通過設(shè)計(jì)實(shí)例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語言開發(fā)FPGA/CPLD的方法,以及與 ...
          • 關(guān)鍵字: VHDL  FPGA  CPLD  EDA  
          共7200條 286/480 |‹ « 284 285 286 287 288 289 290 291 292 293 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();