<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-pwm

          采用Actel FPGA的TFT控制器技術(shù)設(shè)計方案

          • 采用Actel FPGA的TFT控制器技術(shù)設(shè)計方案, 在1970年,F(xiàn)ergason制造了第一臺具有實用性的LCD,從此之后,用戶產(chǎn)品的界面發(fā)生了巨大改變,變得更加的美觀、實用,在一定場合下逐漸取代傳統(tǒng)的數(shù)碼管、LED的顯示。TFT誕生于80年代末,在1995年之后被廣泛的應(yīng)用,
          • 關(guān)鍵字: 技術(shù)  設(shè)計  方案  控制器  TFT  Actel  FPGA  采用  

          基于FPGA的NoC驗證平臺的構(gòu)建

          • 基于FPGA的NoC驗證平臺的構(gòu)建,針對基于軟件仿真片上網(wǎng)絡(luò)NoC(Network on Chip)效率低的問題,提出基于FPGA的NoC驗證平臺構(gòu)建方案。該平臺集成可重用的流量產(chǎn)生器TG(Traffic Generation),流量接收器TR(Traffic Receiver)以及NoC軟件,用于對NoC原型系統(tǒng)進行功能驗證和性能評估。實際設(shè)計一個多核NoC,并用該平臺對其進行FPGA驗證,結(jié)果表明該平臺的驗證速度比軟件仿真提高16 000倍以上,并能對多種不同結(jié)構(gòu)、路由算法、流控策略的NoC進行功能驗
          • 關(guān)鍵字: 平臺  構(gòu)建  驗證  NoC  FPGA  基于  數(shù)字信號  

          利用高性能PWM控制器芯片SE3910構(gòu)建AC/DC轉(zhuǎn)換器解決方案

          • 目前,在100W以下電源方案中,一般都使用脈沖寬度調(diào)制(PWM)控制芯片來實現(xiàn)PWM的調(diào)制,開關(guān)控制模式相對直流工作模式有很高的工作效率,使用反激離線工作模式,提高了系統(tǒng)工作的安全性,非常適合應(yīng)用在便攜式充電設(shè)
          • 關(guān)鍵字: 構(gòu)建  AC/DC  轉(zhuǎn)換器  解決方案  SE3910  芯片  高性能  PWM  

          對FIR數(shù)字濾波器的FPGA實現(xiàn)的研究

          • 如今,F(xiàn)PGA已成為數(shù)字信號處理系統(tǒng)的核心器件,尤其在數(shù)字通信、網(wǎng)絡(luò)、視頻和圖像處理等領(lǐng)域。現(xiàn)在的FPGA不...
          • 關(guān)鍵字: FPGA  FIR  數(shù)字濾波器  數(shù)字信號處理  

          FIR數(shù)字濾波器的FPGA實現(xiàn)研究

          • 為了研究不同結(jié)構(gòu)的FIR數(shù)字濾波器FPGA實現(xiàn)對數(shù)字多普勒接收機中FPGA器件資源消耗及其實現(xiàn)的濾波器的速度性能,在Xilinx ISE-l0.1開發(fā)平臺中,采用Verilog HDL語言分別實現(xiàn)了FIR數(shù)字濾波器的改進的串行結(jié)構(gòu)、并行結(jié)構(gòu)以及DA結(jié)構(gòu),并在ModelSim仿真驗證平臺中仿真了實現(xiàn)設(shè)計。結(jié)果表明,改進串行結(jié)構(gòu)的實現(xiàn)消耗資源少但濾波速度慢,并行結(jié)構(gòu)的實現(xiàn)濾波速度快但消耗資源多,而DA算法的實現(xiàn)速度僅取決于輸入數(shù)據(jù)的寬度,所以濾波速度通常較快且消耗的資源較少。
          • 關(guān)鍵字: 實現(xiàn)  研究  FPGA  濾波器  數(shù)字  FIR  數(shù)字信號  

          FPGA高速硬件在環(huán)仿真器進行電機控制器測試

          • 介紹電機在現(xiàn)代生活中扮演著重要角色。出于對安全、成本及效率的考慮,工程師——尤其是混合電動力...
          • 關(guān)鍵字: FPGA  環(huán)仿真器  電機控制器  測試  

          在28-nm FPGA 上實現(xiàn)集成100-GbE 交換解決方案

          • 隨著高速100-GbE 通信網(wǎng)絡(luò)標(biāo)準(zhǔn)的完成,交換功能在互聯(lián)網(wǎng)正常運行中扮演了重要角色。網(wǎng)絡(luò)總流量每6個月翻倍,通過多種協(xié)議進行傳送,網(wǎng)絡(luò)越來越復(fù)雜,交換體系結(jié)構(gòu)面臨很大的挑戰(zhàn)。目前的單芯片體系結(jié)構(gòu)無法滿足越來越大的帶寬和復(fù)雜度要求,因此,需要開發(fā)高效算法和交換體系結(jié)構(gòu),以滿足高速網(wǎng)絡(luò)需求。Stratix V FPGA 支持硬件設(shè)計人員在下一代交換機和路由器中集成100-GbE 元件,在系統(tǒng)中均衡的分配數(shù)據(jù),確保QoS。 詳情參見 http://share.eepw.com.cn/share/downlo
          • 關(guān)鍵字: 28-nm  FPGA   100-GbE 交換  

          在28-nm FPGA 上實現(xiàn)100-Gbit OTN 復(fù)用轉(zhuǎn)發(fā)器解決方案

          • 視頻和寬帶無線技術(shù)對帶寬越來越高的要求使得通信網(wǎng)絡(luò)承受了很大的壓力。目前的10-Gbit OTN 基礎(chǔ)設(shè)備通道容量接近了極限,面臨帶寬耗盡的問題。面對越來越高的資本支出和運營支出以及不斷下滑的利潤,服務(wù)提供商轉(zhuǎn)向了100-Gbit OTN 解決方案,將目前的10-Gbit 網(wǎng)絡(luò)容量提高10 倍。但是,還有很多在用的低速率OTN、SONET、以太網(wǎng)和存儲系統(tǒng),這需要通過100-Gbit OTN 復(fù)用轉(zhuǎn)發(fā)器將這些系統(tǒng)置入到新的基礎(chǔ)光設(shè)施中。Altera Stratix V FPGA 系列采用了多項關(guān)鍵創(chuàng)新技術(shù)
          • 關(guān)鍵字: 28-nm  FPGA  100-Gbit OTN   復(fù)用轉(zhuǎn)發(fā)器  

          通過28-nm FPGA 解決100-GbE 線路卡設(shè)計挑戰(zhàn)

          • 各種標(biāo)準(zhǔn)組織逐步完成了傳送網(wǎng)、以太網(wǎng)和光接口的100G 標(biāo)準(zhǔn), FPGA 在100G 產(chǎn)品系統(tǒng)設(shè)計早期技術(shù)應(yīng)用中扮演了關(guān)鍵角色。由于帶寬需求越來越大,服務(wù)提供商為他們的下一代線路卡選擇了最新的40-GbE/100-GbE標(biāo)準(zhǔn)。Altera Stratix V FPGA在28-nm 技術(shù)節(jié)點提供具有增強100G PCS 功能的集成12.5-Gbps收發(fā)器,從而解決了帶寬問題。 詳情參見 http://share.eepw.com.cn/share/download/id/51953
          • 關(guān)鍵字: Stratix V FPGA  100G PCS  線路卡   

          安富利電子元件推出Xilinx Virtex-6 FPGA DSP開發(fā)工具套件

          •   安富利公司旗下運營機構(gòu)安富利電子元件宣布推出Xilinx® Virtex®-6 FPGA DSP開發(fā)工具套件。這套件是為DSP設(shè)計而打造,是Xilinx目標(biāo)設(shè)計平臺(Xilinx Targeted Design Platform) 一部分。它包括可以下載的器件定制版ISE® Design Suite: System Edition 11.4,已開始接受訂購,價格為2995美元,開發(fā)人員可以通過它快速啟動其設(shè)計。   無線、航空航天和國防、儀器和醫(yī)療成像設(shè)備以及其它計算密集型設(shè)
          • 關(guān)鍵字: 安富利  Virtex-6  FPGA  DSP  

          基于FPGA技術(shù)的模擬雷達信號實現(xiàn)

          • 前言 FPGA(現(xiàn)場可編程門陣列)是由掩膜可編程門陣列和PLD(可編程邏輯器件)演變而來的,并將二者的特性結(jié)合在一起,使FPGA既有掩膜可編程門陣列的高邏輯密度和通用性,又有PLD的可編程特性。FPAG技術(shù)的發(fā)展使得
          • 關(guān)鍵字: FPGA  模擬  雷達信號    

          Altera發(fā)布28-nm Stratix V FPGA系列

          • Stratix V FPGA突破帶寬瓶頸,同時降低了系統(tǒng)功耗和成本 2010年4月20號,北京——Altera公司(NASDAQ: ALTR)今天發(fā)布業(yè)界帶寬最大的FPGA——下一代28-nm Stratix? V FPGA。Stratix V FPGA具有1.6 Tbps串行交換能力,采用各種創(chuàng)新技術(shù)和前沿28-nm工藝,降低了寬帶應(yīng)用的成本和功耗。 Stratix V FPGA系列采用TSMC 28-nm高性能(HP)工藝進行制造,提供1
          • 關(guān)鍵字: Altera  28-nm  Stratix V FPGA  

          采用VC++程序的FPGA重配置設(shè)計方案

          • 采用VC++程序的FPGA重配置設(shè)計方案,采用VC++程序的FPGA重配置設(shè)計方案利用現(xiàn)場可編程邏輯器件FPGA的多次可編程配置特點,通過重新下載存儲于存儲器的不同系統(tǒng)數(shù)據(jù),從而實現(xiàn)不同的芯片邏輯功能,可以在很大程度上提高資源利用率。原始配置FPGA的方法是
          • 關(guān)鍵字: 設(shè)計  方案  配置  FPGA  VC  程序  采用  

          基于FPGA的∑-Δ D/A轉(zhuǎn)換器的設(shè)計與實現(xiàn)

          • 摘要:數(shù)模轉(zhuǎn)換器可以將一個二進制數(shù)字量轉(zhuǎn)換成與該數(shù)字量成正比的電壓值,可應(yīng)用于可編程電壓源、波形發(fā)生器等。本文采用數(shù)字化技術(shù),用FPGA實現(xiàn)了一個簡單的一階8位∑-Δ 型DAC,只占用幾個CLB。FPGA的速度和柔性的
          • 關(guān)鍵字: FPGA  轉(zhuǎn)換器    

          基于FPGA的絕對式編碼器通信接口設(shè)計

          • 0引言光電碼盤是一種基本的位置、速度檢測反饋單元,非常廣泛地應(yīng)用于變頻器、直流伺服、交流伺服...
          • 關(guān)鍵字: FPGA  RCN226  絕對式編碼器  通信接口  
          共7201條 362/481 |‹ « 360 361 362 363 364 365 366 367 368 369 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();