<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga-pwm

          低功耗、DFM及高速接口是65/40納米設(shè)計(jì)重點(diǎn)

          • ???? 近兩年,國際上大的半導(dǎo)體公司都推出了65納米產(chǎn)品,并開始了45納米/40納米產(chǎn)品的研發(fā),而國內(nèi)也已經(jīng)有五六家企業(yè)開始了65納米的設(shè)計(jì)。但總體來說,65納米/40納米設(shè)計(jì)目前仍然還是一個(gè)新生事物,企業(yè)要解決一系列的技術(shù)難題。為此,我們邀請(qǐng)F(tuán)PGA企業(yè)、EDA企業(yè)、IP企業(yè)、芯片制造企業(yè)共同探討新工藝技術(shù)的研發(fā)關(guān)鍵點(diǎn)。 ? ????主持人?趙艷秋 ? ??&nbs
          • 關(guān)鍵字: 半導(dǎo)體  FPGA  功耗  功率管理  Altera  65納米  

          FPGA技術(shù)如何幫助數(shù)字電視實(shí)現(xiàn)快速上市

          • 從模擬廣播向數(shù)字廣播的轉(zhuǎn)變?yōu)闃I(yè)界提供了令人振奮的新服務(wù)和掙錢機(jī)會(huì),而OEM廠商之間為生產(chǎn)更有價(jià)格吸引...
          • 關(guān)鍵字: FPGA  數(shù)字電視  

          Xilinx 發(fā)布行業(yè)最大容量的領(lǐng)域優(yōu)化FPGA 器件

          •   賽靈思公司宣布開始批量供應(yīng) Virtex-5 SX240T 和 FX200T 兩款器件,同時(shí)還新推出了 Virtex-5 TXT FPGA 平臺(tái),旨在幫助高性能系統(tǒng)的架構(gòu)和設(shè)計(jì)人員實(shí)現(xiàn)高性能、低功耗以及產(chǎn)品盡快推向市場(chǎng)等方面的目標(biāo)?;跇I(yè)界領(lǐng)先的高性能 Virtex-5 FPGA 架構(gòu),這些器件為客戶提供了性能最高的可配置 DSP 平臺(tái)、唯一嵌入 PowerPC® 雙處理器的 FPGA 器件、以及全球最高帶寬的串行連接能力。   Ross Video 公司高級(jí)設(shè)計(jì)工程師 Mario LeCa
          • 關(guān)鍵字: Xilinx  FPGA  

          北京利亞德采用聚積MBI5030在北京奧運(yùn)打造「地幕」LED顯示屏

          •      臺(tái)灣,新竹—在2008年的北京奧運(yùn)中,光彩奪目的LED燈光秀讓全世界都嘆為觀止,可謂將中國的LED顯示技術(shù)劃下一個(gè)完美的驚嘆號(hào)。尤其在奧運(yùn)開幕式中,一張長147公尺、寬22公尺的「地幕」讓人印象深刻,其中中央1300平方公尺的異型動(dòng)態(tài)LED顯示屏部分(見右圖)是由中國知名的LED顯示屏制造商北京利亞德(Leyard)公司所制造,并搭配聚積科技570,000顆的S-PWM專利技術(shù)驅(qū)動(dòng)芯片- MBI5030所構(gòu)成的完美結(jié)合,展現(xiàn)LED技術(shù)的匠心獨(dú)具。
          • 關(guān)鍵字: LED  S-PWM  驅(qū)動(dòng)芯片  聚積科技  

          3-DES算法的FPGA實(shí)現(xiàn)

          • 引言從技術(shù)角度講,網(wǎng)絡(luò)安全除了依賴安全的網(wǎng)絡(luò)通信協(xié)議及應(yīng)用協(xié)議外,更多地取決于網(wǎng)絡(luò)設(shè)備如交換機(jī)...
          • 關(guān)鍵字: FPGA  算法  3-DES  網(wǎng)絡(luò)安全  

          基于TMS320F240的PID和PWM溫度控制

          • 1系統(tǒng)組成系統(tǒng)采用Pt100作為敏感元件。溫度調(diào)理芯片AD7711對(duì)其施加激勵(lì)電流,Pt100兩端的電壓差...
          • 關(guān)鍵字: TI  DSP  PID  PWM  溫度控制  

          Altera在Convergence 2008上展示其車內(nèi)信息娛樂開發(fā)平臺(tái)

          •   2008年10月21號(hào),北京——Altera公司(NASDAQ: ALTR)今天宣布,為開發(fā)信息娛樂、導(dǎo)航、舒適和便捷、輔助駕駛系統(tǒng)的汽車設(shè)計(jì)人員和OEM提供平臺(tái)ASSP替換信息娛樂系統(tǒng)(P.A.R.I.S.)。與Gleichmann電子研究股份有限公司聯(lián)合開發(fā),P.A.R.I.S.平臺(tái)實(shí)現(xiàn)了完整的開發(fā)環(huán)境,包括工具、知識(shí)產(chǎn)權(quán)(IP)和軟件,大大簡化了車內(nèi)系統(tǒng)的開發(fā)。10月20至22號(hào)在密歇根州底特律Cobo中心舉行的Convergence 2008展會(huì)上,Altera將在62
          • 關(guān)鍵字: Altera  OEM  FPGA  汽車系  

          Altera SOPC WORLD大會(huì)在深圳舉行,優(yōu)化功耗設(shè)計(jì)技術(shù)成為熱點(diǎn)

          •   由Altera公司主辦的SOPC WORLD大會(huì)在深圳舉行,Altera亞太區(qū)副總裁兼董事總經(jīng)理Erhaan Shaikh在大會(huì)上作了“多處理技術(shù)提高性能,降低功耗”的主題演講。   Shaikh說:“功耗管理對(duì)未來應(yīng)用非常關(guān)鍵,功耗挑戰(zhàn)的一個(gè)例子就是每個(gè)移動(dòng)基站每年耗電大約20,000公斤柴油。”為此,必須從提高性能、降低功耗并降低成本這三個(gè)方面來滿足未來應(yīng)用的需要。他強(qiáng)調(diào)說,“Altera的構(gòu)建未來的解決方案就是Stratix IV E
          • 關(guān)鍵字: Altera  功耗  FPGA  中興通信  IBM  

          2008年10月20日,Cirrus Logic公司宣布推出業(yè)界最高PWM輸出的IC

          •   2008年10月20日,Cirrus Logic公司宣布推出具備業(yè)界最高電流脈寬調(diào)制(PWM)輸出 的IC Apex Precision Power™ SA306-IHZ和SA57-IHZ,應(yīng)用于直流電動(dòng)機(jī)驅(qū)動(dòng)市場(chǎng)。隨著該系列產(chǎn)品的推出,設(shè)計(jì)師第一次能夠選擇單個(gè)封裝的解決方案,利用9V至60V的電源電壓驅(qū)動(dòng)三相無刷直流電機(jī)或有刷直流電機(jī)。該系列IC面向用于工業(yè)應(yīng)用的電機(jī)控制電路,如工廠及辦公自動(dòng)化、機(jī)器人控制、產(chǎn)品篩選機(jī),以及航空航天及軍工領(lǐng)域的飛行器座椅及位置控制。   此前,如電機(jī)驅(qū)
          • 關(guān)鍵字: CirrusLogic  PWM  IC   

          采用FPGA實(shí)現(xiàn)視頻和圖像處理設(shè)計(jì)

          • 視頻和圖像處理發(fā)展趨勢(shì)   以視頻和圖像處理為核心的HDTV和數(shù)字影院等創(chuàng)新技術(shù)的進(jìn)展非常迅速,其推動(dòng)力量在于圖像采集和顯示分辨率、高級(jí)壓縮方法以及視頻智能的跨越式發(fā)展。   在過去幾年中,分辨率的發(fā)展最為顯著,表1列出了不同終端設(shè)備上目前能夠達(dá)到的最高分辨率。從標(biāo)準(zhǔn)清晰度(SD)過渡到高清晰度(HD),需要處理的數(shù)據(jù)量提高了6倍。視頻監(jiān)控也從普通中間格式(CIF)(352×288)轉(zhuǎn)向標(biāo)準(zhǔn)要求的D1格式(704×576),某些工業(yè)攝像機(jī)甚至達(dá)到1280×720HD
          • 關(guān)鍵字: FPGA  

          基于FPGA的數(shù)字秒表的設(shè)計(jì)

          •   應(yīng)用VHDL語言設(shè)計(jì)數(shù)字系統(tǒng),很多設(shè)計(jì)工作可以在計(jì)算機(jī)上完成,從而縮短了系統(tǒng)的開發(fā)時(shí)間,提高了工作效率。本文介紹一種以FPGA為核心,以VHDL為開發(fā)工具的數(shù)字秒表,并給出源程序和仿真結(jié)果。 1 系統(tǒng)設(shè)計(jì)方案 1.1 系統(tǒng)總體框圖   數(shù)字秒表主要有分頻器、計(jì)數(shù)模塊、功能控制模塊、勢(shì)能控制模塊和顯示輸出模塊組成。系統(tǒng)框圖如圖1所示。 ?   本次的設(shè)計(jì)仿真選用以EP1C6Q240芯片為核心的FPGA開發(fā)板,該開發(fā)板提供了較完善的外圍周邊電路和信號(hào)接口,并提供了一塊4位7段數(shù)碼管的擴(kuò)
          • 關(guān)鍵字: FPGA  

          基于FPGA的超高速雷達(dá)實(shí)時(shí)采集存儲(chǔ)系統(tǒng)

          基于FPGA的多路模擬數(shù)字采集與處理系統(tǒng)

          • 摘要:提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計(jì)方案,分析整個(gè)系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部...
          • 關(guān)鍵字: FPGA  A/D采集  數(shù)字量采集  VHDL語言設(shè)計(jì)  

          從驗(yàn)證體系結(jié)構(gòu)開始的SoC IP方法探究

          • IP(知識(shí)產(chǎn)權(quán))是實(shí)現(xiàn)大規(guī)模SOC(單片系統(tǒng))設(shè)計(jì)的關(guān)鍵。從表面上看,使用商業(yè)IP似乎既簡單又方便,但電子行業(yè)在實(shí)現(xiàn)...
          • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號(hào)處理  消費(fèi)電子  FPGA  

          基于 TPS54310的雷達(dá)視頻信號(hào)模擬器的電源設(shè)計(jì)

          共7201條 417/481 |‹ « 415 416 417 418 419 420 421 422 423 424 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();