<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-pwm

          SiliconBlue針對超低功耗手持裝置提供創(chuàng)新的FPGA技術

          •   SiliconBlue?今日發(fā)表創(chuàng)新的超低功耗單芯片FPGA器件,此產品為電池供電的消費性電子應用建立了業(yè)界新標準,無論是在價格、功耗、體積以及與ASIC同級的邏輯能力,都締造了前所未有的成果。此全新的單芯片 iCE? FPGA系列采用臺積電的65納米LP(Low Power, 低功率)標準CMOS工藝,整合了該公司的NVCM(Non-Volatile Configuration Memory, 非易失性配置存儲器) 專利技術,能減少額外使用閃存PROM(可編程只讀存儲器)的成
          • 關鍵字: FPGA  SiliconBlue  低功耗  CMOS  PLD  

          Altera Nios II嵌入式評估套件榮獲技術選擇獎

          •   2008年6月2日北京,Altera公司宣布,Cyclone III版Nios II嵌入式評估套件獲得兩項2008年度技術選擇獎——eg3.com的FPGA和工具類編輯選擇獎和讀者選擇獎。   技術選擇獎授予創(chuàng)新技術以及通過實踐努力幫助工程師應用這些新技術的公司。技術選擇獎涉及到關鍵技術領域,包括虛擬化技術、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。   Nios II嵌入式評估套件是功能豐富的低成本平臺,以快速簡單的“動手實踐&rdq
          • 關鍵字: Altera  Nios II  嵌入式  FPGA  

          AD9857在DVB-T調制器系統中的應用

          •   歐洲提出的數字視頻地面廣播(DVB-T)采用編碼正交頻分復用COFDM(Coded Orthogonal Frequency Division Multiplexing) ,即:DVB-T COFDM。COFDM系統可以有效提高頻譜利用率,在時間擴散環(huán)境中盡可能抑制因多徑傳輸而產生的符號間干擾和碼間干擾。選擇DVB-T標準的國家除英國、法國、西班牙、瑞典等歐洲國家外,還有澳大利亞、新西蘭、新加坡、印度等國家和地區(qū)。   本文基于DVB-T標準設計并實現了一個COFDM調制器。設計中,使用了Alter
          • 關鍵字: 數字視頻  FPGA  DVB-T調制器  

          基于FPGA的數字式光端機的研究與設計

          •   引言   目前在高速公路、交通、電子警察、監(jiān)控、安防、工業(yè)自動化、電力、海關、水利、銀行等領域視頻圖像、音頻、數據、以太網、電話等光端機開始普遍大量應用。   由于數字光端機具有傳輸信號質量高,沒有模擬調頻、調相、調幅光端機多路信號同傳時交調干擾嚴重、容易受環(huán)境干擾影響、傳輸質量低劣、長期工作穩(wěn)定性差的缺點,因此許多大型重點工程已普遍采用數字光端機。   系統框架與工作原理   整個系統由核心控制模塊FPGA、音頻采樣編解碼模塊、視頻分離模塊、視頻放大模塊、視頻A/D和D/A轉換模塊、并串/串
          • 關鍵字: 光端機  FPGA  

          AD9857在DVB-T調制器系統中的應用

          •   歐洲提出的數字視頻地面廣播(DVB-T)采用編碼正交頻分復用COFDM(Coded Orthogonal Frequency Division Multiplexing) ,即:DVB-T COFDM。COFDM系統可以有效提高頻譜利用率,在時間擴散環(huán)境中盡可能抑制因多徑傳輸而產生的符號間干擾和碼間干擾。選擇DVB-T標準的國家除英國、法國、西班牙、瑞典等歐洲國家外,還有澳大利亞、新西蘭、新加坡、印度等國家和地區(qū)。   本文基于DVB-T標準設計并實現了一個COFDM調制器。設計中,使用了Alter
          • 關鍵字: FPGA  DVB-T  COFDM  變頻器  

          FSL總線IP核及其在MicoBlaze系統中的應用

          •   引 言   隨著半導體制造工藝的發(fā)展,以FPGA(現場可編程門陣列)為代表的新一代可編程邏輯器件(PLD)的邏輯資源密度不斷增加,使得可編程技術很自然地就與系統芯片集成技術(SoC)的結合日益緊密,并逐步成為可配置平臺技術(configurable platform)的主流。   目前,各主要PLD廠商基于FPGA的可配置平臺雖然大都采用“微處理器十可編程邏輯”的架構,但在開發(fā)基于FPGA的嵌入式系統時,卻采用了各自不同的方式來整合處理器系統與片上的其他邏輯資源(大多數以用
          • 關鍵字: IP核  FSL  MicoBlaze  FPGA  RISC  OPB  LMB  

          Altera Nios II嵌入式評估套件榮獲技術選擇獎

          •   Altera公司(NASDAQ: ALTR)今天宣布,Cyclone III版Nios® II嵌入式評估套件獲得兩項2008年度技術選擇獎——eg3.com的FPGA和工具類編輯選擇獎和讀者選擇獎。     技術選擇獎授予創(chuàng)新技術以及通過實踐努力幫助工程師應用這些新技術的公司。技術選擇獎涉及到關鍵技術領域,包括虛擬化技術、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。     Nios II嵌入式評估套件是功能豐富的低成
          • 關鍵字: Altera  Nios  FPGA  

          基于FPGA的PCB測試機硬件電路設計

          • 引言   PCB 光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點,獲得兩點間電阻值對應的電壓信號,通過電壓比較電路,測試出兩點間的電阻或通斷情況。 重復以上步驟多次,即可實現對整個電路板的測試。   由于被測試的點數比較多, 一般測試機都在2048點以上,測試控制電路比較復雜,測試點的查找方法以及切換方法直接影響測試機的測試速度,本文研究了基于FPGA的硬件控制系統設計。   硬件控制系統   測試過程是在上位計算機的控制下,控
          • 關鍵字: FPGA  PCB  測試機  硬件電路  

          基于FPGA和RTOS的嵌入式碼流分析設計方案

          •   針對傳統數字視頻廣播系統碼流分析儀價格昂貴、使用不方便的問題,本文提出一種性價比較好的補充設計方案,它以通用的FPGA和RTOS為基礎、基于嵌入式硬件平臺來實現碼流分析功能。文中還闡述了碼流采集、碼流分析和信息顯示等多項關鍵技術。   碼流分析儀可用作數字電視設備的調試工具,如檢測MPEG編碼器、復用器、調制解調器等設備的輸入輸出碼流是否符合MPEG-2/數字電視廣播(DVB)標準等。作為標準檢驗設備,碼流分析儀是整個數字電視系統的不可缺少的重要設備。實際使用中的數字電視集成系統是一項龐大、復
          • 關鍵字: 嵌入式  碼流分析  FPGA  RTOS  

          用FPGA實現多路PWM輸出的接口設計與仿真

          • 0 引言   在許多嵌入式系統的實際應用中,需要擴展FPGA(現場可編程門陣列)模塊,將CPU實現有困難或實現效率低的部分用FPGA實現,如數字信號處理、硬件數字濾波器、各種算法等,或者利用FPGA來擴展I/O接口,如實現多路PWM(脈寬調制)輸出、實現PCI接口擴展等。通過合理的系統軟硬件功能劃分,結合優(yōu)秀高效的FPGA設計,整個嵌入式系統的效率和功能可以得到最大限度的提高。   在電機控制等許多應用場合,需要產生多路頻率和脈沖寬度可調的PWM波形。本文用Altera公司FPGA產品開發(fā)工具Quar
          • 關鍵字: FPGA  邏輯仿真  PWM  

          NI推出新型可自定義的I/O模塊

          •   美國國家儀器有限公司(簡稱NI)推出4種用于PXI平臺的新型R系列?I/O模塊,這些模塊都配備了高性能的Xilinx?Virtex?-5現場可編程門陣列(FPGA)芯片。NI?PXI-7841R,?PXI-7842R,?PXI-7851R?和PXI-7852R模塊具有8個模擬輸入、8個模擬輸出和96個數字I/O通道,而且模擬輸入的速率比以前版本的R系列設備快3.5倍以上。這些新型模塊為工程師和科學家們提供了即時可用的硬件;不僅如此,這
          • 關鍵字: NI  I/O模塊  FPGA  LabVIEW  

          Altera發(fā)布業(yè)界首款40nmFPGA

          •   Altera公司近日發(fā)布了業(yè)界首款40nmFPGA(現場可編程門陣列)和HardCopyASIC(專用集成電路)。兩者都提供收發(fā)器,在密度、性能和低功耗上遙遙領先。   StratixIV系列有680K邏輯單元,比Altera的StratixIII系列高兩倍,是目前市場上密度最大的FPGA。器件滿足了眾多市場對各種高端應用的需求,例如無線和有線通信、廣播和ASIC原型開發(fā)等。
          • 關鍵字: Altera  40nm  FPGA  

          基于FPGA的PCB測試機硬件電路設計

          •   引言   PCB 光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點,獲得兩點間電阻值對應的電壓信號,通過電壓比較電路,測試出兩點間的電阻或通斷情況。 重復以上步驟多次,即可實現對整個電路板的測試。   由于被測試的點數比較多, 一般測試機都在2048點以上,測試控制電路比較復雜,測試點的查找方法以及切換方法直接影響測試機的測試速度,本文研究了基于FPGA的硬件控制系統設計。   硬件控制系統   測試過程是在上位計算機的控制下
          • 關鍵字: FPGA  PCB  硬件電路  測試機  

          基于最佳接收的UART的設計與實現

          •   在嵌入式系統設計中常使用通用異步接收和發(fā)送器UART(Universal Asynchronous Receiver/Transmitter)實現系統控制信息或低速數據信息的傳輸,而UART所采用的奇偶校驗方式不具備前向糾錯能力,檢錯能力也有限,所以在設計UART時要盡可能提高其抗干擾能力,以加強系統的可靠性。   1 基于最佳接收的UART   目前UART中的接收器多采用如圖1所示的設計。           同步模塊
          • 關鍵字: UART  最佳接收  FPGA  同步模塊  邏輯優(yōu)化  

          FPGA競爭好像在演戲(下)

          •   你是否有過這樣的經歷:見到一個人后,整個世界一下子明亮起來。所謂的“華堂升輝”、人們所說的“光彩照人”,連又聾又瞎的海倫?凱勒都說“點亮了我心中的明燈”。   如果你還沒有這樣的經歷,建議你去接觸一下FPGA界的人士吧!在半導體業(yè)的星光大道上,FPGA行業(yè)絕對是個群星燦爛的領域。激發(fā)你獲得靈感。   筆者多年前去美國參加一個會議,整日浸泡在英語的海洋中,非常boring。因此當采訪了A公司和Q公司的市場人員,深受震撼。他們都是高大健美,高高的鼻梁,深邃的眼睛,年齡三、四十,你隨便提
          • 關鍵字: FPGA  半導體  
          共7201條 430/481 |‹ « 428 429 430 431 432 433 434 435 436 437 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();