EEPW首頁(yè) >>
主題列表 >>
fpga-pwm
fpga-pwm 文章 進(jìn)入fpga-pwm技術(shù)社區(qū)
Ximmerse VR/AR跟蹤平臺(tái)采用萊迪思的低功耗、小尺寸ECP5 FPGA
- 萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應(yīng)商,今日宣布廣東虛擬現(xiàn)實(shí)科技有限公司(Ximmerse),移動(dòng)AR/VR應(yīng)用交互系統(tǒng)提供商,選擇采用萊迪思ECP5? FPGA為其AR/VR跟蹤平臺(tái)實(shí)現(xiàn)立體視覺(jué)計(jì)算解決方案。得益于低功耗、小尺寸和低成本的優(yōu)勢(shì),市場(chǎng)領(lǐng)先的萊迪思ECP5 FPGA是用于實(shí)現(xiàn)網(wǎng)絡(luò)邊緣靈活的互連和加速應(yīng)用的理想選擇,可實(shí)現(xiàn)低功耗、低延遲的解決方案?! ‰S著對(duì)于AR/VR設(shè)備市場(chǎng)需求的不斷增長(zhǎng),目前基于頭戴式顯示器(HMD)的系統(tǒng)在使用移動(dòng)應(yīng)用處理器(A
- 關(guān)鍵字: Ximmerse FPGA
人工智能?自動(dòng)駕駛?云計(jì)算?數(shù)據(jù)中心?10nm FPGA全程帶飛
- 當(dāng)下時(shí)代的主題究竟是什么?5G通信?人工智能?自動(dòng)駕駛?還是云計(jì)算?或許都是;又或許,都不是。當(dāng)你看到在這些前端應(yīng)用市場(chǎng)不斷迸發(fā)著激情和靈感時(shí),如何滿足其背后以指數(shù)形式增長(zhǎng)的數(shù)據(jù)需求就成了諸多工程師最為頭疼的問(wèn)題。
- 關(guān)鍵字: 英特爾,F(xiàn)PGA,智能互聯(lián)
“英特爾精尖制造日”解讀全球晶體管密度最高的制程工藝
- “英特爾精尖制造日”活動(dòng)今天舉行,展示了英特爾制程工藝的多項(xiàng)重要進(jìn)展,包括:英特爾10納米制程功耗和性能的最新細(xì)節(jié),英特爾首款10納米FPGA的計(jì)劃,并宣布了業(yè)內(nèi)首款面向數(shù)據(jù)中心應(yīng)用的64層3D NAND產(chǎn)品已實(shí)現(xiàn)商用并出貨。 英特爾公司全球副總裁兼中國(guó)區(qū)總裁楊旭 歡迎來(lái)自合作伙伴、客戶、政府部門(mén)和學(xué)術(shù)界的嘉賓以及新聞媒體出席2017年9月19日在北京舉行的“英特爾精尖制造日”活動(dòng)。此次活動(dòng)著眼于快速發(fā)展的中國(guó)技術(shù)生態(tài)系統(tǒng),重申英特爾與中國(guó)半導(dǎo)體產(chǎn)業(yè)共成長(zhǎng)
- 關(guān)鍵字: 英特爾 FPGA
萊迪思半導(dǎo)體iCE40? FPGA為SteamVR?跟蹤平臺(tái)實(shí)現(xiàn)低延遲的同步傳感器數(shù)據(jù)處理功能
- 萊迪思半導(dǎo)體公司(NASDAQ: LSCC),客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應(yīng)商,今日宣布Valve采用萊迪思的低功耗、低成本iCE40? FPGA為SteamVR?跟蹤平臺(tái)實(shí)現(xiàn)實(shí)時(shí)數(shù)據(jù)采集和處理功能。 作為SteamVR跟蹤平臺(tái)上的低功耗、低延遲傳感器中心,萊迪思iCE40 FPGA大大減少了傳感器到應(yīng)用處理器/微控制器的印刷電路板(PCB)信號(hào)布線數(shù)量,從而降低EMI干擾和PCB擁塞程度,并提高信號(hào)完整性?! ∪R迪思半導(dǎo)體資深業(yè)務(wù)發(fā)展經(jīng)理陳英仁表示:“我們的低功
- 關(guān)鍵字: 萊迪思 FPGA
手把手教你在FPGA實(shí)例上運(yùn)行“Hello World”
- 前言 在4月19號(hào)的舊金山AWS技術(shù)峰會(huì)上,亞馬遜CTO Werner Vogels宣布了多項(xiàng)AWS新功能,其中就包括眾人期待已久的FPGA實(shí)例F1?! 1 實(shí)例配有最新的 16 nm Xilinx UltraScale Plus FPGA,目前有f1.2xlarge和f1.16xlarge兩種類(lèi)型,其中f1.2xlarge配備有1個(gè)FPGA卡, f1.16xlarge配備有8個(gè)FPGA卡。 使用
- 關(guān)鍵字: FPGA 神經(jīng)網(wǎng)絡(luò)
FPGA工程師不得不知的FPGA設(shè)計(jì)經(jīng)驗(yàn)
- 這里談?wù)勔恍┙?jīng)驗(yàn)和大家分享,希望能對(duì)IC設(shè)計(jì)的新手有一定的幫助,能使得他們能少走一些彎路! 在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計(jì)者的特征也會(huì)有些不同。在A領(lǐng)域的一個(gè)好的IC設(shè)計(jì)者也許會(huì)花很長(zhǎng)時(shí)間去熟悉B領(lǐng)域的知識(shí)。在我們職業(yè)生涯的開(kāi)始,我們應(yīng)該問(wèn)我們自己一些問(wèn)題,我們想要成為怎樣的IC設(shè)計(jì)者?消費(fèi)?PC外圍?通信?微處理器或DSP?等等。 IC設(shè)計(jì)的基本規(guī)則和流程是一樣的,無(wú)論啥樣的都會(huì)加到其中。HDL,F(xiàn)PGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識(shí)。因此我們遇到的第一個(gè)
- 關(guān)鍵字: FPGA
基于FPGA的數(shù)字分頻器設(shè)計(jì)
- 1. 概述 隨著集成電路技術(shù)的快速發(fā)展,半導(dǎo)體存儲(chǔ)、微處理器等相關(guān)技術(shù)的發(fā)展得到了飛速發(fā)展。FPGA以其可靠性強(qiáng)、運(yùn)行快、并行性等特點(diǎn)在電子設(shè)計(jì)中具有廣泛的意義。作為一種可編程邏輯器件,F(xiàn)PGA在短短二十年中從電子設(shè)計(jì)的外圍器件逐漸演變?yōu)閿?shù)字系統(tǒng)的核心。伴隨著半導(dǎo)體工藝技術(shù)的進(jìn)步,F(xiàn)PGA器件的設(shè)計(jì)技術(shù)取得了飛躍發(fā)展及突破。 分頻器通常用來(lái)對(duì)某個(gè)給定的時(shí)鐘頻率進(jìn)行分頻,以得到所需的時(shí)鐘頻率。在設(shè)計(jì)數(shù)字電路中會(huì)經(jīng)常用到多種不同頻率的時(shí)鐘脈沖,一般采用由一個(gè)固定的晶振時(shí)鐘頻率來(lái)產(chǎn)生所需要的不
- 關(guān)鍵字: FPGA 數(shù)字分頻器
FPGA滿足多可穿戴設(shè)備高級(jí)并行處理能力需求
- 現(xiàn)有的可穿戴設(shè)備大部分都是智能手表或健康手環(huán)。這些應(yīng)用本質(zhì)上并不“智能”,而是對(duì)智能手機(jī)的擴(kuò)展,用于輕松訪問(wèn)副屏和/或進(jìn)行低速和低功耗生理體征測(cè)量,如計(jì)步器和心率測(cè)量等。隨著語(yǔ)音、AR和AI技術(shù)的發(fā)展,我們將會(huì)看到更多更加智能的可穿戴設(shè)備,涵蓋語(yǔ)音控制的智能耳機(jī)到可以進(jìn)行空間、手勢(shì)和目標(biāo)識(shí)別的AR眼鏡。這些全新的應(yīng)用,特別是涉及到空間測(cè)量(例如音頻波束形成或AR手勢(shì)檢測(cè))時(shí),需要實(shí)時(shí)工作的低功耗傳感器中心來(lái)同時(shí)捕捉和處理來(lái)自傳感器陣列的數(shù)據(jù)。與其他應(yīng)用處理器、MCU和DSP相比,萊迪思FPGA能夠提供靈活
- 關(guān)鍵字: 可穿戴 FPGA 萊迪思
英特爾借由投入FPGA推動(dòng)機(jī)器學(xué)習(xí)與AI
- 自從機(jī)器學(xué)習(xí)(machinelearning;ML)與人工智能(AI)在近期受到歡迎后,包括英特爾(Intel)等科技大廠也積極抓緊機(jī)會(huì)投入開(kāi)發(fā)相關(guān)領(lǐng)域。該公司高層日前也表示,英特爾正利用現(xiàn)場(chǎng)可編程閘陣列(FPGA)技術(shù),提供ML或AI的解決方案。據(jù)NewElectronics報(bào)導(dǎo),為了搶搭ML與AI風(fēng)潮,英特爾透過(guò)收購(gòu)與內(nèi)部發(fā)展打造解決方案。英特爾的可編程系統(tǒng)事業(yè)群(ProgrammableSystemsGroup;PSG)前身為Altera,AI產(chǎn)品專家BillJenkins表示,PSG專注在機(jī)器
- 關(guān)鍵字: 英特爾 FPGA
基于FPGA與AD5422的PLC模擬量擴(kuò)展單元的設(shè)計(jì)
- 本文設(shè)計(jì)了一種以FPGA為核心,基于AD5422實(shí)現(xiàn)多路高精度輸出的PLC模擬量擴(kuò)展單元模塊。設(shè)計(jì)先對(duì)現(xiàn)有的方案進(jìn)行了分析和討論,之后對(duì)FPGA內(nèi)部相關(guān)處理機(jī)制和實(shí)現(xiàn)方案做了詳盡的論述,經(jīng)過(guò)仿真和測(cè)試驗(yàn)證了設(shè)計(jì)的可行性。相比于傳統(tǒng)的模擬量擴(kuò)展單元模塊,本系統(tǒng)具有處理速度快、方便、靈活,電路精簡(jiǎn),抗干擾能力強(qiáng)等優(yōu)點(diǎn)。
- 關(guān)鍵字: FPGA AD5422 串行外設(shè)接口 201709
基于FPGA的猝發(fā)式直擴(kuò)載波同步技術(shù)研究與實(shí)現(xiàn)
- 在高動(dòng)態(tài)環(huán)境中,由于載波多普勒頻移和收發(fā)端時(shí)鐘漂移等因素的存在,直擴(kuò)接收機(jī)必須通過(guò)載波同步才能在接收端消除頻差并重構(gòu)載波相位,以實(shí)現(xiàn)相干解調(diào)。在傳統(tǒng)的載波同步技術(shù)中,鎖頻環(huán)具有較大的捕獲帶寬但頻率跟蹤精度相對(duì)較低;鎖相環(huán)雖然具有較高的跟蹤精度卻受到捕獲帶寬的限制。在同步時(shí)間要求不高的通信系統(tǒng)中,可以采用鎖頻環(huán)與鎖相環(huán)級(jí)聯(lián)的載波同步方法,使接收機(jī)既能承受環(huán)路帶寬與動(dòng)態(tài)性能之間的折中,又同時(shí)滿足跟蹤精度和一定動(dòng)態(tài)性能。但本文所涉及的短時(shí)猝發(fā)式擴(kuò)頻通信系統(tǒng)要求更大的捕獲帶寬(±30kHz),且導(dǎo)頻符號(hào)僅為2
- 關(guān)鍵字: FPGA 載波同步
FPGA設(shè)計(jì)經(jīng)驗(yàn)之邊沿檢測(cè)
- 在同步電路設(shè)計(jì)中,邊沿檢測(cè)是必不可少的! 例如:在一個(gè)時(shí)鐘頻率16MHz的同步串行總線接收電路里,串行總線波特率為1Mbps。在串行總線的發(fā)送端是在同步時(shí)鐘(1MHz)的上升沿輸出數(shù)據(jù),在接收端在同步時(shí)鐘的下降沿對(duì)輸入數(shù)據(jù)進(jìn)行接收采樣。在這個(gè)接收電路里檢測(cè)同步時(shí)鐘的下降沿是必不可少的。假設(shè)主時(shí)鐘-clk,同步時(shí)鐘-rck,同步數(shù)據(jù)-data。 有些人在邊沿檢測(cè)的時(shí)候就喜歡這樣做: 但是大家忽略了一種情況,就是clk與rck之間比沒(méi)有必然的同步關(guān)系,當(dāng)r
- 關(guān)鍵字: FPGA 邊沿檢測(cè)
Achronix開(kāi)設(shè)上海代表處以支持大中華地區(qū)對(duì)其FPGA產(chǎn)品的強(qiáng)勁需求
- Achronix今日宣布其已在上海開(kāi)設(shè)新的辦公室,以組建由工程與技術(shù)支持專業(yè)人員組成的本地團(tuán)隊(duì)。新辦公室的這支團(tuán)隊(duì)將與Achronix在全球其他地點(diǎn)的團(tuán)隊(duì)密切合作,為大中華地區(qū)的客戶提供支持。該辦公室位于上海張江高科技園區(qū)長(zhǎng)泰廣場(chǎng),所在區(qū)域?yàn)槲覈?guó)集成電路產(chǎn)業(yè)中心之一?! chronix在2017年的營(yíng)業(yè)收入將比上年增長(zhǎng)700%,使其成為2017年成長(zhǎng)最快的半導(dǎo)體公司之一;其快速增長(zhǎng)的營(yíng)業(yè)收入得益于客戶對(duì)最高性能、低功耗、可編程的基于FPGA的硬件加速解決方案的強(qiáng)勁需求。這些需求來(lái)自于諸如軟件定義網(wǎng)絡(luò)
- 關(guān)鍵字: Achronix FPGA
具有劃時(shí)代意義的芯片匯總,賽靈思FPGA和東芝NAND閃存在列
- 對(duì)大多數(shù)人來(lái)說(shuō),微芯片是一些長(zhǎng)著小小的金屬針,標(biāo)著看似隨機(jī)的字母或數(shù)字的字符串的黑盒子。但是對(duì)那些懂的人來(lái)說(shuō),有些芯片就像名人一樣站在紅毯上。有許多這樣的集成電路直接或間接地為改變世界的產(chǎn)品賦能,從而得到榮耀,也有一些芯片對(duì)整個(gè)計(jì)算環(huán)境造成了長(zhǎng)期的影響。也有一些,它們的雄心壯志失敗后成為警世的故事。 為了紀(jì)念這些偉大的芯片,并講述它們背后的人和故事,IEEE Spectrum 制作了這個(gè)“芯片名人堂”(Chip Hall of Fame)。登堂的是7
- 關(guān)鍵字: FPGA NAND
fpga-pwm介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473