<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga-spartan

          一種并行存儲(chǔ)器系統(tǒng)的FPGA實(shí)現(xiàn)

          • 圍繞小衛(wèi)星體積小、重量輕和價(jià)格低廉的特點(diǎn),一個(gè)多CPU共享內(nèi)存的系統(tǒng)(CPU仍然采用有相應(yīng)宇航級(jí)器件的8086)將是比較合適的選擇。同時(shí)為了提高共享內(nèi)存的數(shù)據(jù)通信帶寬,使其不成為整個(gè)系統(tǒng)的瓶頸,本文提出了一個(gè)用ASIC設(shè)計(jì)一個(gè)共享總線開關(guān)網(wǎng)絡(luò)(簡(jiǎn)稱SBSN,下同),組合成Omega網(wǎng)絡(luò)的方案,以消除對(duì)某一組內(nèi)存的總線競(jìng)爭(zhēng),實(shí)現(xiàn)多CPU對(duì)共享分組存儲(chǔ)系統(tǒng)的低位交叉并行訪問。
          • 關(guān)鍵字: 并行存儲(chǔ)器  多CPU共享內(nèi)存  FPGA  

          一個(gè)進(jìn)位保留加法陣列的HDL代碼生成器

          • 多加數(shù)的加法器是FPGA的一個(gè)比較常見的應(yīng)用。仿真對(duì)比了其三種實(shí)現(xiàn)方案的性能和所消耗資源,得出進(jìn)位保留加法陣列是首選方案。針對(duì)進(jìn)位保留加法陣列實(shí)現(xiàn)的復(fù)雜性給出了一個(gè)加法陣列的HDL代碼生成器,極大地簡(jiǎn)化了加法陣列的設(shè)計(jì)工作。
          • 關(guān)鍵字: HDL代碼生成器  加法器  FPGA  

          基于FPGA的IDE硬盤數(shù)據(jù)AES加解密研究與實(shí)現(xiàn)

          • 提出了基于FPGA對(duì)IDE硬盤數(shù)據(jù)進(jìn)行AES加解密的方法。對(duì)算法進(jìn)行了改進(jìn)和優(yōu)化,以降低加解密過程對(duì)IDE硬盤數(shù)據(jù)傳輸速度的影響。
          • 關(guān)鍵字: AES加解密  IDE  FPGA  

          面積優(yōu)先的分組密碼算法SMS4 IP核設(shè)計(jì)

          • 對(duì)新分組密碼算法SMS4進(jìn)行了FPGA實(shí)現(xiàn)。所設(shè)計(jì)的SMS4算法的IP核主要包括具有加解密功能的非流水線式數(shù)據(jù)通路和實(shí)時(shí)產(chǎn)生子密鑰的密鑰擴(kuò)展模塊,并且支持電子密碼本(ECB)和分組鏈接(CBC)兩種工作模式。提出了一種不含密鑰初始化的運(yùn)行模式,使解密吞吐率提高近一倍。
          • 關(guān)鍵字: 分組密碼  IP核  FPGA  

          基于FPGA的全數(shù)字鎖相環(huán)路的設(shè)計(jì)

          • 介紹了應(yīng)用VHDL技術(shù)設(shè)計(jì)嵌入式全數(shù)字鎖相環(huán)路的方法。詳細(xì)敘述了其工作原理和設(shè)計(jì)思想,并用可編程邏輯器件FPGA予以實(shí)現(xiàn)。
          • 關(guān)鍵字: VHDL  數(shù)字鎖相環(huán)  FPGA  

          基于FPGA和TMS320DM642的CCD圖像采集和處理系統(tǒng)硬件設(shè)計(jì)

          • 為能高速、有效、實(shí)時(shí)采集CCD視頻圖像,提出了一種實(shí)時(shí)視頻圖像采集和處理系統(tǒng)設(shè)計(jì)方案。重點(diǎn)介紹其硬件設(shè)計(jì)原理、關(guān)鍵電路的設(shè)計(jì),其主要功能是從CCD攝像頭輸出的模擬視頻信號(hào)中提取實(shí)時(shí)圖像,數(shù)字化后送入處理器作后期圖像處理和分析。
          • 關(guān)鍵字: CCD視頻  DM642  FPGA  圖像采集  

          利用FPGA技術(shù)實(shí)現(xiàn)數(shù)字通信中的交織器和解交織器

          • 介紹用FPGA實(shí)現(xiàn)數(shù)字通信中的交、解交織器的一種比較通用的方案,詳細(xì)說明了設(shè)計(jì)中的一些問題及解決辦法。還介紹了一種實(shí)現(xiàn)FPGA中信號(hào)延時(shí)的方法。
          • 關(guān)鍵字: 數(shù)字通信  交織器  FPGA  信號(hào)延時(shí)  

          基于FPGA的小型星載非制冷紅外成像系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

          • 根據(jù)內(nèi)編隊(duì)重力場(chǎng)衛(wèi)星紅外成像工作環(huán)境的溫度要求,選取了非制冷長(zhǎng)波紅外焦平面陣列探測(cè)器——UL 03 16 2,并在此基礎(chǔ)上進(jìn)行了系統(tǒng)的軟硬件設(shè)計(jì)。
          • 關(guān)鍵字: 非制冷紅外成像  MircoBlaze  FPGA  

          基于FPGA的高速并行Viterbi譯碼器的設(shè)計(jì)與實(shí)現(xiàn)

          • 針對(duì)319卷積編碼,提出一種Viterbi譯碼器的FPGA實(shí)現(xiàn)方案。該方案兼顧了資源消耗和譯碼效率,通過有效的時(shí)鐘和存儲(chǔ)介質(zhì)復(fù)用,實(shí)現(xiàn)了高速并行的譯碼功能,并利用Verilog語(yǔ)言在Xilinx ISE 6.2中進(jìn)行了建模仿真和綜合實(shí)現(xiàn)。
          • 關(guān)鍵字: 卷積編碼  Viterbi譯碼器  FPGA  

          FPGA加速三維CT圖像重建

          • 針對(duì)三維圖像重建的經(jīng)典算法(FDK算法)在FPGA上的加速,提出了并行無等待流水線的實(shí)現(xiàn)方法。實(shí)驗(yàn)結(jié)果表明,該方法獲得了較高的加速比。
          • 關(guān)鍵字: 三維圖像重建  FDK算法  FPGA  

          一種改進(jìn)Turbo碼譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn)

          • 提出了一種基于MAX-Log-MAP算法的更有效減小譯碼延時(shí)的方法,通過并行計(jì)算前向狀態(tài)度量和后向狀態(tài)度量,將半次迭代譯碼延時(shí)縮短一半,而譯碼性能沒有損失,同時(shí)也減小了硬件實(shí)現(xiàn)中的時(shí)序控制復(fù)雜度。
          • 關(guān)鍵字: Turbo碼  迭代譯碼  FPGA  

          基于FPGA的立體視頻轉(zhuǎn)換系統(tǒng)

          • 給出了以FPGA為核心、針對(duì)自由立體顯示器的立體視頻格式轉(zhuǎn)換系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)方法。詳細(xì)介紹了系統(tǒng)的硬件構(gòu)成和FPGA邏輯設(shè)計(jì),包括DVI控制、視頻格式轉(zhuǎn)換以及數(shù)據(jù)緩沖系統(tǒng)等。
          • 關(guān)鍵字: 視頻格式轉(zhuǎn)換  數(shù)據(jù)緩沖系統(tǒng)  FPGA  

          用FPGA實(shí)現(xiàn)優(yōu)化的指紋識(shí)別預(yù)處理算法

          • 在選取較優(yōu)化的指紋識(shí)別預(yù)處理算法的基礎(chǔ)上,根據(jù)算法的結(jié)構(gòu)選取具有并行處理、低功耗、速度快等特點(diǎn)的FPGA作為實(shí)現(xiàn)算法的基本器件。由于用FPGA實(shí)現(xiàn)復(fù)雜算法較傳統(tǒng)器件從思考角度和實(shí)現(xiàn)方向上都有很大區(qū)別,所以本次設(shè)計(jì)從新的方向來完成傳統(tǒng)的指紋處理的設(shè)計(jì)。
          • 關(guān)鍵字: 指紋識(shí)別  預(yù)處理  FPGA  

          基于FPGA的FIR濾波器的實(shí)現(xiàn)

          • 提出了一種采用現(xiàn)場(chǎng)可編程門陣列器件FPGA并利用窗函數(shù)法實(shí)現(xiàn)線性FIR數(shù)字濾波器硬件電路的方案,并以一個(gè)十六階低通FIR數(shù)字濾波器電路的實(shí)現(xiàn)為例說明了利用Xilinx公司XC4000系列芯片的設(shè)計(jì)過程。設(shè)計(jì)的電路通過軟件程序進(jìn)行了驗(yàn)證和硬件仿真,結(jié)果表明電路工作正確可靠,能滿足設(shè)計(jì)要求。
          • 關(guān)鍵字: FIR濾波器  窗函數(shù)  FPGA  

          IIR數(shù)字濾波器的FPGA仿真與實(shí)現(xiàn)

          • 采用自頂向下的模塊化設(shè)計(jì)思想,介紹了一種采用級(jí)聯(lián)結(jié)構(gòu)在FPGA上實(shí)現(xiàn)IIR數(shù)字濾波器的設(shè)計(jì)方案。設(shè)計(jì)IIR數(shù)字濾波器的二階節(jié),將二階節(jié)IIR數(shù)字濾波器級(jí)聯(lián)實(shí)現(xiàn)高階IIR數(shù)字濾波器,從而實(shí)現(xiàn)通過修改外圍參數(shù)來改變?yōu)V波器的頻率響應(yīng),根據(jù)不同的要求在不同規(guī)模的FPGA上加以實(shí)現(xiàn)。
          • 關(guān)鍵字: IIR數(shù)字濾波器  級(jí)聯(lián)結(jié)構(gòu)  FPGA  
          共6405條 80/427 |‹ « 78 79 80 81 82 83 84 85 86 87 » ›|

          fpga-spartan介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-spartan!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-spartan的理解,并與今后在此搜索fpga-spartan的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-SPARTAN    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();