<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-spartan

          基于指紋識別的大學(xué)生體育鍛煉管理系統(tǒng)

          • 一、項目概述1.1 引言人的指紋是生物特征之一。指紋識別是生物識別技術(shù)中最為成熟的, 其唯一性、穩(wěn)定性, 一直都被視為身份鑒別的可靠手段之一。在當今大學(xué)生活中,大學(xué)生的身體素質(zhì)逐漸達不到標準,需要學(xué)校引導(dǎo)學(xué)
          • 關(guān)鍵字: 指紋識別  FPGA  傳感器  特征點提取  

          使用FPGA實現(xiàn)高效并行實時上采樣

          • 采樣就是采集模擬信號的樣本。通常采樣指的是下采樣,也就是對信號的抽取。其實,上采樣和下采樣都是對數(shù)字信號進行重采,重采的采樣率與原來獲得該數(shù)字信號的采樣率比較,大于原信號的稱為上采樣,小于的則稱為下采
          • 關(guān)鍵字: FPGA    上采樣    FIR濾波器  

          基于AGC算法的音頻信號處理方法及FPGA實現(xiàn)

          • 隨著現(xiàn)代通信技術(shù)的廣泛使用,通信企業(yè)問的競爭不斷加劇,為提升自身的競爭優(yōu)勢,通信企業(yè)需要將其通信信號的質(zhì)量提升,并提高通信系統(tǒng)各項指標的穩(wěn)定性、安全性、高效性。在音頻信號處理方法及FPGA實現(xiàn)中,采用AGC
          • 關(guān)鍵字: AGC  FPGA  音頻信號處理  

          使用低成本FPGA硬件和IP方案加速顯示器設(shè)計

          • 不久以前,高清平板電視對普通消費者來說還是一個奢侈品。而現(xiàn)在,大多數(shù)一般收入家庭去購買一臺高清平板電視已非難事。應(yīng)對這一變化,面板廠家正在擴大產(chǎn)能去迎合市場需求并且鼓勵更多的人去購買這一顯示設(shè)備。市場
          • 關(guān)鍵字: ASSP  Spartan-3E  高清平板電視  

          等效時間采樣原理及基于FPGA的實現(xiàn)

          • 在現(xiàn)代電子測量、通訊系統(tǒng)以及生物醫(yī)學(xué)等領(lǐng)域,經(jīng)常涉及對寬帶模擬信號進行數(shù)據(jù)采集和存儲,以便計算機進一步進行數(shù)據(jù)處理。為了對高速模擬信號進行不失真采集,根據(jù)奈奎斯特定理,采樣頻率必須為信號頻率的2倍以上,
          • 關(guān)鍵字: 數(shù)據(jù)采集  變頻   FPGA  等效時間采樣  寬帶模擬信號  

          基于FPGA的振動信號采集系統(tǒng)設(shè)計及實現(xiàn)

          • 針對機械設(shè)備運行中的振動監(jiān)控,設(shè)計振動信號采集系統(tǒng),提出了一種基于FPGA的振動信號采集系統(tǒng)的設(shè)計方案。重點闡述了系統(tǒng)硬件結(jié)構(gòu)組成、信號調(diào)理電路和數(shù)據(jù)采集模塊的設(shè)計,同時對A/D采樣的控制邏輯進行了討論。經(jīng)試驗驗證表明,該系統(tǒng)可達到采樣率10 K每秒、采集精度16位,能夠滿足實時性和精度要求。
          • 關(guān)鍵字: 加速度傳感器  振動信號  信號采集  FPGA  

          基于DSP Builder的CIC梳狀濾波器的設(shè)計

          • 摘要:CIC梳狀濾波器具有結(jié)構(gòu)簡單、規(guī)整,占用存儲量小,不需要乘法器,實現(xiàn)簡單且速度高等特點,在高速抽取或插值系統(tǒng)應(yīng)用廣泛。采用DSP Builder軟件工具,在Simulink平臺上構(gòu)建了一級4階CIC梳狀濾波器仿真模型,通
          • 關(guān)鍵字: DSP Builder  FPGA  CIC梳狀濾波器  仿真模型  

          便攜式邏輯分析儀的設(shè)計與實現(xiàn)

          • 摘要 介紹一種16通道便攜式邏輯分析儀,通過FPGA將高速數(shù)據(jù)采樣并緩存,采用USB控制芯片和FPCA協(xié)同控制將數(shù)據(jù)通過USB接口發(fā)送到電腦的上位機上顯示,簡化了以往邏輯分析儀硬件電路部分,降低了邏輯分析儀的成本且便
          • 關(guān)鍵字: 邏輯分析儀  USB接口  FPGA  FIFO傳輸  

          基于VHDL的洗衣機控制器的設(shè)計

          • 摘要:為降低設(shè)計成本,縮短設(shè)計周期,提出一種基于VHDL的洗衣機控制器的設(shè)計方案。該方案采用模塊化的設(shè)計思想,并使用狀態(tài)機完成控制模塊的設(shè)計。整個系統(tǒng)在QuartusⅡ開發(fā)平臺上完成設(shè)計、編譯和仿真,并在FPGA硬件
          • 關(guān)鍵字: 洗衣機控制器  狀態(tài)機  FPGA  VHDL  QuartusⅡ  

          基于FPGA的水聲信號采集與存儲系統(tǒng)設(shè)計

          • 摘要:為實現(xiàn)對水聲信號的多通道同步采集并存儲,提出了一種基于FPGA的多通道信號同步采集、高速大容量實時存儲的系統(tǒng)設(shè)計方案,并完成系統(tǒng)的軟硬件設(shè)計。該系統(tǒng)的硬件部分采用模塊化設(shè)計,通過FPGA豐富的外圍接口實
          • 關(guān)鍵字: FPGA  水聲信號  同步采集  高速存儲  

          使用新型 Virtex FPGA 開發(fā)小型軟件無線電平臺:SFF SDR

          • SFF SDR(小型軟件定義無線電)開發(fā)平臺是一種模塊化的 RF/IF/基帶平臺(圖 1 和圖 2)。該平臺展示了 Xilinx 和德州儀器 (Texas Instruments, TI) 的最新芯片產(chǎn)品以及最新高級設(shè)計流程和軟件架構(gòu)。 這個平臺還為手持設(shè)備
          • 關(guān)鍵字: Virtex  FPGA  SFF  SDR    

          能實現(xiàn)360度無死角的最牛安全駕駛汽車環(huán)視系統(tǒng)設(shè)計

          • 一. 項目概述隨著當前國民經(jīng)濟的快速發(fā)展和人民生活水平的提高,越來越多的家庭擁有汽車作為代步工具,如何安全便捷地泊好車成為了眾多駕駛者共
          • 關(guān)鍵字: Xilinx  FPGA  安全駕駛  汽車環(huán)視  

          通過FPGA設(shè)計安全的高級輔助駕駛系統(tǒng)

          • 隨著道路上汽車數(shù)量的增加,我們需要更多的技術(shù)來進一步減少交通事故。過去幾年,基于雷達和攝像機的新系統(tǒng)功能的出現(xiàn)使駕駛更加安全。很多高級輔助駕駛系統(tǒng)(ADAS)應(yīng)用,如自動巡航控制、道路偏離報警、交通信號標志
          • 關(guān)鍵字: FPGA  駕駛系統(tǒng)  汽車電子  

          基于MSP430與FPGA的多功能數(shù)字頻率儀設(shè)計*

          • 本文采用以FPGA為主,MSP430為輔的框架系統(tǒng)處理方式設(shè)計了多功能數(shù)字頻率儀。該裝置采用低頻直接測周期,高頻等精度多周期同步測量的方法,通過進一步優(yōu)化標準時鐘頻率的設(shè)置,克服了傳統(tǒng)測頻方法在高精度要求方面的缺陷。將MSP430作為控制處理核心、FPGA作為信號處理單元,將高效控制與快速運算能力相結(jié)合,實現(xiàn)正弦波頻率、兩路方波信號時間間隔以及矩形脈沖占空比的測量。測試表明,該裝置具有高精度、高穩(wěn)定性、裝配簡易和操作便利的特點。
          • 關(guān)鍵字: 多周期同步測量  標準時鐘頻率  占空比  FPGA  MSP430  201611  

          基于Cortex-M3的北斗二代基帶芯片設(shè)計

          • 我國自主研制的北斗衛(wèi)星導(dǎo)航系統(tǒng),日益在經(jīng)濟、軍事和民用領(lǐng)域得到越來越廣的應(yīng)用。本文提出并設(shè)計了基于Cortex-M3處理器的北斗接收機基帶處理芯片,設(shè)計了時域頻域二維并行捕獲模塊,同時闡述了基于Cortex-M3處理器的控制流程,包括對捕獲引擎、跟蹤引擎的調(diào)度,電文解調(diào)和定位解算等。本設(shè)計最后在FPGA上完成原型驗證,定位結(jié)果符合算法預(yù)期。
          • 關(guān)鍵字: 北斗衛(wèi)星導(dǎo)航系統(tǒng)  Cortex-M3  FPGA  201611  
          共6405條 95/427 |‹ « 93 94 95 96 97 98 99 100 101 102 » ›|

          fpga-spartan介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-spartan!
          歡迎您創(chuàng)建該詞條,闡述對fpga-spartan的理解,并與今后在此搜索fpga-spartan的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-SPARTAN    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();