<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-to-asic

          Achronix宣布任命江柏漢為全球銷售副總裁

          • 高性能現(xiàn)場可編程邏輯門陣列(FPGA)和嵌入式FPGA(eFPGA)半導體知識產(chǎn)權(quán)(IP)領(lǐng)域的領(lǐng)導性企業(yè)Achronix半導體公司宣布:公司已任命江柏漢先生為全球銷售副總裁。江先生為Achronix帶來了超過30年的半導體產(chǎn)品銷售經(jīng)驗,并將領(lǐng)導Achronix全球銷售組織體系。在加入Achronix之前,江先生曾在Marvell半導體公司擔任銷售副總裁兼中國區(qū)總經(jīng)理并常駐上海。在Marvell,江先生通過贏得一些戰(zhàn)略性的項目和提高市場份額,成功地加快了公司業(yè)務(wù)的增長,同時對多項收購和資產(chǎn)剝離進行了整合和
          • 關(guān)鍵字: Achronix  FPGA  

          萊迪思FPGA助力聯(lián)想新一代網(wǎng)絡(luò)邊緣AI體驗

          • 萊迪思半導體宣布其CrossLink-NX FPGA和專為AI優(yōu)化的軟件解決方案,將用于聯(lián)想最新的ThinkPad X1系列筆記本電腦中。全新的聯(lián)想ThinkPad產(chǎn)品系列采用萊迪思充分整合的客戶端硬件和軟件解決方案,能夠在不損失效能或電池使用時間的情況下提供優(yōu)化的使用者體驗,包括沉浸式互動、更好的隱私保護和更高效的協(xié)作。 萊迪思FPGA助力聯(lián)想新一代網(wǎng)絡(luò)邊緣AI體驗萊迪思營銷和業(yè)務(wù)發(fā)展副總裁Matt Dobrodziej表示:「我們的AI優(yōu)化解決方案產(chǎn)品旨在滿足希望實現(xiàn)更高智能的各種網(wǎng)絡(luò)邊緣應(yīng)
          • 關(guān)鍵字: 萊迪思  FPGA  聯(lián)想  邊緣AI  

          基于FPGA的柔性應(yīng)變測量裝置設(shè)計

          • 針對固體火箭發(fā)動機推進劑藥柱應(yīng)變量大、高頻振動時應(yīng)變不易測量的問題,基于FPGA和柔性應(yīng)變計設(shè)計了柔性應(yīng)變測量裝置。柔性應(yīng)變計的測量范圍大,可以測量雙向應(yīng)變,解決了推進劑藥柱應(yīng)變測量的難題。FPGA具有實時性高、并行運行的優(yōu)點,解決了多路應(yīng)變實時采集的難題。該應(yīng)變測量裝置還可用于其他高分子材料的應(yīng)變測量。
          • 關(guān)鍵字: 推進劑  柔性應(yīng)變計  FPGA  高頻振動  高速采集  202111  

          AI與機器學習發(fā)展迅速,F(xiàn)PGA可提供高能效和靈活性

          • 1? ?為什么AI/ML發(fā)展如此迅速?多年來,人工智能(AI)/機器學習(ML)市場一直以指數(shù)級的速度快速增長,其解決方案遍布我們周圍,從機器人和其他機械系統(tǒng)的預測故障算法、電子商務(wù)中的購買行為建議、自動駕駛車輛的目標檢測、電子交易中的風險緩解到DNA測序等等,我們身邊有各種各樣的解決方案,示例不勝枚舉。那么,為什么AI/ML發(fā)展如此迅速呢?據(jù)IDC、Gartner和其他市調(diào)機構(gòu)的分析,全球大約80%的數(shù)據(jù)是非結(jié)構(gòu)化數(shù)據(jù)。電子郵件、照片、語音郵件、視頻和許多其他數(shù)據(jù)源每天都在堆積。無論
          • 關(guān)鍵字: AI  機器學習  FPGA  

          一種基于FPGA的BiSS編碼器解碼器設(shè)計

          • BiSS協(xié)議是一種高速同步串行通信協(xié)議,使用BiSS協(xié)議的編碼器有利于提高伺服控制系統(tǒng)的動態(tài)性能,在高精度絕對式編碼器中應(yīng)用廣泛。本文在分析BiSS協(xié)議數(shù)據(jù)幀特點的基礎(chǔ)上,利用FPGA設(shè)計了BiSS協(xié)議編碼器解碼器,采集了BiSS協(xié)議編碼器位置數(shù)據(jù)和總線波形,通過與DSP聯(lián)合使用,基于BiSS協(xié)議編碼器對永磁同步電機的動態(tài)性能進行了驗證,結(jié)果表明該設(shè)計的合理性。
          • 關(guān)鍵字: BiSS  FPGA  編碼器  DSP  202108  

          基于FPGA的一種DDR4存儲模塊設(shè)計

          • 5G通信的主要特征包括“高速率、大帶寬”,為了滿足高速率、大帶寬數(shù)據(jù)的傳輸要求,需要一種存儲技術(shù)對數(shù)據(jù)進行存儲。本文就存儲技術(shù)結(jié)合DDR4協(xié)議,設(shè)計了一種DDR4傳輸機制,本研究采用高性能的XCVU9P系列的FPGA芯片作為控制芯片,使用其內(nèi)部自帶的DDR4 SDRAM(MIG)IP核進行例化核設(shè)計。經(jīng)過驗證,實現(xiàn)在250 MHz時鐘下對DDR4 SDRAM的讀/寫操作,數(shù)據(jù)無丟失,能夠保證高速率、大帶寬數(shù)據(jù)正常傳輸,該傳輸機制具有良好的可靠性、適用性及有效性。
          • 關(guān)鍵字: DDR4  高速率  大帶寬  FPGA  202108  

          毫米波5G接收機多速率數(shù)據(jù)設(shè)計與研究

          • 針對5G毫米波通信宏基站、微基站等設(shè)備的研發(fā)、生產(chǎn)、預認證、維修保障等測試需求,設(shè)計一款可應(yīng)用于“5G新基建”通信設(shè)備產(chǎn)業(yè)鏈多環(huán)節(jié)所需儀表的高效多速率信號接收機處理模塊。采用先進的并行多相濾波技術(shù)和任意速率比FFT處理技術(shù),基于FPGA算法平臺實現(xiàn)毫米波5G接收機多路信號接收時域/頻域并行變速率處理邏輯電路,提高5G復雜波形接收機信號解析的實時性。實驗結(jié)果表明,該電路能高效完成5G復雜波形接收機信號的時域/頻域解析,適合作為毫米波5G接收機多速率數(shù)據(jù)處理實施方案,滿足毫米波5G接收機的功能設(shè)計要求。
          • 關(guān)鍵字: FPGA  5G  毫米波  接收機  202105  

          基于EG4A20BG256和AD7403的電流采樣電路設(shè)計

          • AD7403是一種Σ-Δ型模數(shù)轉(zhuǎn)換器,廣泛應(yīng)用于需要電氣隔離的伺服控制電機相電流采集場合。EG4A20BG256是一種國產(chǎn)FPGA,適用于伺服控制系統(tǒng)信號采集﹑接口擴展等應(yīng)用場景。本文基于EG4A20BG256 FPGA設(shè)計了AD7403模數(shù)轉(zhuǎn)換器接口電路,采集永磁同步電機相電流,并與伺服控制電路內(nèi)霍爾電流傳感器和DSP采樣結(jié)果進行了對比。結(jié)果表明,EG4A20BG256 FPGA可以通過AD7403模數(shù)轉(zhuǎn)換器實現(xiàn)對永磁同步電機相電流的準確采集。
          • 關(guān)鍵字: AD7403  EG4A20BG256  FPGA  DSP  永磁同步電機  202105  

          衛(wèi)星導航信號多通道隔離轉(zhuǎn)換測量顯示系統(tǒng)的設(shè)計實現(xiàn)

          • 設(shè)計并實現(xiàn)了一種BD/GPS衛(wèi)星導航信號多通道隔離轉(zhuǎn)換測量顯示系統(tǒng)。該系統(tǒng)將一路輸入的BD/GPS信號通過功分器轉(zhuǎn)換為等量的四路隔離輸出信號,經(jīng)FPGA解析后實時顯示在電腦屏幕上,為BD/GPS信號的使用提供直觀的數(shù)據(jù)基礎(chǔ)。
          • 關(guān)鍵字: BD/GPS  FPGA  功分器  隔離  202107  

          一種BiSS協(xié)議的編碼器數(shù)據(jù)讀取方法

          • 摘要:針對目前BiSS協(xié)議編碼器數(shù)據(jù)讀取多采用FPGA實現(xiàn)的實際情況,文中介紹一種基于XMC4500微控制器的BiSS協(xié)議編碼器數(shù)據(jù)讀取實現(xiàn)方案。采用該方案,可將使用BiSS協(xié)議編碼器的伺服系統(tǒng)控制電路常用的DSP+FPGA雙控制器架構(gòu)方式簡化為XMC4500單控制器方式,在一定程度上降低了硬件成本和開發(fā)難度。用該方案采集BiSS協(xié)議編碼器數(shù)據(jù)的實物平臺,使用LabVIEW顯示對讀取的數(shù)據(jù),并與電機自帶增量編碼器值進行對比,同時記錄BiSS協(xié)議編碼器實際數(shù)據(jù)波形圖,結(jié)果表明,該方案具有較高的采樣速率和較好
          • 關(guān)鍵字: 202106  BiSS  XMC4500  DSP  FPGA  LabVIEW  

          5G NR小區(qū)搜索算法的研究及FPGA實現(xiàn)

          • 隨著移動通信的高速發(fā)展,5G NR通信已經(jīng)進入我們的日常生活,5G系統(tǒng)對信息傳輸制訂了全新標準,基于5G NR的小區(qū)搜索相對于長期演進(LTE)而言,對同步信號進行了重新定義。文章詳細分析了5G NR系統(tǒng)的主輔同步信號(PSS&SSS),對其新增內(nèi)容進行了研究,提出了適用于5G NR系統(tǒng)的小區(qū)搜索算法,使用MATLAB軟件對該算法的性能進行了仿真分析,最后在FPGA上實現(xiàn)開發(fā)應(yīng)用。
          • 關(guān)鍵字: 5G NR  FPGA  小區(qū)搜索  PSS  SSS  202105  

          賽靈思:以更高AI效能功耗比 支持邊緣運算自主

          • 邊緣運算主要包含以下四個部分,低時延、AI算力、低功耗以及安全和保密,這四者是邊緣自主非常重要的組成部分,也是邊緣區(qū)別于工業(yè)和IoT的一個主要特點,也就是用運算資源來支持邊緣的自主,使它能夠獨立于云端。 賽靈思Versal AI Edge系列資深產(chǎn)品線經(jīng)理 Rehan Tahir賽靈思Versal AI Edge系列高級產(chǎn)品線經(jīng)理Rehan Tahir指出,當賽靈思在2018年引入Versal ACAP的時候,首先推出的是Versal Core和Prime系列,用于云端和網(wǎng)絡(luò),然后推出了Vers
          • 關(guān)鍵字: 賽靈思  FPGA  ADAS  

          5G毫米波基帶數(shù)據(jù)傳輸?shù)难芯颗c實現(xiàn)

          • 隨著通信技術(shù)的快速發(fā)展,5G已經(jīng)正式商用,5G的6G以下波段對傳輸有很高的要求,在6G以上的毫米波段要求的信號帶寬更大,數(shù)據(jù)傳輸速率更高,高速大帶寬信號要求基帶信號處理的速度將大大增加,對極高速數(shù)據(jù)流的實時處理和解析使測試變得更加困難,本文主要是研究與設(shè)計毫米波基帶數(shù)據(jù)的傳輸與實現(xiàn):前端DA的研究與設(shè)計、傳輸鏈路的FPGA實現(xiàn)以及毫米波數(shù)據(jù)的DSP接收處理過程,最后把實現(xiàn)流程成功應(yīng)用到5G測試儀表之中,驗證了設(shè)計的正確性。
          • 關(guān)鍵字: 202104  毫米波  FPGA  基帶數(shù)據(jù)  DSP  

          基于FPGA的數(shù)字和模擬信號合成的彩色液晶顯示器

          • 本文介紹了一款智能型高速模擬與數(shù)字信號合成的液晶顯示器。該顯示器采用雙FPGA作為主控芯片,利用視頻解碼芯片ADV7180將模擬信號解析為可供液晶屏顯示的RGB信號。
          • 關(guān)鍵字: 202104  FPGA  ADV7180  模擬與數(shù)字信號  

          賽靈思CEO:為FPGA提供一個更廣闊的施展舞臺

          • 作為第四任賽靈思的CEO,上任三年多的Victor Peng在交易后首次面對中國的媒體時,除了總結(jié)自己上任三年來的成績之外,更是重點的回應(yīng)了對合并后企業(yè)的愿景
          • 關(guān)鍵字: 賽靈思  FPGA  AMD  
          共6761條 20/451 |‹ « 18 19 20 21 22 23 24 25 26 27 » ›|

          fpga-to-asic介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
          歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-to-ASIC    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();