<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-to-asic

          FPGA的技術(shù)市場特點

          • 本文通過對FPGA行業(yè)主要的市場調(diào)查公司、供應(yīng)商和第三方合作伙伴的訪問,力圖揭示FPGA近期的市場特點及發(fā)展態(tài)勢。
          • 關(guān)鍵字: Xilinx  FPGA  Altera  Actel  Lattice  Altium  Gartner  200911  

          可編程邏輯器件向?qū)S脴藴十a(chǎn)品目標邁進

          •   可編程邏輯器件(FPGA)一直以其設(shè)計靈活性以及現(xiàn)場可編程特性在市場上穩(wěn)穩(wěn)固守著一席之地,隨著半導(dǎo)體制造工藝的進步,器件集成度越來越高,其應(yīng)用也日益復(fù)雜。過去FPGA應(yīng)用對象主要是硬件設(shè)計人員,他們對器件本身的物理結(jié)構(gòu)及特性都有相當(dāng)?shù)牧私?,而如今系統(tǒng)集成工程師、DSP開發(fā)人員甚至嵌入式軟件工程師也都需要在可編程邏輯器件平臺上進行系統(tǒng)開發(fā),F(xiàn)PGA器件的復(fù)雜性對他們將是一大挑戰(zhàn)。   “目前的FPGA已經(jīng)和以前有很大不同,過去它只包含幾千個查找表用于膠合邏輯,僅僅作為嵌入式系統(tǒng)中的器件,而
          • 關(guān)鍵字: FPGA  DSP  

          基于FPGA的改進型分組交織器的設(shè)計與實現(xiàn)

          • Turbo碼是由法國人Berrou于1993年提出的一種性能優(yōu)越的信道編碼方案[1],其應(yīng)用已逐步推廣到衛(wèi)星通信、移動通信和計算機通信等領(lǐng)域。交織器作為Turbo碼編碼器中的重要組成部分,在Turbo碼的性能中起著至關(guān)重要
          • 關(guān)鍵字: FPGA  改進型  分組  交織器    

          Open-Silicon、MIPS和Virage Logic共同完成ASIC處理器設(shè)計

          •   Open-Silicon、業(yè)界標準處理器架構(gòu)與內(nèi)核領(lǐng)導(dǎo)廠商 MIPS 科技公司和Virage Logic 三家公司共同宣布,已成功開發(fā)一款測試芯片,充分展現(xiàn)出構(gòu)建高性能處理器系統(tǒng)的業(yè)界領(lǐng)先技術(shù)。該處理器測試芯片實現(xiàn)了1.1GHz的頻率速度,成功通過了65nm 芯片測試,使其成為65nm ASIC 中最快的處理器之一。同時,后續(xù)40nm器件的開發(fā)工作也已經(jīng)開始進行,目標是超過2.5GHz頻率,并提供超過5000 DMIPS的性能。這項開發(fā)計劃采用了Open-Silicon的CoreMAXTM技術(shù),以及超
          • 關(guān)鍵字: MIPS  ASIC  測試芯片  65nm  40nm  

          基于MEMS和FPGA的移動硬盤數(shù)據(jù)加解密系統(tǒng)

          • 隨著信息量的急劇增長,信息安全日益受到人們重視。一個完整的數(shù)據(jù)加解密系統(tǒng)應(yīng)該具備安全可靠的密碼認...
          • 關(guān)鍵字: MEMS強鏈  FPGA  USB  移動硬盤  加解密系統(tǒng)  

          Altera公司今天宣布推出Quartus II軟件9.1

          •   Altera公司今天宣布推出Quartus® II軟件9.1——在CPLD、FPGA和HardCopy® ASIC設(shè)計方面,業(yè)界性能和效能最好的軟件。與以前的軟件版本相比,Quartus II軟件9.1新特性和增強功能將編譯時間縮短了20%,編譯時間比競爭高密度40-nm和65-nm設(shè)計仍然快2到3倍。軟件新特性是快速重新編譯,對于較小的設(shè)計改動,這一特性大大縮短了編譯時間,而且還支持Altera最新發(fā)布的Cyclone®IV FPGA。   Quar
          • 關(guān)鍵字: Altera  Quartus  CPLD  FPGA  HardCopy  

          Altera今天發(fā)布Cyclone IV FPGA新系列

          •   Altera公司拓展其成功的Cyclone® FPGA系列并延續(xù)其收發(fā)器技術(shù)領(lǐng)先優(yōu)勢,于今天發(fā)布Cyclone IV FPGA新系列。在移動視頻、語音和數(shù)據(jù)訪問以及高質(zhì)量3D圖像對低成本帶寬需求的推動下,Cyclone IV FPGA系列增加了對主流串行協(xié)議的支持,不但實現(xiàn)了低成本和低功耗,而且還提供豐富的邏輯、存儲器和DSP功能。   Cyclone IV FPGA系列有兩種型號。Cyclone IV GX器件具有150K邏輯單元(LE)、6.5-Mbit RAM、360個乘法器,以及
          • 關(guān)鍵字: Altera  FPGA  Cyclone  

          基于FPGA的多通道串行A/D轉(zhuǎn)換器的控制器設(shè)計

          • 在低成本、多通道數(shù)據(jù)采集系統(tǒng)中,串行接口A/D轉(zhuǎn)換器得到了廣泛的應(yīng)用,但是通道的輪換以及串行數(shù)據(jù)的傳輸會降低數(shù)據(jù)采集的速度和CPU的工作效率。以ADS7844為例介紹基于FPGA和VHDI。語言的A/D控制器設(shè)計方法,并通過計算機時序仿真結(jié)果驗證了該控制器的正確性。該控制器具有輸入通道自動轉(zhuǎn)換、數(shù)據(jù)并行輸出等特點,提高了采集速度和CPU的工作效率。
          • 關(guān)鍵字: 轉(zhuǎn)換器  控制器  設(shè)計  A/D  串行  FPGA  通道  基于  轉(zhuǎn)換器  

          DS/FH混合擴頻接收機解擴及同步技術(shù)的FPGA實現(xiàn)

          • 研究采用編碼擴頻的DS/FH混合擴頻接收機的核心模塊――同步及解擴部分的FPGA實現(xiàn)結(jié)構(gòu)。將多種專用芯片的功能集成在一片大規(guī)模FPGA芯片上,實現(xiàn)了接收機的高度集成化、小型化。偽碼的串并混合捕獲算法及跳頻同步算法等均采用硬件完成,提高了捕獲速度。實驗結(jié)果證明該方案是正確可行的。
          • 關(guān)鍵字: 技術(shù)  FPGA  實現(xiàn)  同步  擴及  混合  擴頻  接收機  DS/FH  轉(zhuǎn)換器  

          基于FPGA的示波器圖文顯示系統(tǒng)的設(shè)計方案

          • 0引言FPGA(FieldProgrammableGateArray),即現(xiàn)場可編程門陣列是大規(guī)??删幊踢壿嬈骷?,可以取代現(xiàn)...
          • 關(guān)鍵字: FPGA  示波器  圖文顯示  Spartan-Ⅲ  

          Altera開始發(fā)售首款集成11.3-Gbps收發(fā)器的FPGA

          •   Altera公司 今天宣布,開始量產(chǎn)發(fā)售Stratix® IV GT EP4S100G2 FPGA,這是業(yè)界首款集成了11.3-Gbps收發(fā)器的FPGA。Stratix IV GT FPGA是目前唯一滿足100G以太網(wǎng)(GbE)和100G光傳送網(wǎng)(OTN)下一代成幀器、MAC、橋接和交換應(yīng)用高速帶寬需求的單芯片器件。通信系統(tǒng)設(shè)計人員利用Altera成熟可靠的高密度、高性能100G解決方案開發(fā)100G系統(tǒng),相對于ASIC、ASSP和目前其他的FPGA技術(shù),不但縮短了產(chǎn)品面市時間,而且還降低了風(fēng)險
          • 關(guān)鍵字: Altera  Stratix  FPGA  

          Arria II GX器件榮獲嵌入式系統(tǒng)編輯推薦獎評選“最佳FPGA產(chǎn)品獎”

          •   Altera公司今天宣布,近日在北京清華大學(xué)舉辦的高校電子論壇上, Arria® II GX FPGA獲得由《電子產(chǎn)品世界》(EEPW)雜志頒發(fā)的嵌入式系統(tǒng)編輯推薦獎評選“最佳FPGA獎”。   EEPW編輯團隊以及行業(yè)專家和工程師組成了評委會進行評選,同時通過網(wǎng)絡(luò)投票選出該獎項,二者比例分別為49%和51%。評委會一致同意推薦Arria II GX FPGA,在EEPW網(wǎng)站的投票中,該系列也是高票當(dāng)選。   EEPW執(zhí)行總編王瑩評論說:“Arria I
          • 關(guān)鍵字: Altera  Arria  FPGA  

          工程師賽車爆缸爆出明星創(chuàng)業(yè)企業(yè)

          •   并非只有宇宙才誕生于大爆炸。目前硅谷最火的汽車電子新創(chuàng)企業(yè) PLX Devices 也誕生于創(chuàng)始人的引擎爆炸。   PLX 最新的產(chǎn)品是一款能夠監(jiān)測汽油使用狀況,鼓勵節(jié)油駕駛的插入式器件。它源自公司 28 歲的首席執(zhí)行官 Paul Lowchareonkul 在駕車與奔馳賽車跑壞了引擎后發(fā)明的一個空氣燃油比測量儀。這兩款器件均采用了賽靈思 FPGA 平臺。   Lowchareonkul 對轎車和賽車始終保持著如火的激情。他在加州大學(xué)歐文分校就讀期間曾駕駛過一輛加大馬力的本田序曲 (Honda P
          • 關(guān)鍵字: Xilinx  FPGA 汽車電子  
          共6772條 353/452 |‹ « 351 352 353 354 355 356 357 358 359 360 » ›|

          fpga-to-asic介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
          歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-to-ASIC    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();