fpga-to-asic 文章 進入fpga-to-asic技術(shù)社區(qū)
基于FPGA和RTOS的嵌入式碼流分析設(shè)計方案

- 針對傳統(tǒng)數(shù)字視頻廣播系統(tǒng)碼流分析儀價格昂貴、使用不方便的問題,本文提出一種性價比較好的補充設(shè)計方案,它以通用的FPGA和RTOS為基礎(chǔ)、基于嵌入式硬件平臺來實現(xiàn)碼流分析功能。文中還闡述了碼流采集、碼流分析和信息顯示等多項關(guān)鍵技術(shù)。 碼流分析儀可用作數(shù)字電視設(shè)備的調(diào)試工具,如檢測MPEG編碼器、復(fù)用器、調(diào)制解調(diào)器等設(shè)備的輸入輸出碼流是否符合MPEG-2/數(shù)字電視廣播(DVB)標(biāo)準(zhǔn)等。作為標(biāo)準(zhǔn)檢驗設(shè)備,碼流分析儀是整個數(shù)字電視系統(tǒng)的不可缺少的重要設(shè)備。實際使用中的數(shù)字電視集成系統(tǒng)是一項龐大、復(fù)
- 關(guān)鍵字: 嵌入式 碼流分析 FPGA RTOS
用FPGA實現(xiàn)多路PWM輸出的接口設(shè)計與仿真

- 0 引言 在許多嵌入式系統(tǒng)的實際應(yīng)用中,需要擴展FPGA(現(xiàn)場可編程門陣列)模塊,將CPU實現(xiàn)有困難或?qū)崿F(xiàn)效率低的部分用FPGA實現(xiàn),如數(shù)字信號處理、硬件數(shù)字濾波器、各種算法等,或者利用FPGA來擴展I/O接口,如實現(xiàn)多路PWM(脈寬調(diào)制)輸出、實現(xiàn)PCI接口擴展等。通過合理的系統(tǒng)軟硬件功能劃分,結(jié)合優(yōu)秀高效的FPGA設(shè)計,整個嵌入式系統(tǒng)的效率和功能可以得到最大限度的提高。 在電機控制等許多應(yīng)用場合,需要產(chǎn)生多路頻率和脈沖寬度可調(diào)的PWM波形。本文用Altera公司FPGA產(chǎn)品開發(fā)工具Quar
- 關(guān)鍵字: FPGA 邏輯仿真 PWM
基于FPGA的PCB測試機硬件電路設(shè)計

- 引言 PCB 光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點,獲得兩點間電阻值對應(yīng)的電壓信號,通過電壓比較電路,測試出兩點間的電阻或通斷情況。 重復(fù)以上步驟多次,即可實現(xiàn)對整個電路板的測試。 由于被測試的點數(shù)比較多, 一般測試機都在2048點以上,測試控制電路比較復(fù)雜,測試點的查找方法以及切換方法直接影響測試機的測試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設(shè)計。 硬件控制系統(tǒng) 測試過程是在上位計算機的控制下
- 關(guān)鍵字: FPGA PCB 硬件電路 測試機
FPGA競爭好像在演戲(下)

- 你是否有過這樣的經(jīng)歷:見到一個人后,整個世界一下子明亮起來。所謂的“華堂升輝”、人們所說的“光彩照人”,連又聾又瞎的海倫?凱勒都說“點亮了我心中的明燈”。 如果你還沒有這樣的經(jīng)歷,建議你去接觸一下FPGA界的人士吧!在半導(dǎo)體業(yè)的星光大道上,F(xiàn)PGA行業(yè)絕對是個群星燦爛的領(lǐng)域。激發(fā)你獲得靈感。 筆者多年前去美國參加一個會議,整日浸泡在英語的海洋中,非常boring。因此當(dāng)采訪了A公司和Q公司的市場人員,深受震撼。他們都是高大健美,高高的鼻梁,深邃的眼睛,年齡三、四十,你隨便提
- 關(guān)鍵字: FPGA 半導(dǎo)體
嵌入式系統(tǒng)中IP協(xié)議用ASIC器件電路設(shè)計

- 設(shè)計并實現(xiàn)一個能完成IP協(xié)議功能的ASIC器件;討論器件的穩(wěn)定工作條件。任何數(shù)字化的工業(yè)設(shè)備都可以使用個IP協(xié)議器件直接連接到基于IP的網(wǎng)絡(luò)中。
- 關(guān)鍵字: 嵌入式系統(tǒng) IP ASIC
NI推出4種用于PXI平臺的新型R系列I/O模塊
- 2008年5月,美國國家儀器有限公司(簡稱NI)推出4種用于PXI平臺的新型R系列 I/O模塊,這些模塊都配備了高性能的Xilinx Virtex-5現(xiàn)場可編程門陣列(FPGA)芯片。NI PXI-7841R, PXI-7842R, PXI-7851R 和PXI-7852R模塊具有8個模擬輸入、8個模擬輸出和96個數(shù)字I/O通道,而且模擬輸入的速率比以前版本的R系列設(shè)備快3.5倍以上。這些新型模塊為工程師和科學(xué)家們提供了即時可用的硬件;不僅如此,這些硬件還可通過NI LabVIEW FPGA軟件進行圖
- 關(guān)鍵字: NI I/O模塊 FPGA 嵌入式 設(shè)計
Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC
- ? 為幫助設(shè)計人員提高集成度,進一步創(chuàng)新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領(lǐng)先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價,具有1330萬邏輯門。Alte
- 關(guān)鍵字: Altera 40-nm FPGA ASIC
多媒體處理器DM642及其在視頻監(jiān)控中的應(yīng)用

- 引 言 視頻監(jiān)控系統(tǒng)的設(shè)計方案有很多種,但是市場產(chǎn)品的主流一般選擇兩種方案:一是基于CPU和專用的視頻編解碼ASIC芯片。該方案選擇以ARM為核心的CPU和專用媒體處理芯片搭建。優(yōu)點是開發(fā)時間相對較短,但由于采用ASIC,靈活性較差,產(chǎn)品一旦定型,很難更改。二是采用面向媒體處理的專用DSP。其開發(fā)時間不長,優(yōu)點是由于算法是軟件代碼,所以可以不斷對產(chǎn)品性能進行升級,重復(fù)開發(fā)成本較低。由全球最大的DSP制造商德州儀器(TI)推出的TMS320DM642(以下簡稱DM642)作為一款高性價比、專用于多
- 關(guān)鍵字: 多媒體 處理器 視頻監(jiān)控 ASIC CPU DSP CCS DM642
一種ARM+DSP協(xié)作架構(gòu)的FPGA驗證實現(xiàn)

- 介紹了以ARM+DSP體系結(jié)構(gòu)為基礎(chǔ)的FPGA實現(xiàn)。在其上驗證應(yīng)用算法,實現(xiàn)了由ARM負(fù)責(zé)對整個程序的控制,由DSP負(fù)責(zé)對整個程序的計算,最大程度地同時發(fā)揮了ARM和DSP的各自優(yōu)勢。 ARM通用CPU及其開發(fā)平臺,是近年來較為流行的開發(fā)平臺之一,而由ARM+DSP的雙核體系結(jié)構(gòu),更有其獨特的功能特點:由ARM完成整個體系的控制和流程操作,由DSP完成具體的算法和計算處理。這樣,不但可以充分地發(fā)揮ARM方便的控制優(yōu)勢,同時又能最大限度地發(fā)揮DSP的計算功能。這在業(yè)界已逐漸成為一種趨勢。 本
- 關(guān)鍵字: ARM DSP FPGA 軟硬件協(xié)同驗證 SoC
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
