fpga-to-asic 文章 進入fpga-to-asic技術社區(qū)
基于軟件的GPS接收機本地系統(tǒng)
- 0引言 對于一個普通的GPS(全球定位系統(tǒng))接收機來說,其對信號的捕獲和追蹤均由硬件進行處理,主要是用ASIC(專用集成電路)實現(xiàn)。用ASIC的主要好處之一是它的有效性,能夠?qū)PS信號進行有效處理,但它的造價較高,而目前GPS技術還在高速發(fā)展,各種算法還在不斷研究,如果都用ASIC來實現(xiàn),顯然并不現(xiàn)實。而使用軟件來模擬搭建GPS的接收系統(tǒng),不但可以方便地對現(xiàn)有的一些算法進行比較,而且也能快速地應用到實際中。在該系統(tǒng)中,用A/D轉(zhuǎn)換器將輸入的模擬信號數(shù)字化,然后交由軟件接收機處理,由此重構(gòu)的系統(tǒng)
- 關鍵字: GPS ASIC A/D轉(zhuǎn)換器 MATLAB
雙Nios II軟核在嵌入式系統(tǒng)中的應用
- 引 言 SOPC(System On Programmable Chip)即可編程片上系統(tǒng),或者說是基于大規(guī)模FPGA的單片系統(tǒng),是美國Altera公司于2000年提出的。它將處理器、存儲器、I/O口、LVDS、CDR等系統(tǒng)設計需要的功能模塊集成到一個PLD器件上,將其構(gòu)建成一個可編程的片上系統(tǒng);具有靈活的設計方式,可裁減、可擴充、可升級,并具備軟硬件在系統(tǒng)可編程的功能。由于SOPC系統(tǒng)具有靈活的設計方式、高效的開發(fā)手段、廉價的設計成本,可以實現(xiàn)過去不可能實現(xiàn)的更高的系統(tǒng)性能,因此它在通信和工業(yè)
- 關鍵字: Nios FPGA SOPC 嵌入式 視頻點播 VOD
Catalyst新型5通道電壓監(jiān)控器降低系統(tǒng)成本節(jié)約板基空間
- Catalyst半導體繼續(xù)快速擴展電壓監(jiān)控產(chǎn)品線,為微處理器、微控制器,ASIC器件和其它系統(tǒng)處理器的應用新增一款高精度超低功耗5通道監(jiān)控器件。5通道電壓監(jiān)控被整合于一個小尺寸的8引腳MSOP封裝之內(nèi),CAT885能有效降低系統(tǒng)成本、節(jié)約電路板空間。 CAT885具備低有效漏極開路輸出及手動復位輸入的特點,可針對各種電子產(chǎn)品完成系統(tǒng)復位和監(jiān)控功能。CAT885可以監(jiān)控多達5通道的系統(tǒng)電壓,若所有被監(jiān)控的電源電壓已經(jīng)超過額定電平值,并且隨后被啟動的器件內(nèi)部計時器超時溢出后,有效的復位輸出才會終止,
- 關鍵字: Catalyst 電壓監(jiān)控器 微處理器 微控制器 ASIC
從誘發(fā)地震原因反思節(jié)能還是最好的方式
- 5月12日,四川汶川大地震震驚了世界。有專家認為,誘發(fā)這次地震的原因可能與在該地震帶進行梯級水電開發(fā)有關。 十幾年來,尋找更多的能源成為各國的大事。目前的狀況是:化石燃料價格飛漲;太陽能、風能等可再生能源成熟還要等上數(shù)十年;生物燃料消耗的能源比化石燃料還要高,尤其糧食漲價更讓生物燃料前景黯淡;核能還不夠安全穩(wěn)定;燃料電池在試制,水能(水電站)帶來了氣候改變、地震…… 能源和環(huán)保,真是令全世界大傷腦筋!環(huán)境問題、經(jīng)濟問題、政治問題,自然災害、戰(zhàn)爭…&
- 關鍵字: 汶川 地震 能源 環(huán)保 Actel FPGA 低功耗
基于CPLD的USB下載電纜設計
- 引 言 隨著片上系統(tǒng)(SoC,System on Chip)時代的到來,包括復雜可編程邏輯器件(CPLD,Complex ProgrammableLogic Devi(e)和現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)的可編程邏輯器件(具有在系統(tǒng)可再編程的獨特優(yōu)點),應用越來越廣泛。這給用于可編程邏輯器件編程的下載電纜提出了更高的要求。 本文研究基于IEEEll49.1標準的USB下載接口電路的設計及實現(xiàn)。針對Altera公司的FPGA器件Cy-
- 關鍵字: CPLD USB FPGA 下載電纜 SoC
千兆高速采集系統(tǒng)的硬件電路設計
- 1 ADC08D1000的結(jié)構(gòu) ADC08D1000是NS(National Semiconductor,國家半導體)公司于2005年推出的雙通道低功耗的高速8位A/D轉(zhuǎn)換器,其最高單通道采樣頻率達l.3 GHz,全功率帶寬(FPBW)為1.7 GHz,在500 MHz標準信號輸入的情況下可以獲得7.4位的有效采樣位數(shù)。整個A/D轉(zhuǎn)換器用單電源1.9V供電,內(nèi)帶高質(zhì)量參考源和高性能采樣保持電路,每個通道均為差分輸入,采樣范圍可選為650 mV或870 mV(峰一峰值)。在高速數(shù)/模轉(zhuǎn)換系統(tǒng)中,有
- 關鍵字: 硬件電路 NS A/D轉(zhuǎn)換器 FPGA LVDS
VERISILICON加盟“功耗前鋒倡議”加速高級低功耗設計
- 世界級ASIC設計晶圓廠及定制解決方案供應商VeriSilicon Holdings Co., Ltd.(VeriSilicon)“已經(jīng)加盟功耗前鋒倡議”( Power Forward Initiative,PFI),計劃為其ASIC客戶提供基于通用功率格式(Common Power Format,CPF)的設計解決方案。 VeriSilicon采用Cadence低功耗解決方案,是業(yè)界領先的完整的設計流程,以Si2標準的CPF為基礎,貫穿邏輯設計、驗證、實現(xiàn)等技術。這種針
- 關鍵字: 晶圓 VeriSilicon ASIC 低功耗 CPF
外形似集成電路的完整 DC/DC 解決方案為基于 FPGA 的系統(tǒng)帶來切實益處
- FPGA工藝尺寸的進步和更加靈活的設計配置、以及基于FPGA的系統(tǒng)取得的進步已經(jīng)使FPGA制造商充滿信心地進入了以前由微處理器和ASIC供應商壟斷的市場。最近,Xilinx的VirtexTM和Altera的Stratix產(chǎn)品系列分別推出了新器件,進一步縮小了性能差距,再次提高了性能標準。盡管這些器件的通用和可配置性吸引了系統(tǒng)設計師,但是控制這些器件內(nèi)部工作方式的設計規(guī)則及其外部接口協(xié)議的復雜性導致需要廣泛的培訓、基準設計評估、設計仿真和驗證。因此,F(xiàn)PGA供應商提供了詳盡的硬件和固件支持,旨在幫助系統(tǒng)設計
- 關鍵字: DC/DC ,解決方案,F(xiàn)PGA
基于FPGA的高速流水線FFT算法實現(xiàn)
- 0 引言 有限長序列的DFT(離散傅里葉變換)特點是能夠?qū)㈩l域的數(shù)據(jù)離散化成有限長的序列。但由于DYT本身運算量相當大,限制了它的實際應用。FFT(快速傅里葉變換)算法是作為DFT的快速算法提出,它將長序列的DFT分解為短序列的DFT,大大減少了運算量,使得DFT算法在頻譜分析、濾波器設計等領域得到了廣泛的應用。 FPGA(現(xiàn)場可編程門陣列)是一種具有大規(guī)??删幊涕T陣列的器件,不僅具有專用集成電路(ASIC)快速的特點,更具有很好的系統(tǒng)實現(xiàn)的靈活性。FPGA可通過開發(fā)工具實現(xiàn)在線編程。與C
- 關鍵字: FPGA FFT 集成電路 DFT
Altera Stratix III FPGA的LVDS I/O支持SGMII
- Altera公司今天宣布,Stratix® III FPGA在其LVDS I/O上支持串行千兆位介質(zhì)無關接口(SGMII)。Stratix III LVDS I/O的接口速率達到1.25 Gbps,滿足SGMII嚴格的抖動性能要求,支持不含收發(fā)器的三速以太網(wǎng)(10/100/1000 Mbps)接口。Stratix III FPGA是業(yè)界首款在LVDS引腳上支持千兆以太網(wǎng)SGMII的可編程邏輯器件,降低了每個器件的成本和功耗,提供更多的接口。 Stratix III FPGA的SGMII
- 關鍵字: Altera Stratix III FPGA SGMII 以太網(wǎng)
突發(fā)通信中Turbo碼的FPGA實現(xiàn)
- Turbo碼一種低信噪比條件下也能達到優(yōu)異糾錯性能的信道編碼。早期為了強調(diào)Turbo碼接近香農(nóng)限的優(yōu)異性能,研究的碼字度非常大[1~2],存在譯碼復雜度大、譯碼時延長等問題。突發(fā)數(shù)據(jù)通信以傳輸中小長度的數(shù)據(jù)報文業(yè)務為主,所以突發(fā)通信中的Turbo碼的碼長也是中等長度以下的。本文面向突發(fā)數(shù)據(jù)通信中的信道編碼應用,研究了短幀長Turbo碼編譯碼算法的FPGA實現(xiàn)。實現(xiàn)中采用了優(yōu)化的編譯碼算法,以降低譯碼復雜度和譯碼延時。最后仿真和測試了Turbo譯碼器的糾錯性能和吞吐量。 1 Turbo碼編碼器的F
- 關鍵字: Turbo FPGA RSC
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473