fpga-to-asic 文章 進入fpga-to-asic技術(shù)社區(qū)
FPGA在語音存儲與回放系統(tǒng)中的應用
- 1 引言 隨著數(shù)字信號處理器、超大規(guī)模集成電路的高速發(fā)展,語音記錄技術(shù)已從模擬錄音階段過渡到數(shù)字錄音階段。在數(shù)字化錄音技術(shù)中,壓縮后的語音數(shù)據(jù)有些存儲在硬盤中,有些存儲在帶有掉電保護功能的RAM或FLASH存儲器中。筆者介紹的語音存儲與回放系統(tǒng),未使用專用的語音處理芯片,不需要擴展接口電路,只利用FPGA作為核心控制器,就能完成語音信號的數(shù)字化處理,即實現(xiàn)語音的存儲與回放。 2 系統(tǒng)總體結(jié)構(gòu) 數(shù)字化語音存儲與回放系統(tǒng)的基本工作原理是將模擬語音信號通過模數(shù)轉(zhuǎn)換器(A/D)轉(zhuǎn)換成數(shù)字信號
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 數(shù)字信號處理器 FPGA 語音存儲 MCU和嵌入式微處理器
Synplicity:充分發(fā)揮FPGA的靈活性
- 當ASIC越來越不能適應靈活應用的需求以及通用產(chǎn)品對低成本的要求逐漸提升,F(xiàn)PGA大量蠶食曾經(jīng)ASIC的市場,每年都以超過兩位數(shù)的增長率發(fā)展。越來越多的設計將轉(zhuǎn)向FPGA,這其中還包括了很多ASIC設計工程師。隨著IC產(chǎn)業(yè)發(fā)展的光明前景,F(xiàn)PGA將以比ASIC更快的速度發(fā)展并呈現(xiàn)取代其的趨勢。在這樣的大市場環(huán)境下,以提供FPGA開發(fā)軟件為主的Synplicity公司得到了長足的發(fā)展,公司營業(yè)額從2002年的4560萬壯大到2006年的6300萬。 隨著FPGA技術(shù)的發(fā)展,越來越多的功能需要在
- 關(guān)鍵字: Synplicity FPGA
基于FPGA的數(shù)字閉環(huán)光纖陀螺儀模擬表頭設計
- 摘 要:光纖陀螺儀是一種用來測量角速度的傳感器。為了檢測調(diào)制解調(diào)電路是否符合設計要求,并提高陀螺的實際應用精度,本文設計了一種基于FPGA的光纖陀螺儀模擬表頭及其測試系統(tǒng),能有效地檢測調(diào)制解調(diào)電路的性能。 關(guān)鍵詞:光纖陀螺;模擬表頭;FPGA;Verilog HDL 光纖陀螺是激光陀螺的一種,是慣性技術(shù)和光電子技術(shù)緊密結(jié)合的產(chǎn)物。它利用Sagnac干涉效應,用光纖構(gòu)成環(huán)形光路,并檢測出隨光纖環(huán)的轉(zhuǎn)動而產(chǎn)生的兩路超輻射光束之間的相位差,由此計算出光纖環(huán)旋轉(zhuǎn)的角速度。光纖陀螺儀主要由兩個部分組
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 光纖陀螺 模擬表頭 FPGA MCU和嵌入式微處理器
用FPGA設計軟件無線電和調(diào)制解調(diào)器
- 本文以16-QAM RF發(fā)射數(shù)據(jù)泵的設計為例,介紹利用FPGA設計數(shù)字濾波器的技巧和器件選擇方法,說明執(zhí)行分布式計算時FPGA比DSP的優(yōu)越之處。 所有數(shù)字邏輯的基本結(jié)構(gòu) 16-QAM調(diào)制器 編碼和碼元映射 平方根升余弦濾波器 設計技巧 5 MHz載波 分布式計算(DA)技術(shù) 濾波器的實現(xiàn) 用現(xiàn)場可編程門陣列(FPGA)設計軟件無線電和調(diào)制解調(diào)器可與DSP芯片媲美。雖然FPGA可輕而易舉地實現(xiàn)卷積編碼器等復雜邏輯功能,但在實現(xiàn)大量復雜計算方面卻有很
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 FPGA 無線電 調(diào)制解調(diào)器 MCU和嵌入式微處理器
FPGA的SoC和專用化趨勢
- 過去一年中,F(xiàn)PGA巨頭賽靈思(Xilinx)在中國大舉構(gòu)建生態(tài)系統(tǒng),其速度和力度讓人吃驚。2006年末,賽靈思公司董事會主席、總裁兼CEOWimRoelandts來華宣布了“促進中國電子設計創(chuàng)新”的在華發(fā)展戰(zhàn)略,主要內(nèi)容包括加強客戶支持力度、建立良好生態(tài)網(wǎng)絡、投資新興半導體公司以及培養(yǎng)未來工程設計人才,拉開了賽靈思在中國大舉擴張的序幕。 隨后,賽靈思宣布設立了金額達7500萬美元的亞太區(qū)技術(shù)基金,投資那些基于可編程邏輯、為重點行業(yè)開發(fā)創(chuàng)新應用的公司。2007年,賽靈思又分別在上海張江和江蘇無錫
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 FPGA SoC MCU和嵌入式微處理器
SOPC中自定義外設和自定義指令性能分析
- 引言 NiosII是一個嵌入式軟核處理器,除了可以根據(jù)需要任意添加已經(jīng)提供的各種外設以外,用戶還可以通過定制自定義外設和自定義指令的方式來滿足各種應用需求。定制用戶外設和用戶指令是使用NiosII嵌入式軟核處理器的重要特征。定制的用戶外設能夠以“硬件加速器”的形式實現(xiàn)各種各樣用戶要求的功能;同時定制的用戶指令,可以把一個復雜的標準指令序列簡化為一條用硬件實現(xiàn)的單個指令,以增強對實時軟件算法的處理能力。近來,隨著國內(nèi)SOPC開發(fā)的逐步深入,這兩者的性能開始成為一個關(guān)注的焦點。本文通過CRC32對S
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 SOPC 自定義指令 SoC ASIC
FPGA加速滲透非傳統(tǒng)應用領(lǐng)域
- 自從1985年首款FPGA器件誕生以來,F(xiàn)PGA產(chǎn)業(yè)一方面修煉內(nèi)功——從技術(shù)上來說,工藝從2μm發(fā)展到65nm,晶體管數(shù)量從8.5萬個增長到10億個以上;另一方面向外擴張——應用領(lǐng)域從最初的通信業(yè)不斷向消費電子、汽車、工業(yè)控制等滲透,同時在不斷“蠶食”DSP、ASIC、ASSP和嵌入式處理器的市場。如今,Xilinx、Altera和Actel等FPGA產(chǎn)業(yè)的領(lǐng)導廠商也不再是20多年前的孤軍奮戰(zhàn),在其周圍,F(xiàn)PGA開發(fā)和應用的生態(tài)系統(tǒng)已然初步形成,大大促進了FPGA產(chǎn)業(yè)的發(fā)展。 “非傳統(tǒng)”應用領(lǐng)域
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 FPGA 晶體管 DSP MCU和嵌入式微處理器
基于FPGA的圖像邊緣檢測
- 引言 圖像邊緣檢測是圖像處理的一項基本技術(shù),在工業(yè)、醫(yī)學、航天和軍事等領(lǐng)域有著廣泛的應用。圖像處理的速度一直是一個難題。雖然DSP具備指令流水線特性和很高的處理速度,但其速度仍然很受限制,而利用高速可編程邏輯器件FPGA/CPLD來設計圖像邊緣檢測器可以很好的克服這個問題,是一種全新的解決方案。 1 圖像邊緣檢測算法 用于圖像邊緣檢測的算法很多,諸如Rorberts算子、Sobel算子、Prewitt算子、Laplaceian算子等,由于Sobel算法只涉及到加法操作,并且可以取得很
- 關(guān)鍵字: 測試 測量 FPGA 圖像邊緣檢測 DSP MCU和嵌入式微處理器
FARADAY選擇CADENCE VOLTAGESTORM用于高級65納米低功耗簽收
- Cadence設計系統(tǒng)公司與領(lǐng)先的ASIC和硅智產(chǎn)(SIP)無晶圓IC設計公司智原科技宣布智原已經(jīng)采用Cadence® VoltageStorm® 功率分析技術(shù)進行低功耗簽收,并支持智原的尖端低功耗設計。智原使用VoltageStorm的靜態(tài)和動態(tài)功率分析檢驗其高級低功耗設計技術(shù),包括功率門控、去耦合電容優(yōu)化和多電源多電壓(MSMV)規(guī)劃。 智原有一套現(xiàn)成的功率分析解決方案,目前已經(jīng)成功發(fā)展到90納米級別。不過由于意識到了65納米及以下級別低功耗簽收帶來的新技術(shù)挑戰(zhàn),智原對目前市
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 Cadence IC ASIC MCU和嵌入式微處理器
GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列
- Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應用和設計人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。 GiDEL的PROCStar III開發(fā)系統(tǒng) 面向基于PCIe的嵌入式處理應用,GiDEL的PROCStar III開
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 Altera PROC FPGA MCU和嵌入式微處理器
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
