EEPW首頁(yè) >>
主題列表 >>
fpga-to-asic
fpga-to-asic 文章 進(jìn)入fpga-to-asic技術(shù)社區(qū)
基于FPGA的高速可變周期脈沖發(fā)生器的設(shè)計(jì)
- 1 引 言 要求改變脈沖周期和輸出脈沖個(gè)數(shù)的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運(yùn)用。采用數(shù)字器件設(shè)計(jì)周期和輸出個(gè)數(shù)可調(diào)節(jié)的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點(diǎn),本文采用Atelra公司的可編程芯片F(xiàn)PGA設(shè)計(jì)了一款周期和輸出個(gè)數(shù)可變的脈沖發(fā)生器。經(jīng)過(guò)板級(jí)調(diào)試獲得良好的運(yùn)行效果。 2 總體設(shè)計(jì)思路 脈沖的周期由高電平持續(xù)時(shí)間與低電平持續(xù)時(shí)間共同構(gòu)成,為了改變周期,采用兩個(gè)計(jì)數(shù)器來(lái)分別控制高電平持續(xù)時(shí)間和低電平持續(xù)時(shí)間。計(jì)數(shù)器采用可并行加載初始值的N位減法計(jì)數(shù)器。設(shè)定:當(dāng)要求的高電平
- 關(guān)鍵字: FPGA 單片機(jī) 脈沖發(fā)生器 嵌入式系統(tǒng)
FPGA所需的電源供應(yīng):深入分析
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: 美國(guó)國(guó)家半導(dǎo)體公司 FPGA DC/DC
基于FPGA的IDE硬盤(pán)接口卡的實(shí)現(xiàn)
- 引言 本文采用FPGA實(shí)現(xiàn)了IDE硬盤(pán)接口協(xié)議。系統(tǒng)提供兩套符合ATA-6規(guī)范的IDE接口,一個(gè)與普通IDE硬盤(pán)連接,另一個(gè)與計(jì)算機(jī)主板上的IDE接口相連。系統(tǒng)采用FPGA實(shí)現(xiàn)接口協(xié)議,完成接口數(shù)據(jù)的截獲、處理(在本文中主要是數(shù)據(jù)加密)和轉(zhuǎn)發(fā),支持PIO和Ultra DMA兩種數(shù)據(jù)傳輸模式。下面重點(diǎn)介紹用FPGA實(shí)現(xiàn)接口協(xié)議的方法。 1 IDE接口協(xié)議簡(jiǎn)介 1.1 IDE接口引腳定義 IDE(Integrated Drive Electronics)即“電子集成驅(qū)動(dòng)器”,又稱為ATA接口。表1列
- 關(guān)鍵字: FPGA IDE硬盤(pán) 單片機(jī) 嵌入式系統(tǒng) 存儲(chǔ)器
視頻監(jiān)控的數(shù)字革命
- 視頻監(jiān)控的歷史可以追溯到上個(gè)世紀(jì)的60年代。1965年,美國(guó)有媒體建議政府在公共場(chǎng)所安裝監(jiān)控?cái)z像頭,對(duì)犯罪進(jìn)行預(yù)防和監(jiān)控,到1969年第一個(gè)警用攝像頭出現(xiàn)在紐約市政大廳的周邊高樓上。到今天,監(jiān)控?cái)z像頭在全球任意一個(gè)大都市的公共場(chǎng)所都是隨處可見(jiàn)。 在這40年里,監(jiān)控系統(tǒng)經(jīng)歷了可錄像、CCD傳感器和數(shù)字多路技術(shù)三次革新,如今隨著數(shù)字技術(shù)的發(fā)展和網(wǎng)絡(luò)的普及,傳統(tǒng)的閉路電視(CCTV)和錄像系統(tǒng)的弊端日漸明顯,更加智能的IP數(shù)字視頻監(jiān)控成為大勢(shì)所趨。
- 關(guān)鍵字: ASIC DSP 工業(yè)控制 視頻監(jiān)控 工業(yè)控制
瑞薩推出用于汽車導(dǎo)航系統(tǒng)的高性能第三代SoC SH7775
- 瑞薩科技公司(Renesas Technology Corp.)宣布,推出適用于下一代汽車導(dǎo)航系統(tǒng)等高性能汽車信息系統(tǒng)的SoC解決方案SuperH™*1系列SH7775。樣品交付將于2007年7月從日本開(kāi)始。 SH7775集成了SuperH系列的頂級(jí)SH-4A CPU內(nèi)核,具有1GIPS的(每秒十億條指令)以上的高處理性能。該器件是一款高性能SoC(系統(tǒng)級(jí)芯片)產(chǎn)品,集成了許多汽車導(dǎo)航系統(tǒng)所需的全面外設(shè)功能。其中包括專為地圖繪制優(yōu)化的新開(kāi)發(fā)的圖形引擎、用于高水平繪圖處理的3D圖形引擎
- 關(guān)鍵字: SH7775 SoC 汽車導(dǎo)航系統(tǒng) 汽車電子 瑞薩 SoC ASIC 汽車電子
賽靈思推出新型完整FPGA解決方案
- 賽靈思公司宣布推出支持DDR2 SDRAM接口的低成本Spartan™-3A FPGA開(kāi)發(fā)套件、支持多種高性能存儲(chǔ)器接口(I/Fs)的Virtex™-5 FPGA 開(kāi)發(fā)平臺(tái)(ML-561) ,以及存儲(chǔ)器接口生成器(MIG)軟件1.7版本。這些完整的解決方案使FPGA用戶能夠快速實(shí)施并驗(yàn)證在不同數(shù)據(jù)速率和總線寬度下的專用存儲(chǔ)器接口設(shè)計(jì),從而加快產(chǎn)品的上市時(shí)間。 這些包括器件特性描述、數(shù)據(jù)輸入電路以及存儲(chǔ)器控制器的解決方案,均已在使用了美光科技公司(Micron Techn
- 關(guān)鍵字: FPGA 單片機(jī) 嵌入式系統(tǒng) 賽靈思
賽靈思推出65nm FPGA一周年:VIRTEX-5 FPGA率先實(shí)現(xiàn)量產(chǎn)
- 賽靈思公司日前隆重宣布,其屢獲殊榮的65nm Virtex-5 FPGA系列兩款器件LX50 和 LX50T最先實(shí)現(xiàn)量產(chǎn)。自2006年5月15日推出65nm Virtex-5 FPGA平臺(tái)以來(lái),賽靈思目前已向市場(chǎng)發(fā)售了三款平臺(tái)(LX、LXT和SXT)的13種器件,它們?yōu)榭蛻籼峁┝藷o(wú)需任何折衷的業(yè)界最高的性能、最低的功耗, 并擁有業(yè)界唯一內(nèi)建的PCI Express®™ 端點(diǎn)和千兆以太網(wǎng)模塊,以及業(yè)界最高的DSP性能。 賽靈思公司高級(jí)產(chǎn)品部執(zhí)行副總裁Iain Morris 表示
- 關(guān)鍵字: 65nm FPGA VIRTEX-5 單片機(jī) 嵌入式系統(tǒng) 賽靈思
Synplicity宣布推出突破性ASIC驗(yàn)證解決方案
- Synplicity 公司日前宣布推出其具有創(chuàng)新性的ASIC 與 ASSP 驗(yàn)證解決方案Identify® Pro。采用 Synplicity 的TotalRecall™ 技術(shù)的Identify Pro軟件為基于 FPGA 的 ASIC 與 ASSP原型設(shè)計(jì)提供了完全可視化,從而使設(shè)計(jì)人員能以接近于最終設(shè)備的運(yùn)行速度來(lái)查找、修改并驗(yàn)證功能故障。Id
- 關(guān)鍵字: ASIC Synplicity 電源技術(shù) 模擬技術(shù)
什么是FPGA?
- 什么是可編程邏輯? 在數(shù)字電子系統(tǒng)領(lǐng)域,存在三種基本的器件類型:存儲(chǔ)器、微處理器和邏輯器件。存儲(chǔ)器用來(lái)存儲(chǔ)隨機(jī)信息,如數(shù)據(jù)表或數(shù)據(jù)庫(kù)的內(nèi)容。微處理器執(zhí)行軟件指令來(lái)完成范圍廣泛的任務(wù),如運(yùn)行字處理程序或視頻游戲。邏輯器件提供特定的功能,包括器件與器件間的接口、數(shù)據(jù)通信、信號(hào)處理、數(shù)據(jù)顯示、定時(shí)和控制操作、以及系統(tǒng)運(yùn)行所需要的所有其它功能。 固定邏輯與可編程邏輯 邏輯器件可分為兩大類 – 固定邏輯器件和可編程邏輯器件。正如其命名一樣,固定邏輯器件中的電路是永久性的,它們完成一種
- 關(guān)鍵字: FPGA FPGA專題
Zarlink上市RF收發(fā)器SoC面向人體醫(yī)療器件
- 加拿大卓聯(lián)半導(dǎo)體(ZarlinkSemiconductorLimited)上市了面向植入人體的醫(yī)療器件的RF收發(fā)器SoC(系統(tǒng)芯片)“ZL70101”。主要用于心臟起搏器、心臟除顫器、藥泵和生理監(jiān)測(cè)儀。配備最高數(shù)據(jù)處理速度為800kbit/秒的MAC(MediaAccessController)。利用MICS(MedicalImplantCommunicationService)使用的402~405MHz頻帶工作。 新產(chǎn)品配備有“wake-up”信號(hào)接收器,將睡眠模式下的消耗電流控制
- 關(guān)鍵字: RF Zarlink 收發(fā)器 SoC ASIC 醫(yī)療電子芯片
基于FPGA的微處理器內(nèi)核設(shè)計(jì)與實(shí)現(xiàn)
- 與傳統(tǒng)投片實(shí)現(xiàn)ASIC相比,F(xiàn)PGA具有實(shí)現(xiàn)速度快、風(fēng)險(xiǎn)小、可編程、可隨時(shí)更改升級(jí)等一系列優(yōu)點(diǎn),因而得到了越米越廣泛的應(yīng)用。MCS-51應(yīng)用時(shí)間長(zhǎng)、范圍廣,相關(guān)的軟硬件資源豐富,因而往往在FPGA應(yīng)用中嵌人MCS-51內(nèi)核作為微控制器。但是傳統(tǒng)MCS-51的指令效率太低,每個(gè)機(jī)器周期高達(dá)12時(shí)鐘周期,因此必須對(duì)內(nèi)核加以改進(jìn),提高指令執(zhí)行速度和效率,才能更好地滿足FPGA的應(yīng)用。 通過(guò)對(duì)傳統(tǒng)MCS-51單片機(jī)指令時(shí)序和體系結(jié)構(gòu)的分析,使用VHDL語(yǔ)言采用自頂向下的設(shè)計(jì)方法重新設(shè)計(jì)了一個(gè)高效的微控制器內(nèi)核
- 關(guān)鍵字: FPGA 單片機(jī) 內(nèi)核設(shè)計(jì) 嵌入式系統(tǒng) 微處理器
fpga-to-asic介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473