<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-to-asic

          賽普拉斯增加PSoC Designer對Windows Vista支持

          •   賽普拉斯半導(dǎo)體公司宣布,其廣受歡迎的PSoC Designer™集成開發(fā)環(huán)境(IDE)現(xiàn)在已能夠支持在PC上運(yùn)行的微軟公司Vista™操作系統(tǒng)。此外,PSoC Designer Release 4.4還集成了新“用戶模塊”,用于賽普拉斯公司處于業(yè)內(nèi)領(lǐng)先水平的CapSense電容感應(yīng)解決方案、SD卡以及USB-UART。該用戶模塊包括此前發(fā)布的所有產(chǎn)品與服務(wù)套件,設(shè)計者可通過世界各地的互連網(wǎng)下載整個打包文件。   PSoC Designer提供“拖放(drag and drop
          • 關(guān)鍵字: PSoC  Vista  單片機(jī)  嵌入式系統(tǒng)  賽普拉斯  SoC  ASIC  

          LEM推出Minisens ASIC傳感器

          • LEM推出了Minisens,小型化的,集成化的可測量AC和DC電流傳感器。頻帶范圍可到100KHz。這款新的傳感器提供全面的絕緣(不需要光耦)和高靈敏度(每安培可以輸出20mV到200mV)并且沒有插入損耗??芍苯油ㄟ^SMD固定在印制電路板,降低設(shè)備成本。 主要特性: " 非接觸絕緣電流測量,可測量70A甚至更高?!? 自動插裝,價格富有競爭力" 高性價比的電流測量方案,在電力電子應(yīng)用領(lǐng)域提升能量效率" 可提供多種有效方案的前期設(shè)計方案。 Minisen
          • 關(guān)鍵字: ASIC  LEM  Minisens  測量  測試  傳感器  

          賽靈思推出65nm FPGA Virtex-5的PCI Express開發(fā)套件

          • 賽靈思公司宣布推出基于業(yè)界第一個列入PCI SIG集成商列表的65nm FPGA- Virtex-5的 PCI Express開發(fā)套件。包括一個開發(fā)套件和協(xié)議包文件在內(nèi)的完全解決方案可幫助設(shè)計人員加快1-8路 PCIe 應(yīng)用的設(shè)計,可幫助客戶加快通信和網(wǎng)絡(luò)、視頻和廣播、存儲和計算、工業(yè)以及航空和國防等多種市場應(yīng)用的產(chǎn)品速度。該開發(fā)套件為設(shè)計人員評估并放心地利用賽靈思PCI Express端點(diǎn)模塊完成設(shè)計提供了所需要的一切。 賽靈思Virtex-5 FPGA內(nèi)建PCI Express端點(diǎn)模塊和低功耗3.2G
          • 關(guān)鍵字: 65nm  FPGA  Virtex-5  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          將低成本FPGA用于視頻和圖像處理

          • FPGA已經(jīng)存在了十幾年的時間,在傳統(tǒng)概念中,F(xiàn)PGA價格昂貴,設(shè)計門檻較高,多用于通信和高端工業(yè)控制領(lǐng)域。最近幾年,低成本FPGA不斷推陳出新。半導(dǎo)體工藝的進(jìn)步不僅帶來FPGA成本的降低,還使其性能顯著提升,同時不斷集成一些新的硬件資源,比如內(nèi)嵌DSP塊、內(nèi)嵌RAM塊、鎖相環(huán)(PLL)、高速外部存儲器接口(DDR/DDR2)、高速LVDS接口等。在Altera公司90nm的Cyclone II FPGA內(nèi)部,還可以集成一種軟處理器Nios II及其外設(shè),它是目前FPGA中應(yīng)用最為廣泛的軟處理器系統(tǒng)。
          • 關(guān)鍵字: FPGA  單片機(jī)  嵌入式系統(tǒng)  視頻  圖像處理  

          簡化FPGA測試和調(diào)試

          • 引言   隨著FPGA的設(shè)計速度、尺寸和復(fù)雜度明顯增長,使得整個設(shè)計流程中的驗證和調(diào)試成為當(dāng)前FPGA系統(tǒng)的關(guān)鍵部分。獲得FPGA內(nèi)部信號有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計調(diào)試和檢驗變成設(shè)計周期中最困難的流程。另一方面,幾乎當(dāng)前所有的像CPU、DSP、ASIC等高速芯片的總線,除了提供高速并行總線接口外,正迅速的向高速串行接口的方向發(fā)展,F(xiàn)PGA也不例外,每一條物理鏈路的速度從600Mbps到高達(dá)10Gbps,高速IO的測試和驗證更成為傳統(tǒng)專注于FPGA內(nèi)部邏輯設(shè)計的設(shè)計人
          • 關(guān)鍵字: FPGA  測量  測試  

          Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP

          • 2007年4月10號,北京——澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數(shù)字信號處理(DSP)優(yōu)勢,將采用了8塊電路板和64片DSP的設(shè)計精簡為一塊Stratix® FPGA PCI卡。 Fairlight首席技術(shù)官Tino Fibaek說:“我們的水晶內(nèi)核(CC-1)體系結(jié)構(gòu)表明,Altera FPGA在DSP功能上的性價比非常優(yōu)異。采用了Altera的開發(fā)工具后,該項目成為我見過的進(jìn)展最為順利的項目。我們完成開發(fā)所花費(fèi)的時間僅是DSP
          • 關(guān)鍵字: Altera  DSP  FPGA  單片機(jī)  嵌入式系統(tǒng)  

          MCS-51單片機(jī)與CPLD/FPGA接口邏輯設(shè)計

          • 在功能上,單片機(jī)與大規(guī)模CPLD有很強(qiáng)的互補(bǔ)性。單片機(jī)具有性能價格比高、功能靈活、易于人機(jī)對話、良好的數(shù)據(jù)處理能力濰點(diǎn);CPLD/FPGA則具有高速、高可靠以及開發(fā)便捷、規(guī)范等優(yōu)點(diǎn)。以此兩類器件相結(jié)合的電路結(jié)構(gòu)在許多高性能儀器儀表和電子產(chǎn)品中仍將被廣泛應(yīng)用。本文就單片機(jī)與CPLD/FPGA的接口方式作一簡單介紹,希望對從事單片機(jī)和CPLD/FPGA研發(fā)的朋友能有所啟發(fā)。     單片機(jī)與CPLD/FPGA的接口方式一般有兩種,即總線方式與獨(dú)立方式,分別說明
          • 關(guān)鍵字: CPLD/FPGA  MCS-51  單片機(jī)  邏輯設(shè)計  嵌入式系統(tǒng)  

          Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP

          •   澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數(shù)字信號處理(DSP)優(yōu)勢,將采用了8塊電路板和64片DSP的設(shè)計精簡為一塊Stratix® FPGA PCI卡。   Fairlight首席技術(shù)官Tino Fibaek說:“我們的水晶內(nèi)核(CC-1)體系結(jié)構(gòu)表明,Altera FPGA在DSP功能上的性價比非常優(yōu)異。采用了Altera的開發(fā)工具后,該項目成為我見過的進(jìn)展最為順利的項目。我們完成開發(fā)所花費(fèi)的時間僅是DSP器件體系結(jié)構(gòu)設(shè)計的三分
          • 關(guān)鍵字: Altera  DSP  Fairlight  FPGA  單片機(jī)  嵌入式系統(tǒng)  

          基于FPGA的簡易可存儲示波器設(shè)計

          • 摘要: 本文介紹了一種基于FPGA的采樣速度60Mbit/s的雙通道簡易數(shù)字示波器設(shè)計,能夠?qū)崿F(xiàn)量程和采樣頻率的自動調(diào)整、數(shù)據(jù)緩存、顯示以及與計算機(jī)之間的數(shù)據(jù)傳輸。關(guān)鍵詞:數(shù)據(jù)采集;數(shù)字示波器;FPGA 引言   傳統(tǒng)的示波器雖然功能齊全,但是體積大、重量重、成本高、等一系列問題使應(yīng)用受到了限制。有鑒于此,便攜式數(shù)字存儲采集器就應(yīng)運(yùn)而生,它采用了LCD顯示、高速A/D采集與轉(zhuǎn)換、ASIC芯片等新技術(shù),具有很強(qiáng)的實用性和巨大的市場潛力,也代表了當(dāng)代電子測量儀器的一種發(fā)展趨勢,即向功能多、體積小、重量輕、
          • 關(guān)鍵字: FPGA  測量  測試  可存儲示波器  存儲器  

          瑞薩科技選用Synopsys IC Compiler 作為SoC設(shè)計流程解決方案

          •   Synopsys宣布,瑞薩科技公司已采用Synopsys IC Compiler 下一代布局布線解決方案用于產(chǎn)品IC 的設(shè)計流程。隨著瑞薩設(shè)計項目的日益復(fù)雜化,他們需要滿足各種不同功能模式下的時序安排。在全面評估了所有備選方案之后,瑞薩最終選擇了 Synopsys IC Compiler 解決方案,因為可以通過其真正的多模式功能,經(jīng)并發(fā)優(yōu)化所有時序模式,從而實現(xiàn)期望的芯片性能。瑞薩同時也獲得了轉(zhuǎn)換時間更短和使用更加簡便的優(yōu)勢。   瑞薩科技公司設(shè)計技術(shù)部DFM & EDA 技術(shù)開發(fā)組部門經(jīng)理
          • 關(guān)鍵字: SoC  Synopsys  單片機(jī)  嵌入式系統(tǒng)  瑞薩科技  SoC  ASIC  

          賽普拉斯為PSoC CapSense電容感應(yīng)解決方案推出兩種新型感應(yīng)方法

          •   賽普拉斯半導(dǎo)體公司為PSoC® CapSense電容感應(yīng)解決方案推出了兩種新型感應(yīng)方法,為設(shè)計者提供業(yè)內(nèi)頂級性能。新方法以CapSense Sigma-Delta調(diào)制器(CSD)和CapSense逐步趨近(CSA)這兩種用戶模塊的形式在PSoC Designer™集成開發(fā)環(huán)境中提供給用戶。   CSD用戶模塊可使按鈕、滑動條、觸摸板和觸摸屏等在潮濕環(huán)境下仍能實現(xiàn)無缺陷運(yùn)行,并具有出色的溫度響應(yīng),從而為白色家電及其他對濕度敏感的系統(tǒng)提供極佳的性能。高水準(zhǔn)判斷邏輯可補(bǔ)償溫度、濕度以及
          • 關(guān)鍵字: CapSense  PSoC  電容感應(yīng)  電源技術(shù)  賽普拉斯  SoC  ASIC  

          高性能SoC芯片在IPTV領(lǐng)域應(yīng)用方案

          • 2006年是IPTV紅紅火火的一年,也是IPTV在國內(nèi)的“破局之年”。4張IPTV牌照,10張地方牌照,電信、網(wǎng)通紛紛開始部署省級規(guī)模IPTV商用網(wǎng)絡(luò),哈爾濱IPTV用戶目前已達(dá)到10萬,上海在2006年底已有6萬用戶。在全球,IPTV早已吹響了全面商用的號角。歐洲主流電信運(yùn)營商基本上都推出了IPTV商用服務(wù),法國電信、Telefonica、以及意大利電信都已啟動了IPTV服務(wù),英國電信和德國電信已計劃在2007年推出基于微軟的IPTV軟件平臺的服務(wù)。市場經(jīng)過多年的培養(yǎng),已經(jīng)逐漸成熟。IPTV是固網(wǎng)和廣電
          • 關(guān)鍵字: 0703_A  IPTV  SoC芯片  單片機(jī)  嵌入式系統(tǒng)  消費(fèi)電子  雜志_專題  SoC  ASIC  消費(fèi)電子  

          賽靈思為DSP優(yōu)化65nm FPGA

          • 賽靈思公司(Xilinx, Inc.)宣布開始向市場交付針對高性能數(shù)字信號處理(DSP)而優(yōu)化的65nm Virtex-5 SXT現(xiàn)場可編程門陣列(FPGA)器件的首批產(chǎn)品。SXT平臺的DSP在550MHz下性能達(dá)352 GMAC,而且動態(tài)功率較上一代90nm器件相比降低35%。Virtex-5 SXT平臺為無線WIMAX以及監(jiān)控和廣播等高分辨率視頻等領(lǐng)域中的高性能數(shù)字信號處理應(yīng)用提供了最高的DSP模塊和邏輯資源比。增強(qiáng)的DSP邏輯片(DSP48E)包括一個25 x 18位乘法器、一個48位第二級累加和算
          • 關(guān)鍵字: 0703_A  65nm  DSP  FPGA  單片機(jī)  嵌入式系統(tǒng)  雜志_業(yè)界風(fēng)云  

          Altera發(fā)售業(yè)界首款65nm低成本FPGA

          •   日前,Alter宣布,利用TSMC 65nm低功耗工藝的低成本FPGA Cyclone III系列開始發(fā)售。根據(jù)Altera廣播、汽車電子及消費(fèi)電子業(yè)務(wù)部副總裁Tim Colleran的介紹,利用TSMC的工藝,Cyclone III FPGA提供豐富的邏輯、存儲器和DSP方案功能功耗更低。結(jié)合Quartus II開發(fā)軟件7.0,Cyclone III系列在嚴(yán)格的成本和功耗預(yù)算下,以高性能滿足應(yīng)用需求。   Altera資深營銷副總裁Jordan Plofsky認(rèn)為,這一系列產(chǎn)品與其他競爭對手的方案
          • 關(guān)鍵字: Altera  FPGA  單片機(jī)  嵌入式系統(tǒng)  

          Altera中國大學(xué)生電子設(shè)計文章競賽2007

          • Altera? 公司一直致力于通過大學(xué)合作項目的實施來幫助中國培養(yǎng)優(yōu)秀電子設(shè)計人才,并推動可編程技術(shù)產(chǎn)品和應(yīng)用的研究。Altera中國大學(xué)計劃更是公司的一項長期戰(zhàn)略計劃。Altera大學(xué)計劃為全球范圍內(nèi)的大專院校提供先進(jìn)、容易學(xué)習(xí)并容易使用的開發(fā)軟件、可編程邏輯器件、開發(fā)工具以及完整的設(shè)計套件。我們希望提高學(xué)生們在電子設(shè)計領(lǐng)域方面的知識和能力,幫助他們畢業(yè)后在工作崗位上能夠發(fā)揮所長,實現(xiàn)Altera幫助中國提升電子設(shè)計水平的承諾。 首屆中國大學(xué)生電子設(shè)計文章競賽在2006年成功舉辦,推動了中國
          • 關(guān)鍵字: altera  FPGA  
          共6770條 427/452 |‹ « 425 426 427 428 429 430 431 432 433 434 » ›|

          fpga-to-asic介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
          歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-to-ASIC    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();