<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga

          LambdaPRO 3支持XILINX Virtex-4 FX FPGA

          • 2006年11月,LambdaPRO 3成功實現了對XILINX公司內嵌PowerPC405硬核的Virtex-4 FX FPGA的支持,用戶可以在Virtex-4 FX FPGA上開發(fā)基于DeltaOS的嵌入式系統(tǒng)。 Virtex-4 FX FPGA是XILINX公司推出的高性能FPGA,設備具有如下特點:     高性能;    &
          • 關鍵字: FPGA  XILINX  單片機  嵌入式系統(tǒng)  

          FPGA給汽車電子帶來新機遇

          • 今天,汽車電子領域在好幾個方面呈現出持續(xù)增長的勢頭;其中包括汽車型款的推陳出新、車型的平均壽命逐漸縮短,以及換車的原因并非出于性能下降,而是因為消費者的喜好。 其它加促了汽車電子發(fā)展的原因,還有:技術 - 隨著半導體技術進步,元件的成本得以下降;市場競爭-汽車制造商越來越多地將電子器件作為其競爭的優(yōu)勢或武器;性能-電子產品可用來優(yōu)化汽油消耗和提高引擎性能;法規(guī)要求–法例規(guī)定在點火器和引擎控制系統(tǒng)中使用的電子器件必須有助于減少排放;安全性-安全功能如氣囊、ABS系統(tǒng)及應急呼叫系統(tǒng)等現已成為開拓市場的工具
          • 關鍵字: FPGA  汽車電子  汽車電子  

          賽靈思在華首發(fā)成本最低的I/O優(yōu)化FPGA SPARTAN-3A平臺

          •   賽靈思推出Spartan™-3A系列I/O優(yōu)化現場可編程門陣列(FPGA)平臺。這一平臺是對低成本、大規(guī)模應用的新一代Spartan-3系列產品的擴展。SPARTAN-3A平臺為相對于邏輯密度而言更注重I/O數量與功能的應用提供了一個成本更低的解決方案。Spartan-3A FPGA支持業(yè)界最廣泛的I/O標準(26種),具備獨特的電源管理、配置功能以及防克隆(anti-cloning)安全優(yōu)勢,可以為消費和工業(yè)領域中的新型大規(guī)模應用,如顯示屏接口、視頻/調諧器板接口和視頻交換,提
          • 關鍵字: FPGA  I/O優(yōu)化  SPARTAN-3A  單片機  嵌入式系統(tǒng)  賽靈思  

          [DSP/FPGA]DSP學習進階

          • 學習TI的各種DSP,本著循序漸進的原則,可以分為多個層次。根據我多年開發(fā)DSP的經驗,在這里總結一下各個層次的進階:1、DSP2000(除了2812):進階:標準C -> C和匯編混合編程說明:把DSP2000當作單片機來玩就可以了,非常簡單。2、DSP5000(包括DSP2812)主要:標準C -> C和匯編混合編程 -> DSP/BIOS -> RF3說明:DSP5000是個中等產品,性能不高不低
          • 關鍵字: DSP  FPGA  

          FPGA協同處理的優(yōu)勢

          • 摘要: 本文介紹的ESL技術為傳統(tǒng)的DSP系統(tǒng)設計人員提供了有效的FPGA的設計實現方法。關鍵詞: DSP;FPGA;ESL 傳統(tǒng)的、基于通用DSP處理器并運行由C語言開發(fā)的算法的高性能DSP平臺,正在朝著使用FPGA預處理器和/或協處理器的方向發(fā)展。這一最新發(fā)展能夠為產品提供巨大的性能、功耗和成本優(yōu)勢。盡管優(yōu)勢如此明顯,但習慣于使用基于處理器的系統(tǒng)進行設計的團隊,仍會避免使用FPGA,因為他們缺乏必要的硬件技能,來將FPGA用作協處理器(圖1)。不熟悉像VHDL和Verilog這樣
          • 關鍵字: 0611_A  DSP  ESL  FPGA  單片機  嵌入式系統(tǒng)  雜志_技術長廊  

          FPGA進入嵌入式領域,處理器內核成關鍵

          • 全球FPGA整體市場最近幾年迅速擴大,其中與嵌入式FPGA處理器相關的Design Win數量正在迅速增長,潛力巨大。就像打開潘多拉的盒子,有了可以運行操作系統(tǒng)或實時操作系統(tǒng)的處理器內核,相信FPGA正在真正意義上大規(guī)模進入嵌入式設計領域。 從Xilinx、Altera到Actel、Lattice,FPGA提供商都已經有可在FPGA邏輯模塊旁實現的“硬”核,或者可以直接在FPGA結構中運行的“軟” 核處理器。硬核的好處是能夠提供更快的數據處理能力,所謂軟核需要FPGA廠商提供的PLD軟件進行配置,然后固
          • 關鍵字: 0611_A  FPGA  單片機  嵌入式系統(tǒng)  雜志_技術長廊  

          賽靈思90nm FPGA平臺出貨量達2600萬片

          •  再創(chuàng)可編程邏輯器件行業(yè)新紀錄 賽靈思公司( Xilinx, Inc. (NASDAQ: XLNX))在北京宣布:該公司90nm FPGA平臺出貨量達2600萬片,再一次刷新了可編程邏輯行業(yè)(PLD)新記錄。賽靈思包括Spartan™-3 和Virtex™-4 FPGA兩大旗艦產品系列在內的90nm FPGA平臺廣受市場歡迎,以累計營收計算,在全球90nm FPGA市場上贏得了約70
          • 關鍵字: 90nm  FPGA  FPGA平臺  出貨量  單片機  嵌入式系統(tǒng)  賽靈思  

          基于FPGA的DDS調頻信號的研究與實現

          • 1 引言 直接數字頻率合成器(DDS)技術,具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數字化便于單片集成、有利于降低成本、提高可靠性并便于生產等優(yōu)點。目前各大芯片制造廠商都相繼推出采用先進CMOS工藝生產的高性能和多功能的DDS芯片,專用DDS芯片采用了特定工藝,內部數字信號抖動很小,輸出信號的質量高。然而在某些場合,由于專用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統(tǒng)的要求差距很大,這時如果用高性能的FPGA器件設計符合自己需要的DDS電路就是一個很好的解
          • 關鍵字: DDS  FPGA  單片機  調頻信號  嵌入式系統(tǒng)  

          遠程測控中嵌入式Web服務器的FPGA實現

          • 引 言    嵌入式系統(tǒng)是指被嵌入到各種產品或工程應用中以微處理器或微控制器為核心的軟硬件系統(tǒng)。嵌入式系統(tǒng)與Internet技術相結合,形成的嵌入式Internet技術是近幾年隨著計算機網絡技術的普及而發(fā)展起來的一項新興技術。工程技術人員、管理人員或調試人員通過Web而不用親臨現場就可以得到遠程數據,并對測控儀器進行控制、校準等工作。這里介紹利用嵌入式軟核處理器Nios II及廣泛應用的嵌入式操作系統(tǒng)uClinux來實現電網參數的遠程測控服務器的功能。 &
          • 關鍵字: FPGA  Web  單片機  工業(yè)控制  嵌入式系統(tǒng)  遠程測控  工業(yè)控制  

          基于DSP+FPGA的便攜數字存儲示波表設計

          • 本文提出了一種基于DSP+FPGA的嵌入式便攜數字存儲示波表的設計方案,充分利用微控制器技術和ASIC技術實現了嵌入式實時處理,很好地達到了體積小、重量輕、功能強、可靠性高的要求。
          • 關鍵字: FPGA  DSP  便攜  數字存儲    

          使用FPGA和IP Core實現定制緩沖管理

          • 在通信網絡系統(tǒng)中,流量管理的核心是緩存管理、隊列管理和調度程序。本文結合使用FPGA及IP Core闡述緩存管理的結構、工作原理及設計方法 目前硬件高速轉發(fā)技術的趨勢是將整個轉發(fā)分成兩個部分:PE(Protocol Engine,協議引擎)和TM(Traffic Management,流量管理)。其中PE完成協議處理,TM負責完成隊列調度、緩存管理、流量整形、QOS等功能,TM與轉發(fā)協議無關。 隨著通信協議的發(fā)展及多樣化,協議處理部分PE在硬件轉發(fā)實現方面,普遍采用現有的商用芯片NP(Network
          • 關鍵字: Core  FPGA  IP  單片機  嵌入式系統(tǒng)  通訊  網絡  無線  

          使用一個FPGA便可實現的64通道下變頻器

          • RF Engines公司的ChannelCore64使設計者能夠用一個可對FPGA編程的IP核來替代多達16個DDC(直接下變頻器)ASIC,可顯著減少PCB面積,降低功耗而且增加靈活性。和原來的方法相比,新方法是降低成本的典型代表,隨著通道數目的增加,降低成本的需求愈加突出。在提供靈活性和簡化設計的同時,這種方法也能降低功耗。ChannelCore64的應用包括無線基站,衛(wèi)星地面站和其它多通道無線電接收器等。在這些系統(tǒng)應用中,需要從一個頻帶非常寬的信號中提取很多具有不同帶寬的通道(或者信號),然后將整個
          • 關鍵字: ChannelCore64  FPGA  單片機  嵌入式系統(tǒng)  

          基于單片機的FPGA并行配置方法

          • 在當今變化的市場環(huán)境中,產品是否便于現場升級、是否便于靈活使用,已成為產品能否進入市場的關鍵因素。在這種背景下,altera公司的基于SRAM LUT結構的FPGA器件得到了廣泛的應用。這類器件的配置數據存儲在SRAM中。由于SRAM的掉電易失性,系統(tǒng)每次上電時,必須重新配置數據,只有在數據配置正確的情況下系統(tǒng)才能正常工作。這種器件的優(yōu)點是可在線重新配置ICR(In-Circuit Reconfigurability),在線配置方式一般有兩類:一是通過下載電費由計算機直接對其進行配置;二是通過微處理器對其
          • 關鍵字: altera  FPGA  單片機  可編程邏輯  配置數據  嵌入式系統(tǒng)  

          基于FPGA的相檢寬帶測頻系統(tǒng)的設計

          AMI Semiconductor繼續(xù)領跑FPGA-to-ASIC轉換行業(yè)

          •  現在轉換90nm Xilinx和Altera FPGA AMI Semiconductor, Inc. (AMIS) 今日宣布,它已具備將1.2伏90nm FPGA轉換為基于單元的130nm ASIC的能力。有了這種能力的支持,OEM就能從昂貴的高密FPGA原型制作轉到更節(jié)省成本的ASIC生產。 AMIS是首家供應Altera和Xilinx 90nm FPGA所用嵌入式替換組件的公司,主要面向通
          • 關鍵字: AMI  FPGA  FPGA-to-ASIC  Semiconductor  單片機  嵌入式系統(tǒng)  轉換行業(yè)  
          共6376條 415/426 |‹ « 413 414 415 416 417 418 419 420 421 422 » ›|

          fpga介紹

          FPGA是英文Field-Programmable Gate Array的縮寫,即現場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內部包括可 [ 查看詳細 ]
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();