<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

          基于FPGA的AD9910控制設(shè)計(jì)

          • 為了滿足目前對數(shù)據(jù)處理速度的需求,設(shè)計(jì)了一種基于FPGA+DDS的控制系統(tǒng)。根據(jù)AD9910的特點(diǎn)設(shè)計(jì)了控制系統(tǒng)的硬件部分,詳細(xì)闡述了電源、地和濾波器的設(shè)計(jì)。設(shè)計(jì)了FPGA的軟件控制流程,給出了流程圖和關(guān)鍵部分的例程,并對DDS AD9910各個控制寄存器的設(shè)置與時序進(jìn)行詳細(xì)說明,最后給出了實(shí)驗(yàn)結(jié)果。實(shí)驗(yàn)結(jié)果證明輸出波形質(zhì)量高、效果好。對于頻率源的設(shè)計(jì)與實(shí)現(xiàn)具有工程實(shí)踐意義。
          • 關(guān)鍵字: FPGA  9910  AD  控制設(shè)計(jì)    

          賽靈思和Synopsys聯(lián)手推出業(yè)界首部開發(fā)方法手冊

          •   全球可編程邏輯解決方案領(lǐng)先廠商賽靈思公司(NASDAQ:XLNX))今日宣布與全球半導(dǎo)體設(shè)計(jì)、驗(yàn)證和制造領(lǐng)域的軟件及 IP 領(lǐng)先廠商Synopsys公司(NASDAQ:SNPS)聯(lián)手推出《 FPGA的原型開發(fā)方法手冊》(FPMM),這是一本介紹如何使用 FPGA 作為平臺進(jìn)行片上系統(tǒng)(SoC)開發(fā)的實(shí)用指南。FPMM 收錄了眾多公司的設(shè)計(jì)團(tuán)隊(duì)在設(shè)計(jì)和驗(yàn)證方面的寶貴經(jīng)驗(yàn)。
          • 關(guān)鍵字: 賽靈思   FPGA   

          大規(guī)模現(xiàn)場可編程門陣列(FPGA)開發(fā)系統(tǒng)電源設(shè)計(jì)研究

          • 摘要:以Xilinx的FPGA為例,介紹了FPGA開發(fā)系統(tǒng)的電源要求和功耗,并給出了采用線性低壓降(LDO)穩(wěn)壓器,DC/DC調(diào)整器,DC/DC控制器和電源模塊等幾種電源解決方案。 關(guān)鍵詞:現(xiàn)場可編程門陣列;電源設(shè)計(jì);DC/DC變換器
          • 關(guān)鍵字: 系統(tǒng)  電源  設(shè)計(jì)  研究  開發(fā)  FPGA  現(xiàn)場  可編程  陣列  大規(guī)模  

          NI發(fā)布全新 LabWindows?/CVI 2010

          •   美國國家儀器有限公司(National Instruments,簡稱NI)近日發(fā)布了全新NI LabWindows/CVI 2010,該軟件可基于驗(yàn)證過的ANSI C測試測量軟件平臺,提供更高的開發(fā)效率,并簡化FPGA通信的復(fù)雜度。此外,NI還發(fā)布了LaWindows/CVI 2010 Linux Run-Time模塊和LabWindows/CVI 2010實(shí)時模塊,可擴(kuò)展開發(fā)環(huán)境至Linux和實(shí)時操作系統(tǒng)中。
          • 關(guān)鍵字: NI  FPGA  

          28納米FPGA: 降低功耗 提高帶寬

          •   低功耗和高帶寬是下一代高端設(shè)計(jì)的兩個主要需求。對全球范圍多個應(yīng)用領(lǐng)域的調(diào)研表明,以相同甚至更低功耗及成本來實(shí)現(xiàn)更大的帶寬已成為大勢所趨?,F(xiàn)在應(yīng)對帶寬不斷增長的技術(shù)是演進(jìn)中的40G和100G系統(tǒng)(以及即將出現(xiàn)的400G系統(tǒng))。設(shè)計(jì)下一代FPGA來滿足目前對寬帶和低功耗需求的難度越來越大?! ?/li>
          • 關(guān)鍵字: Altera  FPGA  

          基于FPGA的CMI編碼系統(tǒng)設(shè)計(jì)

          • 摘要:提出了一種基于FPGA并利用Verilog HDL實(shí)現(xiàn)的CMI編碼設(shè)計(jì)方法。研究了CMI碼型的編碼特點(diǎn),提出了利用Altera公司CycloneⅡ系列EP2C5Q型號FPGA完成CMI編碼功能的方案。在系統(tǒng)程序設(shè)計(jì)中,首先產(chǎn)生m序列,然后程序
          • 關(guān)鍵字: FPGA  CMI  編碼  系統(tǒng)設(shè)計(jì)    

          FPGA實(shí)現(xiàn)時分多址的一種改進(jìn)型方法

          • 摘要:利用FPGA實(shí)現(xiàn)時分多址的方法有很多種,但大多數(shù)方法都對FPGA芯片資源的占用非常巨大。針對這一問題,提出一種改進(jìn)型方法來實(shí)現(xiàn)時分多址。通過使用FPGA芯片內(nèi)部的雙口隨機(jī)訪問存儲器(雙口RAM),利用同一塊RAM采
          • 關(guān)鍵字: FPGA  時分  多址  改進(jìn)型    

          PCB設(shè)計(jì):PROTEL技術(shù)應(yīng)用技巧總結(jié)

          • 1.原理圖常見錯誤:(1)ERC報(bào)告管腳沒有接入信號:a.創(chuàng)建封裝時給管腳定義了I/O屬性;b.創(chuàng)建...
          • 關(guān)鍵字: PCB  PROTEL  

          PCB過孔技術(shù)全介紹

          • 一.PCB過孔的基礎(chǔ)知識過孔(via)是多層PCB的重要組成部分之一,鉆孔的費(fèi)用通常占PCB制板費(fèi)用的30%到40%。...
          • 關(guān)鍵字: PCB  過孔  

          基于FPGA的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:基于FPGA和USB2.0的技術(shù)方案,設(shè)計(jì)了一種高速化和集成化的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)是以Altera公司的FPGA芯片EP2C5T144為主控芯片,以Cypress公司的EZ-USB FX2芯片為傳輸手段設(shè)計(jì)實(shí)現(xiàn)的。首先詳細(xì)介紹了整體系統(tǒng)的
          • 關(guān)鍵字: FPGA  數(shù)據(jù)采集系統(tǒng)    

          基于FPGA+DSP的雷達(dá)高速數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)

          • 摘要:激光雷達(dá)的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換器與數(shù)字信號處理器直接連接會導(dǎo)致數(shù)據(jù)傳輸不
          • 關(guān)鍵字: FPGA  DSP  雷達(dá)  高速數(shù)據(jù)    

          數(shù)字基帶傳輸系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:為了提高系統(tǒng)的集成度和可靠性,降低功耗和成本,增強(qiáng)系統(tǒng)的靈活性,提出一種采用非常高速積體電路的硬件描述語言(VHDL語言)來設(shè)計(jì)數(shù)字基帶傳輸系統(tǒng)的方法。詳細(xì)闡述數(shù)字基帶傳輸系統(tǒng)中信號碼型的設(shè)計(jì)原則,數(shù)
          • 關(guān)鍵字: FPGA  數(shù)字基帶  傳輸系統(tǒng)    

          日本地震影響半導(dǎo)體矽晶圓、面板及PCB產(chǎn)業(yè)

          •   根據(jù)媒體報(bào)導(dǎo),工研院IEK對日本大地所造成影響的分析報(bào)告顯示,日本宮城外海大地震對于面板模組驅(qū)動IC、半導(dǎo)體矽晶圓和印刷電路板(PCB)上游材料,及面板和半導(dǎo)體設(shè)備、機(jī)械業(yè)零組件等5產(chǎn)業(yè)沖擊較大。由于大地震發(fā)生在日本非工業(yè)為主的東北地區(qū),相關(guān)工業(yè)損失應(yīng)該不致太嚴(yán)重;對我國相關(guān)產(chǎn)業(yè)鏈最大影響,在于我國電子資訊產(chǎn)業(yè)的上游原材料和關(guān)鍵零組件。
          • 關(guān)鍵字: 矽晶圓  PCB  

          Altera有望2012年成FPGA龍頭

          •   市場分析師預(yù)測,全球營收排名第二大的可程序化邏輯組件供貨商Altera,有機(jī)會在2012年初取代該市場龍頭Xilinx躍上第一大供貨商位置。  
          • 關(guān)鍵字: Altera  FPGA  

          FPGA實(shí)現(xiàn)IRIG-B(DC)碼編碼和解碼的設(shè)計(jì)

          • 為達(dá)到IRIG-B碼與時間信號輸入、輸出的精確同步,采用現(xiàn)代化靶場的IRIG-B碼編碼和解碼的原理,從工程的角度出發(fā),提出了使用現(xiàn)場可編程門陣列(FPGA)來實(shí)現(xiàn)IRIG-B碼編碼和解碼的設(shè)計(jì)方案和體系結(jié)構(gòu),設(shè)計(jì)中會涉及到幾個不同的時鐘頻率,F(xiàn)PGA對時鐘的同步性具有靈活性、效率高、且功耗低??垢蓴_性好的特點(diǎn)。結(jié)果表明,F(xiàn)PGA能夠確保為從設(shè)備提供同源的時鐘基準(zhǔn),使時鐘與信號的延遲控制在200 ns以內(nèi),從而得到了IRIG-B碼與時間精確同步的效果。
          • 關(guān)鍵字: IRIG-B  FPGA  DC  編碼    
          共8368條 384/558 |‹ « 382 383 384 385 386 387 388 389 390 391 » ›|

          fsp:fpga-pcb介紹

          您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
          歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();