ha30(iii)p/tsdl 文章 進(jìn)入ha30(iii)p/tsdl技術(shù)社區(qū)
使用TinySwitch-III的12 W寬電壓輸入的恒壓適配器
- 該電源為12 V、1 A輸出的寬電壓輸入反激式轉(zhuǎn)換器,采用了TinySwitch-III系列中的TNY278PN器件。由于很多功能已經(jīng)集成在器件內(nèi)部,因此僅需要31個(gè)直插式元件(無表面貼焊元件),進(jìn)而可以實(shí)現(xiàn)簡單的單面PCB板布局。由
- 關(guān)鍵字: 適配器 輸入 電壓 TinySwitch-III 使用
mC/OS-III的成長經(jīng)驗(yàn)談 從教你掌握RTOS開始
- Micrium公司發(fā)布mC/OS-III軟件產(chǎn)品半年之后,“mC/OS-III The Real Time Kernel”一書出版。從小內(nèi)核mC/OS到mC/OS-III,一個(gè)成熟、完整、市場認(rèn)可的實(shí)時(shí)操作系統(tǒng)產(chǎn)品,經(jīng)歷了17年?;仡櫰涑砷L之路,和其他軟件產(chǎn)品發(fā)展策略不同的是,成長從教你掌握RTOS開始。17年中,mC/OS的創(chuàng)始人—Jean labrosse 先生共出版了4本相關(guān)著作。這些出版物教會(huì)了成千上萬的嵌入式應(yīng)用工程師什么是RTOS和如何使用RTOS。mC
- 關(guān)鍵字: Micrium 操作系統(tǒng) mC/OS-III 200910
《μC/OS-III – The Real-TimeKernel》書籍發(fā)行
- µC/OS-III(英文版)這本書的焦點(diǎn)是闡述實(shí)時(shí)內(nèi)核如何工作的。本書由兩個(gè)完整的部分組成,第一部分介紹實(shí)時(shí)內(nèi)核的概念和原理,第二部分提供給讀者一些例子,這些例子運(yùn)行在流行的基于ARM Cortex-M3架構(gòu)的意法半導(dǎo)體STM32F107微控制器平臺(tái)上。本書將綁定一個(gè)評估板,這個(gè)評估板包含STM32F107 MCU、Ethernet(RJ45)、USB-OTG、RS-232C口、SD/MMC槽、LM75溫度傳感器、板上J-Link及其他一些特性。通過使用評估板(µC/Eval-
- 關(guān)鍵字: ST 實(shí)時(shí)內(nèi)核 STM32F107 。μC/OS-III
III-V族太陽能電池增長迅猛2012將超10%
- 最近的研究報(bào)告預(yù)測,2008年全球光伏市場將達(dá)到202億美元,2012年將增長到352億美元,年復(fù)合增長率23%??焖俚脑鲩L來源于全球的可再生能源的市場需求?! ? 在12月9日召開的“2009韓國綠色能源會(huì)議”上,Strategy Analytics的GaAs服務(wù)主管Asif Anwar表示,“2008年晶硅太陽能占據(jù)主導(dǎo)地位,份額約為89%,但展望未來,它的份額將出現(xiàn)下降,主要源于薄膜和化合物半導(dǎo)體的激烈競爭。”“薄膜太陽能電池成
- 關(guān)鍵字: III-V族光伏電池
業(yè)界容量最大的ASIC原型電路板采用了Altera Stratix III器件
- 2008年11月11號(hào),北京——Altera公司(NASDAQ: ALTR)今天宣布,Dini集團(tuán)在其業(yè)界容量最大的單板FPGA原型引擎中采用了具有340K邏輯單元(LE)的Stratix® III EP3SL340 FPGA。DN7020K10采用了1,760引腳封裝的20片EP3SL340 FPGA,每個(gè)器件提供1,104個(gè)用戶I/O,容量等價(jià)于5千萬ASIC邏輯門。客戶設(shè)計(jì)無線通信、網(wǎng)絡(luò)和圖形處理應(yīng)用等定制ASIC時(shí),可以利用這一超大容量原型電路板來驗(yàn)
- 關(guān)鍵字: Altera Dini集團(tuán) Altera Stratix III FPGA ASIC
在高清晰LCD HDTV中使用Cyclone III FPGA
- 引言 當(dāng)今的液晶顯示(LCD) 技術(shù)在高清晰電視(HDTV) 領(lǐng)域得到了廣泛應(yīng)用,其挑戰(zhàn)在于如何獲得更高的分辨率,實(shí)現(xiàn)更快的數(shù)據(jù)速率。提高數(shù)據(jù)速率需要專業(yè)圖像處理算法來支持快速移動(dòng)的視頻。業(yè)界遇到的主要問題是:怎樣實(shí)現(xiàn)這些算法,率先將產(chǎn)品推向市場,并且能夠控制好產(chǎn)品功耗? 為解決這一問題,當(dāng)硬件平臺(tái)和不同尺寸的LCD 顯示屏連接時(shí),設(shè)計(jì)人員需要確定怎樣重新配置圖像處理算法。面積較大的LCD 顯示屏需要更快的數(shù)據(jù)速率,因此,難點(diǎn)在于怎樣根據(jù)顯示屏大小來調(diào)整數(shù)據(jù)速率。 采用新的低成本Cy
- 關(guān)鍵字: FPGA Cyclone III LCD HDTV
Altera Stratix III FPGA的LVDS I/O支持SGMII
- Altera公司今天宣布,Stratix® III FPGA在其LVDS I/O上支持串行千兆位介質(zhì)無關(guān)接口(SGMII)。Stratix III LVDS I/O的接口速率達(dá)到1.25 Gbps,滿足SGMII嚴(yán)格的抖動(dòng)性能要求,支持不含收發(fā)器的三速以太網(wǎng)(10/100/1000 Mbps)接口。Stratix III FPGA是業(yè)界首款在LVDS引腳上支持千兆以太網(wǎng)SGMII的可編程邏輯器件,降低了每個(gè)器件的成本和功耗,提供更多的接口。 Stratix III FPGA的SGMII
- 關(guān)鍵字: Altera Stratix III FPGA SGMII 以太網(wǎng)
用PowerQUICCTM III MPC8572E設(shè)計(jì)防火墻/ VPN(07-100)
- 狀態(tài)監(jiān)測防火墻/IPSec VPN安全網(wǎng)關(guān)一直是大多數(shù)企業(yè)最主要的網(wǎng)絡(luò)安全設(shè)備。防火墻/VPN是外圍設(shè)備防御設(shè)備,通常部署在企業(yè)內(nèi)部網(wǎng)絡(luò)與開放式互聯(lián)網(wǎng)連接的地方。防火墻的主要目的是阻止惡意流量進(jìn)入或離開企業(yè)內(nèi)部網(wǎng)絡(luò),而IPSec VPN的目的則是在開放互聯(lián)網(wǎng)的兩個(gè)站點(diǎn)之間提供安全通信。 盡管防火墻/VPN安全網(wǎng)關(guān)非常重要,但近年來90%的攻擊都是應(yīng)用程序的漏洞。傳統(tǒng)的狀態(tài)監(jiān)測防火墻在很大程度上基于數(shù)據(jù)包報(bào)頭信息與接入控制列表(ACL)的匹配,這對防御此類攻擊并不是很有效。 入侵檢測
- 關(guān)鍵字: Freescale Power Architecture PowerQUICCTM III
Altera發(fā)售全線65nm Cyclone III FPGA
- Altera宣布低功耗、低成本Cyclone III系列65-nm FPGA所有8個(gè)型號(hào)的產(chǎn)品級(jí)芯片實(shí)現(xiàn)量產(chǎn)。自從2007年3月推出以來,Cyclone III系列產(chǎn)品已迅速應(yīng)用于無線、軍事、顯示、汽車和工業(yè)市場的大量客戶系統(tǒng)中。 Altera公司低成本產(chǎn)品營銷總監(jiān)Luanne Schirrmeister評論說:“作為業(yè)界首款也是唯一一款65-nm低成本FPGA系列,Cyclone III器件在數(shù)字系統(tǒng)設(shè)計(jì)中前所未有地同時(shí)實(shí)現(xiàn)了高密度、低功耗和低成本。而當(dāng)今FPGA設(shè)計(jì)人員需要的是經(jīng)過硬件測試的
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) Altera FPGA Cyclone III MCU和嵌入式微處理器
無源PFC LED照明電源設(shè)計(jì)指南
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: PowerIntegrations TinySwich-III LED驅(qū)動(dòng)
CEVA推出新一代CEVA-TeakLite-III DSP架構(gòu)
- CEVA公司宣布推出以廣泛應(yīng)用的DSP內(nèi)核TeakLite系列為基礎(chǔ)的第三代DSP架構(gòu) -- CEVA-TeakLite-III™。這個(gè)功能豐富的32位本地架構(gòu)與先前的CEVA-TeakLite™內(nèi)核版本后向兼容,可為3G手機(jī)、高清 (HD) 音頻、互聯(lián)網(wǎng)語音 (VoIP) 和便攜式音頻設(shè)備等要求嚴(yán)苛的應(yīng)用提供更高的性能和更低的功耗。 與CEVA-TeakLite架構(gòu)兼容的DSP首次能夠提供32位的本地處理能力,當(dāng)中包括32 x 32 MAC單元,可為先進(jìn)的音
- 關(guān)鍵字: CEVA CEVA-TeakLite-III DSP 單片機(jī) 嵌入式系統(tǒng)
Altera發(fā)布Quartus II設(shè)計(jì)軟件7.0支持Cyclone III FPGA
- Altera公司推出了Quartus® II軟件7.0,其訂購版和免費(fèi)的網(wǎng)絡(luò)版均支持65nm Cyclone® III FPGA全系列產(chǎn)品。網(wǎng)絡(luò)版軟件對Cyclone III器件的支持表明,在所有FPGA供應(yīng)商免費(fèi)軟件包中,該軟件能夠支持密度最大的器件。與前一系列相比,Quartus II軟件的先進(jìn)技術(shù)和效能特性使設(shè)計(jì)人員能夠充分挖掘Cyclone III系列的潛能,器件功耗降低了50%,比最相近的低成本FPGA競爭
ha30(iii)p/tsdl介紹
您好,目前還沒有人創(chuàng)建詞條ha30(iii)p/tsdl!
歡迎您創(chuàng)建該詞條,闡述對ha30(iii)p/tsdl的理解,并與今后在此搜索ha30(iii)p/tsdl的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對ha30(iii)p/tsdl的理解,并與今后在此搜索ha30(iii)p/tsdl的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473