<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> lattice(萊迪思)半導(dǎo)體公司

          lattice(萊迪思)半導(dǎo)體公司 文章 進入lattice(萊迪思)半導(dǎo)體公司技術(shù)社區(qū)

          Lattice的另類生存模式

          •   在FPGA行業(yè),Lattice等中小公司為了避免和大型FPGA公司直接競爭,通常推出一些具有差異化的產(chǎn)品,例如在可編程混合信號芯片,使FPGA涉足傳統(tǒng)模擬領(lǐng)地。   為改善電路板的電源與數(shù)字化管理,Lattice于10月12日發(fā)布了Platfrom Manager。該產(chǎn)品已是Lattice電源管理產(chǎn)品的第三代了—Lattice早在2003年推出了第一代產(chǎn)品—Power Manager,主要功能是排序和監(jiān)控;2006年推出Power Manager II,增加了熱插拔、電壓測量、微調(diào)閾度。
          • 關(guān)鍵字: Lattice  FPGA  201011  

          萊迪思推出新的MachXO2 PLD系列

          •   萊迪思半導(dǎo)體公司今天宣布推出其新的MachXO2? PLD系列,為低密度PLD的設(shè)計人員提供了在單個器件中前所未有的低成本,低功耗和高系統(tǒng)集成。嵌入式閃存技術(shù)采用了低功耗65納米工藝,與MachXO? PLD系列相比,MachXO2系列提供了3倍的邏輯密度、10倍的嵌入式存儲器、降低了100倍以上的靜態(tài)功耗并減少了高達(dá)30%的成本。
          • 關(guān)鍵字: 萊迪思  PLD  

          萊迪思今日發(fā)布改進了綜合和功耗優(yōu)化的CPLD設(shè)計工具

          •   萊迪思半導(dǎo)體公司今日發(fā)布了ispLEVER? Classic設(shè)計工具套件1.4版。ispLEVER Classic設(shè)計軟件已經(jīng)升級,添加了帶有HDL Analyst功能集的Synopsys Synplify Pro,以及改進的ispMACH? 4000ZE CPLD Fitter,具有更好的功耗優(yōu)化功能。   Synplify Pro HDL Analyst為設(shè)計師們提供了快速直觀地實現(xiàn)高階寄存器傳輸級(RTL)Verilog或VHDL的方法。設(shè)計師可以在圖和源代碼之間進行交叉查詢,
          • 關(guān)鍵字: 萊迪思  設(shè)計工具套件  ispLEVER  

          用PLD簡化邊界掃描測試

          •   引言   隨著JTAG標(biāo)準(zhǔn)IEEE1149.1的定型,及隨后開始在集成電路Intel 80486中采用,邊界掃描測試已被廣泛應(yīng)用于測試印刷電路板的連接,以及在集成電路內(nèi)進行測試。邊界掃描測試受到設(shè)計人員的歡迎,因為它能夠在線測試,而無需昂貴的釘床在線測試設(shè)備。然而,在大的電路板上,邊界掃描鏈路很長,電路板設(shè)計人員面臨著多種挑戰(zhàn),諸如故障檢測和隔離、測試時間、物理布線,同時還要管理偏移,電壓轉(zhuǎn)換和滿足各種特殊需要。傳統(tǒng)上使用ASSP來應(yīng)對這些挑戰(zhàn),然而基于ASSP的解決方案更為昂貴,有固定的電平和一些
          • 關(guān)鍵字: 萊迪思  PLD  

          萊迪思推出針對MachXO和ispMACH 4000ZE PLD而優(yōu)化的參考設(shè)計

          •   萊迪思半導(dǎo)體公司今天宣布已經(jīng)推出了針對MachXO™和ispMACH® 4000ZE PLD而優(yōu)化的超過90個參考設(shè)計。參考設(shè)計能夠幫助設(shè)計人員快速和高效地進行設(shè)計,并能有效使用這些常用功能,諸如通用I/O擴展、I2C總線主/從、LCD控制器、SD閃存控制器,以及其他接口,這些功能廣泛地用于各種市場,包括消費、通訊、計算機,工業(yè)和醫(yī)療等。這些參考設(shè)計與完整的文檔和設(shè)計源代碼結(jié)合在一起完全可以適應(yīng)客戶的需求,使設(shè)計人員縮短設(shè)計時間,提高工作效率并加快產(chǎn)品的上市。   &ldqu
          • 關(guān)鍵字: 萊迪思  參考設(shè)計  PLD  

          萊迪思半導(dǎo)體與Helion發(fā)布用于視頻安全和監(jiān)控攝像機的IP核

          •   萊迪思半導(dǎo)體公司(NASDAQ: LSCC)與Helion今天宣布他們已經(jīng)發(fā)布知識產(chǎn)權(quán)(IP)核用于視頻安全和監(jiān)控攝像機市場。針對LatticeXP2™、LatticeECP2M™和LatticeECP3™FPGA系列,Helion展示了其IONOS流水線型視頻IP和Vesta評估平臺。Helion Vesta評估平臺是一個完全獨立的平臺,能夠開發(fā)和實現(xiàn)針對攝像機系統(tǒng)的圖像流水線技術(shù),尤其是緊湊形式的視頻安全應(yīng)用,如網(wǎng)絡(luò)IP和球型攝像機。   Helion的Ves
          • 關(guān)鍵字: Lattice  視頻監(jiān)控  視頻安全  IP核  

          用于無線基礎(chǔ)設(shè)備中數(shù)據(jù)轉(zhuǎn)換器和低成本FPGA的JESD204A

          •   引言   隨著人們訂購無線服務(wù)數(shù)量的激增、各種服務(wù)類型的多樣化,以及更低的便攜式設(shè)備接入因特網(wǎng)的費用,使得對于增加基礎(chǔ)設(shè)施容量的需求日益明顯。3G智能手機、3G上網(wǎng)本和3G平板電腦是引發(fā)對于無線數(shù)據(jù)服務(wù)和基站容量的爆炸性需求的主要推動力。將性能疊加到現(xiàn)有的無線寬帶設(shè)備,例如:HSPA+和EV-DO(即3G+),已經(jīng)解決了一部分?jǐn)?shù)據(jù)吞吐量的需要,但因為服務(wù)速度慢,無線服務(wù)供應(yīng)商仍飽受用戶指責(zé),尤其是在大城市中,用戶不滿的情況更加嚴(yán)重。   無線運營商有向更高帶寬服務(wù)發(fā)展的計劃,如:LTE和LTE-A
          • 關(guān)鍵字: Lattice  FPGA  JESD204A  

          NU HORIZONS ELECTRONICS成為萊迪思半導(dǎo)體全球代理商

          •   萊迪思半導(dǎo)體公司今日宣布Nu Horizons Electronics Corp. 即日起將在全球范圍內(nèi)代理萊迪思的全部產(chǎn)品。Nu Horizons目前在整個亞太地區(qū)代理萊迪思產(chǎn)品。   Nu Horizons全球代理部總裁Kent Smith 表示:“Nu Horizons Electronics 非常高興能與萊迪思一起拓展全球業(yè)務(wù)。萊迪思是全球領(lǐng)先的FPGA、PLD、可編程時鐘和電源管理器件、軟件設(shè)計工具和IP核供應(yīng)商之一,并且我們的全球銷售和工程師團隊對于可編程邏輯技術(shù)非常了解。萊
          • 關(guān)鍵字: 萊迪思  FPGA  PLD  可編程時鐘  電源管理器件  

          Lattice用中檔FPGA實現(xiàn)多相濾波器

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: Lattice  中檔FPGA  多相濾波器  

          FPGA中的處理器IP概述

          • 在工程設(shè)計中,如何選擇微處理器核越來越重要,本文對FPGA設(shè)計中所用的處理器IP核進行了探討。LatticeMico32軟核具有技術(shù)上的優(yōu)勢,不僅擁有IP核,還有構(gòu)建平臺的工具。
          • 關(guān)鍵字: Lattice  FPGA  軟核  硬核  處理器IP  201003  

          萊迪思推出適用于SERDES 和視頻時鐘分配的開發(fā)平臺

          •   萊迪思半導(dǎo)體公司今日發(fā)布ispClock 5400D 可編程時鐘器件的評估板,價格為169美元。這款新的評估板是適用于ispClock5400D差分時鐘分配器件的評估和設(shè)計的易于使用的開發(fā)平臺。該款評估板還可以用于查看5400D器件的性能和在系統(tǒng)編程,或者用作LatticeECP3™ FPGA串行協(xié)議或視頻協(xié)議評估板的副板或時鐘源。   通常,只有帶有LVDS或LVPECL接口的價格昂貴的振蕩器才可用作FPGA SERDES接口應(yīng)用的參考時鐘源。而現(xiàn)在ispClock5400D器件提供超
          • 關(guān)鍵字: 萊迪思  開發(fā)平臺  LatticeECP3  

          FPGA的技術(shù)市場特點

          • 本文通過對FPGA行業(yè)主要的市場調(diào)查公司、供應(yīng)商和第三方合作伙伴的訪問,力圖揭示FPGA近期的市場特點及發(fā)展態(tài)勢。
          • 關(guān)鍵字: Xilinx  FPGA  Altera  Actel  Lattice  Altium  Gartner  200911  

          用內(nèi)部邏輯分析儀調(diào)試FPGA(08-100)

          •   進行硬件設(shè)計的功能調(diào)試時,F(xiàn)PGA的再編程能力是關(guān)鍵的優(yōu)點。CPLD和FPGA早期使用時,如果發(fā)現(xiàn)設(shè)計不能正常工作,工程師就使用“調(diào)試鉤”的方法。先將要觀察的FPGA內(nèi)部信號引到引腳,然后用外部的邏輯分析儀捕獲數(shù)據(jù)。然而當(dāng)設(shè)計的復(fù)雜程度增加時,這個方法就不再適合了,其中有幾個原因。第一是由于FPGA的功能增加了,而器件的引腳數(shù)目卻緩慢地增長。因此,可用邏輯對I/O的比率減小了,參見圖1。此外,設(shè)計很復(fù)雜時,通常完成設(shè)計后只有幾個空余的引腳,或者根本就沒有空余的引腳能用于調(diào)試。
          • 關(guān)鍵字: 萊迪思  FPGA  邏輯分析儀  

          用FPGA實現(xiàn)FIR濾波器(08-100)

          •   你接到要求用FPGA實現(xiàn)FIR濾波器的任務(wù)時,也許會想起在學(xué)校里所學(xué)的FIR基礎(chǔ)知識,但是下一步該做什么呢?哪些參數(shù)是重要的?做這個設(shè)計的最佳方法是什么?還有這個設(shè)計應(yīng)該怎樣在FPGA中實現(xiàn)?現(xiàn)在有大量的低成本IP核和工具來幫助你進行設(shè)計,因為FIR是用FPGA實現(xiàn)的最普通的功能。
          • 關(guān)鍵字: 萊迪思  FPGA  FIR濾波器  

          為FPGA軟處理器選擇操作系統(tǒng)(08-100)

          •   操作系統(tǒng)能夠提高可移植性,并提供多種經(jīng)過測試的抽象層,服務(wù)層和應(yīng)用模塊層以供選擇,從而加快產(chǎn)品上市時間并減少應(yīng)用程序出錯的可能性。然而,選擇一個嵌入式操作系統(tǒng)( OS )從來就不是一個簡單的過程,因為集成嵌入式軟件的方式選擇余地很大,你可以完全都由自己來編寫,或通過商業(yè)定制專門實時操作系統(tǒng),也可以直接購買通用操作系統(tǒng)不作任何修改,現(xiàn)成的通用操作系統(tǒng)。FPGA性能的提高和軟處理器核的出現(xiàn),直接導(dǎo)致了可編程邏輯SoC解決方案的產(chǎn)生,隨著這一變化,關(guān)于選擇標(biāo)準(zhǔn),設(shè)計方案以及折中考慮等傳統(tǒng)經(jīng)驗也需要與時俱進以
          • 關(guān)鍵字: 萊迪思  FPGA  操作系統(tǒng)  
          共304條 19/21 |‹ « 12 13 14 15 16 17 18 19 20 21 »

          lattice(萊迪思)半導(dǎo)體公司介紹

          您好,目前還沒有人創(chuàng)建詞條lattice(萊迪思)半導(dǎo)體公司!
          歡迎您創(chuàng)建該詞條,闡述對lattice(萊迪思)半導(dǎo)體公司的理解,并與今后在此搜索lattice(萊迪思)半導(dǎo)體公司的朋友們分享。    創(chuàng)建詞條
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();