<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> rf-fpga

          Altera演示Stratix 10 FPGA和SoC雙模56-Gbps PAM-4和30-Gbps NRZ收發(fā)器技術(shù)

          •   Altera,現(xiàn)在是Intel公司旗下的可編程解決方案事業(yè)部(PSG),今天發(fā)布能夠讓Stratix? 10 FPGA和SoC支持高達56 Gbps數(shù)據(jù)速率的收發(fā)器技術(shù)。Altera今天演示了FPGA業(yè)界首次實現(xiàn)的支持雙模56-Gbps四電平脈沖振幅調(diào)制(PAM-4)以及30-Gbps非歸零(NRZ)收發(fā)器技術(shù)。該收發(fā)器技術(shù)大幅度提高了一個收發(fā)器通道的帶寬,使得設(shè)備制造商能夠靈活的開發(fā)未來系統(tǒng)。Stratix 10 FPGA和SoC經(jīng)過優(yōu)化,支持數(shù)據(jù)中
          • 關(guān)鍵字: Altera  FPGA  

          選擇RF和微波濾波器的八個竅門

          •   在不了解會受到何種損害的情況下,具備高深的數(shù)字電子知識的設(shè)計師發(fā)現(xiàn),當需要給無線器件確定濾波器參數(shù)時,急需復(fù)習(xí)射頻基礎(chǔ)知識。如果沒有考慮濾波器類型和最低技術(shù)規(guī)格要求方面的基本要素,可能導(dǎo)致產(chǎn)品不能通過“測試”,結(jié)果產(chǎn)品又得重新開始設(shè)計,導(dǎo)致代價昂貴的生產(chǎn)推遲。另一方面,懂得如何準確確定濾波器參數(shù),將有助于使生產(chǎn)出的產(chǎn)品滿足客戶的生產(chǎn)標準和功能。事實上,這種知識有助于在提高產(chǎn)品在市場上的成功機會的同時,控制生產(chǎn)費用?! 幕A(chǔ)開始  在當今無線領(lǐng)域,激烈的擴展帶寬的競爭迫使人們要更加關(guān)注濾波器的性能。如
          • 關(guān)鍵字: RF  微波濾波器  

          【詳解】FPGA:深度學(xué)習(xí)的未來?

          •   摘要  最近幾年數(shù)據(jù)量和可訪問性的迅速增長,使得人工智能的算法設(shè)計理念發(fā)生了轉(zhuǎn)變。人工建立算法的做法被計算機從大量數(shù)據(jù)中自動習(xí)得可組合系統(tǒng)的能力所取代,使得計算機視覺、語音識別、自然語言處理等關(guān)鍵領(lǐng)域都出現(xiàn)了重大突破。深度學(xué)習(xí)是這些領(lǐng)域中所最常使用的技術(shù),也被業(yè)界大為關(guān)注。然而,深度學(xué)習(xí)模型需要極為大量的數(shù)據(jù)和計算能力,只有更好的硬件加速條件,才能滿足現(xiàn)有數(shù)據(jù)和模型規(guī)模繼續(xù)擴大的需求。現(xiàn)有的解決方案使用圖形處理單元(GPU)集群作為通用計算圖形處理單元(GPGPU),但現(xiàn)場可編程門陣列(FPGA)提供
          • 關(guān)鍵字: FPGA  GPU  

          降低RF電路寄生信號的八個設(shè)計規(guī)則

          •   RF電路布局要想降低寄生信號,需要RF工程師發(fā)揮創(chuàng)造性。記住以下這八條規(guī)則,不但有助于加速產(chǎn)品上市進程,而且還可提高工作日程的可預(yù)見性。   規(guī)則1:接地通孔應(yīng)位于接地參考層開關(guān)處   流經(jīng)所布線路的所有電流都有相等的回流。耦合策略固然很多,不過回流通常流經(jīng)相鄰的接地層或與信號線路并行布置的接地。在參考層繼續(xù)時,所有耦合都僅限于傳輸線路,一切都非常正常。不過,如果信號線路從頂層切換至內(nèi)部或底層時,回流也必須獲得路徑。   圖1就是一個實例。頂層信號線路電流下面緊挨著就是回流。當它轉(zhuǎn)移到底層時,回
          • 關(guān)鍵字: RF  寄生信號  

          工程師經(jīng)驗:電路設(shè)計的14個誤區(qū)

          •   自動布線必然要占用更大的PCB面積,同時產(chǎn)生比手動布線多好多倍的過孔,在批量很大的產(chǎn)品中,PCB廠家降價所考慮的因素除了商務(wù)因素外,就是線寬和過孔數(shù)量,它們分別影響到PCB的成品率和鉆頭的消耗數(shù)量,節(jié)約了供應(yīng)商的成本...   現(xiàn)象一:這板子的PCB設(shè)計要求不高,就用細一點的線,自動布吧   點評:自動布線必然要占用更大的PCB面積,同時產(chǎn)生比手動布線多好多倍的過孔,在批量很大的產(chǎn)品中,PCB廠家降價所考慮的因素除了商務(wù)因素外,就是線寬和過孔數(shù)量,它們分別影響到PCB的成品率和鉆頭的消耗數(shù)量,節(jié)約
          • 關(guān)鍵字: 電路  PCB  FPGA  

          基于FPGA的VGA顯示系統(tǒng)的設(shè)計與實現(xiàn)

          • 針對VGA(視頻圖形陣列)接口顯示器的檢測需求,設(shè)計了一種基于Altera FPGA的VGA顯示系統(tǒng)。詳細介紹了VGA顯示的原理,采用硬件描述語言Verilog完成了VGA顯示所需的驅(qū)動時序和圖像存儲相關(guān)模塊的設(shè)計,并對整個系統(tǒng)進行了綜合仿真,驗證了設(shè)計的正確性。仿真與測試結(jié)果表明,該設(shè)計可以在簡單的情況下實現(xiàn)圖像或字符顯示,節(jié)約了硬件成本,還可以滿足不同顯示標準的需要。
          • 關(guān)鍵字: VGA  圖像顯示  FPGA  設(shè)計實現(xiàn)  201603  

          國產(chǎn)FPGA“祥云”達千萬門,京微雅格要爭業(yè)界第三

          • 本文從介紹京微雅格的CME-C1(祥云)芯片入手,分析了國產(chǎn)FPGA突破面臨的機會和技術(shù)市場挑戰(zhàn)。
          • 關(guān)鍵字: FPGA  國產(chǎn)  京微雅格  40nm  201603  

          AGM耗時3年成功逆襲 成FPGA市場上最大黑馬

          •   2015年國內(nèi)的半導(dǎo)體行業(yè)可謂風(fēng)生水起,國家意志主導(dǎo)的大基金大開大合,紫光為首的國內(nèi)大佬在國外并購頻頻,以海思為首的國內(nèi)IC設(shè)計公司開始在國際市場上擁有話語權(quán),而在一向由美國四大公司控盤的FPGA領(lǐng)域,中國公司也躍躍欲試,京微雅格、高云、同創(chuàng)國芯等國內(nèi)企業(yè)瞄準了軍工、宇航、機器人等領(lǐng)域,意圖進軍高端FPGA領(lǐng)域,Intel收購行業(yè)內(nèi)最大公司Altera,意圖整合數(shù)據(jù)中心FPGA芯片市場,而在這個大佬云集的行業(yè),一家名不見經(jīng)傳的國內(nèi)企業(yè),卻在悄悄地蠶食Altera和Lattice的中低端FPGA市場份額
          • 關(guān)鍵字: AGM  FPGA  

          萊迪思半導(dǎo)體不斷加強適用于低功耗、小尺寸FPGA的設(shè)計工具套件

          •   萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場的領(lǐng)先供應(yīng)商,今日宣布Lattice Diamond?設(shè)計工具套件的最新升級版——3.7版本,現(xiàn)已上市。該版本支持更多的萊迪思器件并包含性能增強,可幫助客戶以盡可能最小的尺寸、功耗和成本基于萊迪思FPGA設(shè)計解決方案?! attice Diamond設(shè)計軟件是一套完整的FPGA設(shè)計工具,具備易于使用的界面、高效的設(shè)計流程、卓越的設(shè)計探索等特性。3.7版本主要的全新特性包括對于ECP5?和MachXO2?/MachXO3? FP
          • 關(guān)鍵字: 萊迪思  FPGA  

          高云半導(dǎo)體GW1N家族新增三款FPGA器件并開始提供GW1N-1工程樣片

          •   廣東高云半導(dǎo)體科技股份有限公司(以下簡稱“高云半導(dǎo)體”)今日宣布:在已經(jīng)發(fā)布的 GW1N-1與 GW1N-9兩款產(chǎn)品基礎(chǔ)上,新增了 GW1N-2、GW1N-4與 GW1N-6三款新的產(chǎn)品。隨著新器件的加入,GW1N 家族芯片可以提供最高近 9KLUTs;高達近 200Kbits的嵌入式塊存儲器及高達近 20Kbits的分布式存儲器;高達近 2Mbits的用戶閃存存儲器;高達20個18 位乘18位的乘法器
          • 關(guān)鍵字: 高云  FPGA  

          集成電路:并購不能帶來自強

          •   2015年,海外并購貫穿了中國集成電路產(chǎn)業(yè)的始終——長電科技以7.8億美元的價格收購新加坡星科金朋;紫光集團230億美元收購存儲器巨頭美光科技;通富微電出資約3.7億美元收購AMD旗下的蘇州廠和馬來西亞檳城廠……   自集成電路上升至國家戰(zhàn)略產(chǎn)業(yè)后,中國財團一夜間成為全球半導(dǎo)體領(lǐng)域的“財神爺”。   記者日前從“2015北京·亦莊國際金融創(chuàng)新峰會”得到一組統(tǒng)計數(shù)字:僅去年一年,半導(dǎo)體產(chǎn)
          • 關(guān)鍵字: 集成電路  FPGA  

          萊迪思半導(dǎo)體為ECP5 FPGA產(chǎn)品系列添加新成員

          •   萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場的領(lǐng)先供應(yīng)商,今日宣布低功耗、小尺寸,用于互連和加速應(yīng)用的ECP5™ FPGA產(chǎn)品系列迎來了新成員。本次新增的產(chǎn)品與ECP5 FPGA的引腳完全兼容,使得OEM廠商能夠?qū)崿F(xiàn)無縫升級,滿足工業(yè)、通信和消費電子等市場上不斷變化的接口需求。   ECP5-5G   萊迪思的ECP5-5G產(chǎn)品系列獨家支持5G SERDES和高達85K LUT,并采用小尺寸10x10 mm封裝。ECP5-5G器件支持多種5G協(xié)議,包括PCI Express Gen 2
          • 關(guān)鍵字: 萊迪思  FPGA  

          Xilinx 發(fā)布數(shù)據(jù)中心生態(tài)系統(tǒng)投資計劃致力于進一步壯大云計算及NFV加速解決方案

          •   賽靈思公司(Xilinx, Inc.)今天宣布一項新的數(shù)據(jù)中心生態(tài)系統(tǒng)投資計劃,并由賽靈思旗下的投資機構(gòu)“Xilinx 技術(shù)投資 (Xilinx Technology Ventures)”全權(quán)執(zhí)行。該計劃主要用于技術(shù)投資,以豐富賽靈思的數(shù)據(jù)中心產(chǎn)品與服務(wù),并促進行業(yè)創(chuàng)新,加速產(chǎn)品上市進程及降低總擁有成本。新計劃專門針對新興工作負載應(yīng)用解決方案,如機器學(xué)習(xí)、圖像及視頻處理、數(shù)據(jù)分析、存儲數(shù)據(jù)庫加速以及網(wǎng)絡(luò)加速等。   作為該計劃的一部分,賽靈思近期完成了數(shù)據(jù)中心生態(tài)系統(tǒng)的首次投
          • 關(guān)鍵字: Xilinx  FPGA   

          改善RF信號質(zhì)量的電源線噪聲對策

          •   本文以改善RF的信號質(zhì)量(頻帶外的不必要輻射)為目的,介紹使用了片狀鐵氧體磁珠和片狀電感器的移動終端的PA電源線的噪聲對策方法。  以智能手機為首的移動無線終端的Power Amplifier (PA)中,為了抑制不必要的輻射(頻帶外的&雜散發(fā)射),尋求改善PA的電源質(zhì)量(PI: 電源完整性)的例子很多。在無線通信中,以國際標準(ITU)為首,3GPP(無線通信標準機構(gòu)),以及各運營商都對不必要的輻射的范圍值設(shè)定了嚴格的標準。因此,我們有必要通過PA的電源線的噪聲
          • 關(guān)鍵字: RF  噪聲  

          Xilinx發(fā)貨業(yè)界首批高端FinFET FPGA:16nm Virtex UltraScale+器件

          •   賽靈思公司(NASDAQ:XLNX)今天宣布其 Virtex? UltraScale+? FPGA面向首批客戶開始發(fā)貨,這是業(yè)界首款采用臺積公司(TSMC)16FF+工藝制造的高端FinFET FPGA。賽靈思在UltraScale+產(chǎn)品系列與設(shè)計工具上一直與100多家客戶積極接觸,目前已向其中60多家客戶發(fā)貨器件和/或開發(fā)板。Virtex UltraScale+器件加上Zynq? UltraScale+ MPSoC和Kintex?
          • 關(guān)鍵字: Xilinx  FPGA  
          共7012條 123/468 |‹ « 121 122 123 124 125 126 127 128 129 130 » ›|

          rf-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();