rf-fpga 文章 進入rf-fpga技術(shù)社區(qū)
如何使產(chǎn)品快速集成高速信號采集功能?

- 摘要:在科技飛速發(fā)展的今天,各種自動化儀器及自動控制都離不開信號采集,而且要采集的信號越來越快,精度要求也越來越高。如何簡單快速的讓系統(tǒng)集成這項功能呢? 1、ZSDA1000的基本介紹 ZDS1000是ZLG致遠電子開發(fā)的高速信號數(shù)據(jù)采集模塊,模塊通過PCI Express2.0接口與主機端連接,350M帶寬,1GSa/s的采樣速率。用戶只需要通過動態(tài)鏈接庫文件就可以輕松控制模塊進行數(shù)據(jù)采集和數(shù)據(jù)處理??捎糜谫|(zhì)譜分析、雷達信號捕捉、材料分析等場
- 關(guān)鍵字: FPGA ZSDA1000
“芯”技術(shù),“芯”夢想

- 2015年11月27日,全球領(lǐng)先的200mm純晶圓代工廠──華虹半導體有限公司之全資子公司上海華虹宏力半導體制造有限公司(“華虹宏力”)2015年度技術(shù)論壇,繼9月23日首場在深圳獲得熱烈反響后,于今日在北京麗亭華苑酒店再度拉開帷幕。來自北京、長三角、西部地區(qū)的150多位IC設(shè)計精英、知名合作伙伴、行業(yè)分析師和媒體朋友齊聚一堂,就產(chǎn)業(yè)趨勢和市場熱點進行了深入交流,并分享了華虹宏力新的技術(shù)成果?! 」緢?zhí)行副總裁范恒先生和執(zhí)行副總裁孔蔚然博士等公司高層親臨論壇現(xiàn)場,與參會嘉賓互動交流。同時公司派出了陣容
- 關(guān)鍵字: 華虹 RF-CMOS
直接數(shù)字合成技術(shù)實現(xiàn)函數(shù)信號發(fā)生器

- 本文利用直接數(shù)字合成技術(shù)通過一款FPGA可編程邏輯芯片實現(xiàn)函數(shù)信號發(fā)生器的研制,該信號發(fā)生器是以Altera公司生產(chǎn)的EP4CE6F17C8芯片為設(shè)計載體,通過DDS技術(shù)實現(xiàn)兩路同步信號輸出。通過軟件Quartus-II12.0和Nios-II 12.0開發(fā)環(huán)境編程,實現(xiàn)多種波形信號輸出,信號具有高精度的頻率分辨率能力,最高可達36位。最后通過實驗輸出的波形信號符合標準。
- 關(guān)鍵字: 直接數(shù)字合成技術(shù) FPGA 信號發(fā)生器 Quartus-II 201512
選擇RF和微波濾波器的八大竅門
- 在不了解會受到何種損害的情況下,具備高深的數(shù)字電子知識的設(shè)計師發(fā)現(xiàn),當需要給無線器件確定濾波器參數(shù)時,急需復習射頻基礎(chǔ)知識。如果沒有考慮濾波器類型和最低技術(shù)規(guī)格要求方面的基本要素,可能導致產(chǎn)品不能通過“測試”,結(jié)果產(chǎn)品又得重新開始設(shè)計,導致代價昂貴的生產(chǎn)推遲。另一方面,懂得如何準確確定濾波器參數(shù),將有助于使生產(chǎn)出的產(chǎn)品滿足客戶的生產(chǎn)標準和功能。事實上,這種知識有助于在提高產(chǎn)品在市場上的成功機會的同時,控制生產(chǎn)費用。 從基礎(chǔ)開始 在當今無線領(lǐng)域,激烈的擴展帶寬的競爭迫使人們要更加關(guān)注濾波器的性能。如
- 關(guān)鍵字: RF,微波濾波器
下一代FPGA有望實現(xiàn)突破性優(yōu)勢

- 本白皮書介紹為什么電信帶寬和基礎(chǔ)設(shè)施促進了FPGA功能的增強,以及ASIC和ASSP面臨的商業(yè)挑戰(zhàn),可編程邏輯器件(PLD)定制方法是怎樣支持FPGA功能的跨越式發(fā)展。本文還簡要介紹了下一代FPGA和SoC系列品?! ∫浴 ∽钚掳l(fā)布的FPGA是硬件規(guī)劃人員、軟件開發(fā)人員和系統(tǒng)設(shè)計人員實現(xiàn)其下一代產(chǎn)品目標的關(guān)鍵支撐因素。大量的電信基礎(chǔ)設(shè)施成指數(shù)增長的帶寬需求以及各行業(yè)使用這些帶寬的需求使得現(xiàn)有硬件和軟件解決方案很難滿足性能要求,也難以達到成本和功耗目標。ASIC、ASSP和獨立處理器遇到了發(fā)展瓶頸,P
- 關(guān)鍵字: FPGA SoC
采用三柵極技術(shù)FPGA的突破性優(yōu)勢

- 引言 2013年2月,Altera公司與Intel公司共同宣布了Altera下一代最高性能FPGA產(chǎn)品的生產(chǎn)將獨家采用Intel的14nm 3D Tri-Gate(三柵極)晶體管技術(shù)。這使得Altera成為當前采用最先進、最高性能半導體技術(shù)的獨家專業(yè)FPGA供應商。本文介紹了三柵極及相關(guān)技術(shù)的歷史與現(xiàn)狀,以便了解三柵極技術(shù)對高性能FPGA性能的影響,以及其在數(shù)字電路速度、功率以及生產(chǎn)方面有何種程度的優(yōu)勢?! 【w管設(shè)計的背景 1947年,貝爾實驗室展示了第一支晶體管,采用的是鍺
- 關(guān)鍵字: Altera FPGA
Altera功能安全包與靈活的FPGA相結(jié)合,實現(xiàn)“鎖步”處理器解決方案,降低了風險,促進產(chǎn)品及時面市
- Altera公司今天宣布,開始提供面向Nios? II嵌入式處理器的Altera?功能安全鎖步解決方案,這一解決方案降低了設(shè)計周期風險,幫助系統(tǒng)設(shè)計人員簡化工業(yè)和汽車安全應用的認證。Altera與意大利比薩的功能安全領(lǐng)先供應商YOGITECH聯(lián)合開發(fā)的鎖步解決方案采用了Altera FPGA、SoC,認證工具流程,以及YOGITECH的知識產(chǎn)權(quán)(IP)內(nèi)核。這一解決方案幫助客戶在Altera FPGA中輕松實現(xiàn)SIL3安全設(shè)計,包括低成本Cyclone? V&n
- 關(guān)鍵字: Altera FPGA
紫光半導體收購集中美國 專挑寡占市場
- 面對清華紫光集團董事長趙偉國再次放話,將先把收購目光集中在美國半導體產(chǎn)業(yè)的說法,日前臺系IC設(shè)計公司均表達不意外,畢竟臺灣政府目前尚未通過相關(guān)法令限制,加上相關(guān)配套措施還需產(chǎn)官學界互相討論,與其現(xiàn)在買市值不大的臺灣IC設(shè)計公司,對清華紫光集團并無法產(chǎn)生立即性的幫助。 產(chǎn)業(yè)界人士指出,以清華紫光的大陸內(nèi)需市場色彩,加上先前出手目標多鎖定具備一定程度寡占特性的產(chǎn)業(yè)來看,全球三強鼎立的EDA市場、繪圖芯片與FPGA產(chǎn)業(yè),或許是清華紫光集團在談判桌上的下一個目標。 確實從清華紫光收購動作一路多鎖定
- 關(guān)鍵字: 紫光 FPGA
Altera公開業(yè)界第一款集成了HBM2 DRAM和FPGA的異構(gòu)SiP器件
- Altera公司(Nasdaq)公開業(yè)界第一款異構(gòu)系統(tǒng)級封裝(SiP,System-in-Package)器件,集成了來自SK Hynix的堆疊寬帶存儲器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stratix 10 DRAM SiP代表了新一類器件,其特殊的體系結(jié)構(gòu)設(shè)計滿足了高性能系統(tǒng)對存儲器帶寬最嚴格的要求。 數(shù)據(jù)中心、廣播、固網(wǎng)和高性能計算等系統(tǒng)要處理的數(shù)據(jù)量不斷攀升,需要的帶寬非常高。相對于目前的分立DRAM解決方案,Stratix 10 DRAM SiP的
- 關(guān)鍵字: Altera FPGA
Altera公開業(yè)界第一款集成了HBM2 DRAM和FPGA的異構(gòu)SiP器件
- Altera公司今天公開業(yè)界第一款異構(gòu)系統(tǒng)級封裝(SiP,System-in-Package)器件,集成了來自SK Hynix的堆疊寬帶存儲器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stratix 10 DRAM SiP代表了新一類器件,其特殊的體系結(jié)構(gòu)設(shè)計滿足了高性能系統(tǒng)對存儲器帶寬最嚴格的要求。 數(shù)據(jù)中心、廣播、固網(wǎng)和高性能計算等系統(tǒng)要處理的數(shù)據(jù)量不斷攀升,需要的帶寬非常高。相對于目前的分立DRAM解決方案,Stratix 10 DRAM SiP的存儲器帶寬提
- 關(guān)鍵字: Altera FPGA
小梅哥和你一起深入學習FPGA之串口調(diào)試(一)(下)

- 以上為小梅哥為了對特權(quán)同學的串口收發(fā)模塊進行測試所展開的部分工作,到這里,仿真測試所需要的準備工作我們就做好了,接下來將實際進行仿真,通過仿真來分析該模塊的性能。 這里極力推薦大家使用modelsim進行仿真,因為quartusII自帶的仿真工具靈活性和功能都趕modelsim相差甚遠。Modelsim作為一款強大的仿真軟件,在業(yè)界被廣泛使用。同時,modelsim針對不同的EDA廠家,也推出了OEM版本,modelsim-altera就是為Altera公司開發(fā)的OEM版本,此版本針對Altera公
- 關(guān)鍵字: FPGA 串口調(diào)試
小梅哥和你一起深入學習FPGA之串口調(diào)試(一)(上)

- 大家好,這幾天在各個論壇上,經(jīng)常就有人在向我咨詢基于FPGA的串口通信代碼,大部分都是在網(wǎng)上下載一個現(xiàn)成的代碼,但是在使用中就遇到了各種問題,于是就發(fā)到了論壇上來求助。在閱讀了他們的代碼之后,我發(fā)現(xiàn)幾乎出自同一個版本(目前確定為特權(quán)同學的基于EPM240入門實驗的代碼)。他們在調(diào)試這個代碼的時候,經(jīng)常存在這樣幾個問題:1、部分人對該串口通訊模塊完全不理解,對每句話,甚至每個模塊的功能都不理解;2、部分人采用最原始的畫波形的方式來對該模塊進行仿真,結(jié)果無法得到仿真結(jié)果;3、部分人不會使用modelsim
- 關(guān)鍵字: FPGA 串口調(diào)試
Altera榮獲Frost & Sullivan全球FPGA技術(shù)創(chuàng)新領(lǐng)先獎

- Altera公司榮獲分析公司Frost & Sullivan的全球FPGA技術(shù)創(chuàng)新領(lǐng)先獎,表彰Altera在技術(shù)特性和未來業(yè)務(wù)價值方面更勝一籌。該獎項彰顯Altera在其Arria® 10 FPGA中實現(xiàn)IEEE 754單精度硬核浮點DSP (數(shù)字信號處理)模塊——處理速率高達1.5 TFLOPS (每秒萬億次浮點運算),進一步提高了數(shù)字系統(tǒng)設(shè)計的能效和生產(chǎn)效率。Altera的可編程器件幫助客戶針對大數(shù)據(jù)和搜索應用、數(shù)據(jù)中心加速、軍事通信和高性能計算等需要高精度
- 關(guān)鍵字: Altera FPGA
使用面向FPGA的OpenCL設(shè)計兩百萬點頻域濾波器

- 快速傅里葉變換(FFT)是信號處理應用的基礎(chǔ)。FPGA供應商一直以來提供了運行良好的FFT庫,處理適配到FPGA片內(nèi)存儲器中的大量數(shù)據(jù)。但是,如果數(shù)據(jù)規(guī)模太大,應該如何應對? 為解決這一問題,F(xiàn)PGA設(shè)計人員現(xiàn)在必須要做出設(shè)計決定,這些決定互相糾纏在一起,例如,片內(nèi)FFT內(nèi)核的配置選擇,其數(shù)量,它們怎樣連接并訪問外部存儲器,多個內(nèi)核之間的同步等。分析所有這類設(shè)計決定就是要能夠很好的結(jié)合現(xiàn)有產(chǎn)品,在HDL中編程,這會非常耗時,而且?guī)砹诵阅軉栴}。采用OpenCL等高級編程語言,能夠很快的完成系統(tǒng)設(shè)計分析。本
- 關(guān)鍵字: FPGA 頻域濾波器 OpenCL 201511
rf-fpga介紹
您好,目前還沒有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
