<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> rf-fpga

          Altera參加OFC 2015,在其Arria 10 FPGA上展示引人注目的200G和400G OTN解決方案

          •   Altera公司在OFC 2015上為光傳送網(wǎng)展示了兩款產(chǎn)品,采用了Arria® 10 FPGA設(shè)計實現(xiàn):Altera SoftSilicon® 400G轉(zhuǎn)發(fā)器/復(fù)用轉(zhuǎn)發(fā)器(TPO516)和Altera SoftSilicon單芯片20通道任意速率映射器 (TPOC226),支持分段和重組(SAR)功能。系統(tǒng)規(guī)劃人員設(shè)計高級ODU交叉連接系統(tǒng)來處理基于OTN的傳送功能時,該產(chǎn)品幫助他們降低了復(fù)雜度?;贏ltera的20 nm Arria 10 FPGA——并提
          • 關(guān)鍵字: Altera  FPGA  

          FPGA電源系統(tǒng)設(shè)計能夠采用并行工程嗎?

          •   在開發(fā)過程一開始時,如果設(shè)計人員就能夠滿足基于FPGA的設(shè)計對電源的要求和約束,這對于系統(tǒng)的最終實現(xiàn)而言是很大的競爭優(yōu)勢。但是,雖然技術(shù)文獻(xiàn)在這方面進(jìn)行了大量的介紹,目前基于FPGA的系統(tǒng)中是否有不實用或者很難實現(xiàn)的東西導(dǎo)致做不到這一點?盡管可以使用各種開發(fā)工具,例如特別針對FPGA工程的早期功耗估算器和功耗分析器等,電源設(shè)計人員最好能夠在設(shè)計早期階段,考慮電源系統(tǒng)的最差情況,而不是最佳情況,這是因為在硬件設(shè)計完成之后,測量功耗之前,動態(tài)負(fù)載需求還有很大的不確定性,會在靜態(tài)低電流狀態(tài)和全速工作狀態(tài)之間
          • 關(guān)鍵字: FPGA  電源系統(tǒng)  

          用FPGA來加速采用OpenCL的多功能打印機(jī)圖像處理

          •   在高性能計算、娛樂和科學(xué)計算市場,OpenCL的采用在持續(xù)增長。OpenCL的靈活性和便攜性使之成為了一個開發(fā)圖像處理應(yīng)用的優(yōu)秀平臺。然而,OpenCL尚未應(yīng)用到硬拷貝打印機(jī)和多功能打印機(jī)(MFP)市場。傳統(tǒng)上,打印機(jī)/MFP市場使用全定制系統(tǒng)級芯片(SoC或ASIC)、專用集成電路進(jìn)行圖像處理。在本文中,我們探討了配合Altera SoC FPGA(現(xiàn)場可編程門陣列)的OpenCL在核心MFP圖像處理流水線中的應(yīng)用。核心圖像處理流水線以每分鐘大于90頁信紙大小的全色RGB持續(xù)速率運行,圖像分辨率為6
          • 關(guān)鍵字: FPGA  OpenCL  

          中頻軟件無線電系統(tǒng)的FPGA實現(xiàn)方案

          •   一、 引言   現(xiàn)代通信技術(shù)、微電子技術(shù)和計算機(jī)技術(shù)的飛速發(fā)展,促進(jìn)了無線通信技術(shù)從數(shù)字化走向軟件化。軟件無線電的出現(xiàn)掀起了無線通信技術(shù)的又一次革命,它已經(jīng)成為目前通信領(lǐng)域中最為重要的研究方向之一。所謂軟件無線電,是指構(gòu)造一個通用的、可重復(fù)編程的硬件平臺,使其工作頻段、調(diào)制解調(diào)方式、業(yè)務(wù)種類、數(shù)據(jù)速率與格式、控制協(xié)議等都可以進(jìn)行重構(gòu)和控制,選用不同的軟件模塊就可以實現(xiàn)不同類型和功能的無線電臺,其核心思想是在盡可能靠近天線的地方使用寬帶A/D和D/A變換器,并盡可能地用軟件來定義無線功能[1]。
          • 關(guān)鍵字: FPGA  無線電  

          認(rèn)知無線電中的寬帶頻譜感知技術(shù)的FPGA實現(xiàn)

          •   軟件無線電的出現(xiàn),是無線電通信從模擬到數(shù)字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無線電就是一種基于通用硬件平臺,并通 過軟件可提供多種服務(wù)的、適應(yīng)多種標(biāo)準(zhǔn)的、多頻帶多模式的、可重構(gòu)可編程的無線電系統(tǒng)。軟件無線電的關(guān)鍵思想是,將AD(DA)盡可能靠近天線和用軟件來 完成盡可能多的無線電功能。   蜂窩移動通信系統(tǒng)已經(jīng)發(fā)展到第三代,3G系統(tǒng)進(jìn)入商業(yè)運行一方面需要解決不同標(biāo)準(zhǔn)的系統(tǒng)間的兼容性;另一方 面要求系統(tǒng)具有高度的靈活性和擴(kuò)展升級能力,軟件無線電技術(shù)無疑是最好的解決方案。用ASI
          • 關(guān)鍵字: 無線電  FPGA  

          10個心率監(jiān)控裝置設(shè)計方案,包括電路圖原理圖等

          •   心率監(jiān)控器是一款用于監(jiān)測人體心跳速率的器件。心率的單位是bpm(每分鐘心跳數(shù))。人體的心跳速率根據(jù)其日常身體活動、睡眠和基本健康狀況的不同而有所差別。本文為大家介紹幾種心率計及心率監(jiān)測系統(tǒng)的設(shè)計,供大家使用參考。   基于EFM32TG840的便攜式心率計的設(shè)計方案   在消費電子領(lǐng)域,便攜式電子產(chǎn)品由于體積小、質(zhì)量輕的特點越來越受到消費者的喜愛,已成為人們生活中不可缺少的部分?;谶@個思路,我們設(shè)計了一款便攜式心率計,它可以替代用脈搏聽診器等進(jìn)行測量的傳統(tǒng)方法,使用非常方便。   一種便攜式單
          • 關(guān)鍵字: FPGA  VHDL  

          基于FPGA的數(shù)字式心率計系統(tǒng)的設(shè)計實現(xiàn)

          •   心率計是常用的醫(yī)學(xué)檢查設(shè)備,實時準(zhǔn)確的心率測量在病人監(jiān)控、臨床治療及體育競賽等方面都有著廣泛的應(yīng)用。心率測量包括瞬時心率測量和平均心率測量。瞬時心率不僅能夠反映心率的快慢。同時能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個參數(shù)在測量時都是必要的。   測量心率有模擬和數(shù)字兩種方法。模擬方法是在給定的時間間隔內(nèi)計算R波(或脈搏波)的脈沖個數(shù),然后將脈沖計數(shù)乘以一個適當(dāng)?shù)某?shù)測量心率的。這種方法的缺點是測量誤差較大、元件參數(shù)調(diào)試?yán)щy、可靠性差。數(shù)字方法是先測量相鄰R波之間的時間
          • 關(guān)鍵字: FPGA  心率計  

          小梅哥和你一起深入學(xué)習(xí)FPGA之點亮LED燈(下)

          •   七、 測試平臺設(shè)計   本實驗主要對LED的輸出和輸入與復(fù)位的關(guān)系進(jìn)行測試仿真,通過仿真,即可驗證設(shè)計的正確性和合理性。相關(guān)testbench的代碼如下:   以下是代碼片段:   `timescale 1ns/1ns   module LED_Driver_tb;   reg Rst_n;   reg [3:0] Sig;   wire [3:0] Led;   LED_Driver   #( /*參數(shù)例化*/   .Width (4)   )   LED_Driver_in
          • 關(guān)鍵字: FPGA  LED  

          小梅哥和你一起深入學(xué)習(xí)FPGA之點亮LED燈(上)

          •   在之前更新的目錄里面,并沒有安排這個實驗,第一個實驗應(yīng)該是獨立按鍵的檢測與消抖??墒牵?dāng)小梅哥來做按鍵消抖的實驗時,才發(fā)現(xiàn)沒有做基本的輸出設(shè)備,因此按鍵檢測的結(jié)果無法直觀的展示出來。也算是為后續(xù)實驗做鋪墊吧,第一個實驗就安排成了點亮LED燈。   一、 實驗?zāi)康?   實現(xiàn)4個LED燈的亮滅控制   二、 實驗原理   LED燈的典型電路如下2-1所示,我們控制led燈的亮滅,實質(zhì)就是去控制FPGA的IO輸給LED負(fù)極一個低電平或者高電平。從圖中可知,我們給對應(yīng)的led負(fù)極上一個低電平,就會有對
          • 關(guān)鍵字: FPGA  LED  

          僅有16nm還不夠,Xilinx在下一代FPGA/SoC中加入多種猛料

          •   2月底,Xilinx發(fā)布了下一代16nm產(chǎn)品特點的新聞:《Xilinx憑借新型存儲器、3D-on-3D 和多處理SoC技術(shù)在16nm繼續(xù)遙遙領(lǐng)先》(http://www.ex-cimer.com/article/270122.htm),大意是說,Xilinx新的16nm FPGA和SoC中,將會采用新型存儲器UltraRAM, 3D晶體管(FinFET)和3D封裝,Zynq會出多處理器產(chǎn)品MPSoC,因此繼28nm和20nm之后,繼續(xù)在行業(yè)中保持領(lǐng)先,打破了業(yè)內(nèi)這樣的規(guī)則:Xilinx和競爭對手在工藝上
          • 關(guān)鍵字: Xilinx  FPGA  

          電能質(zhì)量檢測與監(jiān)測分析終端設(shè)計匯總

          •   電能質(zhì)量即電力系統(tǒng)中電能的質(zhì)量。理想的電能應(yīng)該是完美對稱的正弦波。一些因素會使波形偏離對稱正弦,由此便產(chǎn)生了電能質(zhì)量問題。一方面我們研究存在哪些影響因素會導(dǎo)致電能質(zhì)量問題,一方面我們研究這些因素會導(dǎo)致哪些方面的問題,最后,我們要研究如何消除這些因素,從而最大程度上使電能接近正弦波。本文為您介紹電能質(zhì)量的檢測與分析儀器設(shè)計匯總。   基于STM32和ATT7022C的電能質(zhì)量監(jiān)測終端的設(shè)計   本文以ARM STM32F103VE6和電表芯片ATT7022C為主構(gòu)建了電能質(zhì)量監(jiān)測終端,利用電表芯片A
          • 關(guān)鍵字: ARM  FPGA  NiosⅡ  

          采用Nios的電能質(zhì)量監(jiān)測系統(tǒng)解決方案

          •   在電力系統(tǒng)中,要實現(xiàn)對電能質(zhì)量各項參數(shù)的實時監(jiān)測和記錄,必須對電能進(jìn)行高速的采集和處理,尤其是針對電能質(zhì)量的各次諧波的分析和運算,系統(tǒng)要完成大量運算處理工作,同時系統(tǒng)還要實現(xiàn)和外部系統(tǒng)的通信、控制、人機(jī)接口等功能。而電能質(zhì)量監(jiān)測系統(tǒng)大多以微控制器或(與)DSP為核心的軟硬件平臺結(jié)構(gòu)以及相應(yīng)的設(shè)計開發(fā)模式,存在著處理能力不足、可靠性差、更新?lián)Q代困難等弊端。本文將SoPC技術(shù)應(yīng)用到電力領(lǐng)域,在FPGA中嵌入了32位NiosⅡ軟核系統(tǒng)。可實現(xiàn)對電能信號的采集、處理、存儲與顯示等功能,實現(xiàn)了實時系統(tǒng)的要求。
          • 關(guān)鍵字: FPGA  NiosⅡ  

          電能質(zhì)量監(jiān)測系統(tǒng)信號采集模塊控制器IP核設(shè)計

          •   隨著可編程邏輯器件的不斷進(jìn)步和發(fā)展,F(xiàn)PGA在嵌入式系統(tǒng)中發(fā)揮著越來越重要的作用。本文介紹的在電能質(zhì)量監(jiān)測系統(tǒng)中信號采集模塊控制器的 IP核,是采用硬件描述語言來實現(xiàn)的。首先它是以ADS8364芯片為控制對象,結(jié)合實際電路,將6通道同步采樣的16位數(shù)據(jù)存儲到FIFO控制器。當(dāng)FIFO 控制器存儲一個周期的數(shù)據(jù)后,產(chǎn)生一個中斷信號,由PowerPC對其進(jìn)行高速讀取。這樣能夠減輕CPU的負(fù)擔(dān),不需要頻繁地對6通道的采樣數(shù)據(jù)進(jìn)行讀取,節(jié)省了CPU運算資源。   1 ADS8364芯片的原理與具體應(yīng)用  
          • 關(guān)鍵字: FPGA  信號采集  

          Xilinx將推出16nm的FPGA和SoC,融合存儲器、3D-on-3D和多處理SoC技術(shù)

          •   賽靈思公司 (Xilinx+)日前宣布,其16nm UltraScale+? 系列FPGA、3D IC和MPSoC憑借新型存儲器、3D-on-3D和多處理SoC(MPSoC)技術(shù),再次實現(xiàn)了領(lǐng)先的價值優(yōu)勢。此外,為實現(xiàn)更高的性能和集成度,UltraScale+系列還采用了全新的互聯(lián)優(yōu)化技術(shù)——SmartConnect。這些新的器件進(jìn)一步擴(kuò)展了賽靈思的UltraScale產(chǎn)品系列 (現(xiàn)從20nm 跨越至 16nm FPGA、SoC 和3D IC器件),同時利用臺積電公
          • 關(guān)鍵字: 賽靈思  FPGA  SoC  UltraScale  201503  

          ADI:用AD936x打通SDR之路

          •   軟件定義無線電(SDR)提出已二三十年,限于高昂的成本和復(fù)雜的實現(xiàn)方案,一直以來是軍事等少數(shù)高端應(yīng)用的獨寵。近日,ADI渠道管理及新興市場事業(yè)部高級客戶應(yīng)用經(jīng)理章新明發(fā)表了“軟件定義無線電(SDR)的創(chuàng)新應(yīng)用”的演講,以ADI自2013年以來推出的AD936x系列射頻捷變頻收發(fā)器為例,稱AD9361和AD9364上市以來供不應(yīng)求,并看好在無人飛行器、LTE通信基礎(chǔ)實施、以及防務(wù)電子等領(lǐng)域的應(yīng)用。 集成式的RF收發(fā)器AD936x的優(yōu)勢在于為多種無線電方案提供統(tǒng)一的可再編程無線電平
          • 關(guān)鍵字: ADI  RF  SDR  201503  
          共7012條 137/468 |‹ « 135 136 137 138 139 140 141 142 143 144 » ›|

          rf-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();