<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> rf-fpga

          通過28-nm FPGA 解決100-GbE 線路卡設(shè)計挑戰(zhàn)

          • 各種標準組織逐步完成了傳送網(wǎng)、以太網(wǎng)和光接口的100G 標準, FPGA 在100G 產(chǎn)品系統(tǒng)設(shè)計早期技術(shù)應(yīng)用中扮演了關(guān)鍵角色。由于帶寬需求越來越大,服務(wù)提供商為他們的下一代線路卡選擇了最新的40-GbE/100-GbE標準。Altera Stratix V FPGA在28-nm 技術(shù)節(jié)點提供具有增強100G PCS 功能的集成12.5-Gbps收發(fā)器,從而解決了帶寬問題。 詳情參見 http://share.eepw.com.cn/share/download/id/51953
          • 關(guān)鍵字: Stratix V FPGA  100G PCS  線路卡   

          安富利電子元件推出Xilinx Virtex-6 FPGA DSP開發(fā)工具套件

          •   安富利公司旗下運營機構(gòu)安富利電子元件宣布推出Xilinx® Virtex®-6 FPGA DSP開發(fā)工具套件。這套件是為DSP設(shè)計而打造,是Xilinx目標設(shè)計平臺(Xilinx Targeted Design Platform) 一部分。它包括可以下載的器件定制版ISE® Design Suite: System Edition 11.4,已開始接受訂購,價格為2995美元,開發(fā)人員可以通過它快速啟動其設(shè)計。   無線、航空航天和國防、儀器和醫(yī)療成像設(shè)備以及其它計算密集型設(shè)
          • 關(guān)鍵字: 安富利  Virtex-6  FPGA  DSP  

          基于FPGA技術(shù)的模擬雷達信號實現(xiàn)

          • 前言 FPGA(現(xiàn)場可編程門陣列)是由掩膜可編程門陣列和PLD(可編程邏輯器件)演變而來的,并將二者的特性結(jié)合在一起,使FPGA既有掩膜可編程門陣列的高邏輯密度和通用性,又有PLD的可編程特性。FPAG技術(shù)的發(fā)展使得
          • 關(guān)鍵字: FPGA  模擬  雷達信號    

          Altera發(fā)布28-nm Stratix V FPGA系列

          • Stratix V FPGA突破帶寬瓶頸,同時降低了系統(tǒng)功耗和成本 2010年4月20號,北京——Altera公司(NASDAQ: ALTR)今天發(fā)布業(yè)界帶寬最大的FPGA——下一代28-nm Stratix? V FPGA。Stratix V FPGA具有1.6 Tbps串行交換能力,采用各種創(chuàng)新技術(shù)和前沿28-nm工藝,降低了寬帶應(yīng)用的成本和功耗。 Stratix V FPGA系列采用TSMC 28-nm高性能(HP)工藝進行制造,提供1
          • 關(guān)鍵字: Altera  28-nm  Stratix V FPGA  

          采用VC++程序的FPGA重配置設(shè)計方案

          • 采用VC++程序的FPGA重配置設(shè)計方案,采用VC++程序的FPGA重配置設(shè)計方案利用現(xiàn)場可編程邏輯器件FPGA的多次可編程配置特點,通過重新下載存儲于存儲器的不同系統(tǒng)數(shù)據(jù),從而實現(xiàn)不同的芯片邏輯功能,可以在很大程度上提高資源利用率。原始配置FPGA的方法是
          • 關(guān)鍵字: 設(shè)計  方案  配置  FPGA  VC  程序  采用  

          利用低成本四運放驅(qū)動RF調(diào)制器

          • 本文介紹的視頻電路組合了音頻副載波陷波器、群延遲均衡器和幅度調(diào)節(jié)電路,在NTSC應(yīng)用中用于驅(qū)動RF視頻調(diào)制器。
            圖1所示視頻電路組合了ITU-470標準所要求的音頻副載波陷波器和群延遲均衡器。電路還包括一個幅度調(diào)節(jié)
          • 關(guān)鍵字: 調(diào)制器  RF  驅(qū)動  成本  利用  

          基于FPGA的∑-Δ D/A轉(zhuǎn)換器的設(shè)計與實現(xiàn)

          • 摘要:數(shù)模轉(zhuǎn)換器可以將一個二進制數(shù)字量轉(zhuǎn)換成與該數(shù)字量成正比的電壓值,可應(yīng)用于可編程電壓源、波形發(fā)生器等。本文采用數(shù)字化技術(shù),用FPGA實現(xiàn)了一個簡單的一階8位∑-Δ 型DAC,只占用幾個CLB。FPGA的速度和柔性的
          • 關(guān)鍵字: FPGA  轉(zhuǎn)換器    

          基于FPGA的絕對式編碼器通信接口設(shè)計

          • 0引言光電碼盤是一種基本的位置、速度檢測反饋單元,非常廣泛地應(yīng)用于變頻器、直流伺服、交流伺服...
          • 關(guān)鍵字: FPGA  RCN226  絕對式編碼器  通信接口  

          拋棄細枝末節(jié),專注原型創(chuàng)意

          •   市場中很多憑借絕妙創(chuàng)意而大獲成功的電子產(chǎn)品或設(shè)備。獨特創(chuàng)意的核心是最終能夠使一款設(shè)備從其他設(shè)備中脫穎而出、在某種情況下甚至可定義一種全新的產(chǎn)品類型。   當然,在市場中定義產(chǎn)品獨特性的因素還有很多,例如低成本、率先上市或者更優(yōu)異的性能等。但是,隨著同類設(shè)計方案迎頭趕上,這種獨特性很快就會消失殆盡。僅靠日后逐步改進表現(xiàn)得更出色的小器件,無論當下可提供何種優(yōu)勢,也會很快被其它改進得更好的同類競爭產(chǎn)品所超越。   真正成功的訣竅是搶先開發(fā)出獨特的器件創(chuàng)意與概念,并將其轉(zhuǎn)變成可為用戶實現(xiàn)理想體驗的功能器件
          • 關(guān)鍵字: altium  產(chǎn)品設(shè)計  FPGA  

          基于FPGA的B超成像系統(tǒng)圖像采集的原理和實現(xiàn)

          • 基于FPGA的B超成像系統(tǒng)圖像采集的原理和實現(xiàn), 1、引言醫(yī)學超聲診斷成像技術(shù)大多數(shù)采用超聲脈沖回波法,即利用探頭產(chǎn)生超聲波進入人體,由人體組織反射產(chǎn)生的回波經(jīng)換能器接收后轉(zhuǎn)換為電信號,經(jīng)過提取、放大、處理,再由數(shù)字掃描變換器轉(zhuǎn)換為標準視頻信號,
          • 關(guān)鍵字: FPGA  B超成像  系統(tǒng)  圖像采集    

          基于FPGA的高速A/D轉(zhuǎn)換芯片ADC08D1000應(yīng)用

          • 0引言美國國家半導體公司的超高速ADC-ADC08D1000是一款高性能的模/數(shù)轉(zhuǎn)換芯片。它具有雙通道結(jié)構(gòu)...
          • 關(guān)鍵字: FPGA  A/D轉(zhuǎn)換  ADC08D1000  

          強強聯(lián)合,i-IP(唐芯微電子)與高清H.264 IP聯(lián)姻

          •   如果說:“生意要從整合資源開始”,i-IP(唐芯微電子)正是抓住了這一點,成立以來不斷強化自身FPGA平臺設(shè)計技術(shù)實力同時,一直瞄準產(chǎn)業(yè)鏈中各領(lǐng)域優(yōu)勢資源,尋找適合自身業(yè)務(wù)發(fā)展需要的優(yōu)質(zhì)產(chǎn)品和企業(yè),為滿足目標客戶對基于FPGA硬件平臺與各類IP產(chǎn)品的需求,不斷聚集強勢資源,始終朝著“力爭成為FPGA產(chǎn)業(yè)頂尖服務(wù)提供商”的經(jīng)營目標邁進。   此前,經(jīng)過大半年的相互了解、探索合作模式,與Jointwave(技微聯(lián)合)達成共同代理合作意向。 Jointw
          • 關(guān)鍵字: 唐芯微電子  FPGA  IP  

          基于FPGA的高速FIFO電路設(shè)計

          • 給出異步FIFO電路在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,由FPGA生成獨立時鐘域的FIFO緩存器,采用FIFO的可編程設(shè)置參數(shù)啟動數(shù)據(jù)傳輸,根據(jù)讀寫時鐘頻率異同的傳輸要求和FIFO的特性,采用一套控制電路,解決了可變速率數(shù)據(jù)緩存和固定時鐘傳輸?shù)膯栴}。
          • 關(guān)鍵字: FIFO  FPGA  時鐘  201004  

          臺積電讓大家感到驚奇的7件事

          •   象過去多年來一樣, 在今年的會上臺積電也爆出讓人感到驚奇的新工藝技術(shù)。它的新工藝路線圖, 包括CMOS,Analog,MEMS,RF等領(lǐng)域。以下是在一天的會中對于會議的觀察及感受;   1,Morris張去年79歲高令重新執(zhí)掌臺積電, 那時正值全球IC業(yè)混亂時代, 它又重新?lián)P帆啟航。但是在此次會上見到張時仍是如1990年首次見到它時那樣精力充沛而健談。更重要的是在公司經(jīng)歷40nm的風波后,它似乎為客戶重塑了信心及在它的掌舵下公司又重新采取積極的投資, 研發(fā)與招工策略, 張認為至今年底公司將從今日的2
          • 關(guān)鍵字: 臺積電  CMOS  Analog  MEMS  RF  

          FPGA上同步開關(guān)噪聲的分析

          • FPGA上同步開關(guān)噪聲的分析, 概述  隨著半導體技術(shù)的快速發(fā)展,近年來FPGA 的器件容量和輸入輸出的管腳數(shù)量都極大的增加了,例如StratixIV 器件,最大的一款EP4SE680 擁有68.11 萬個邏輯單元和1104個輸入輸出管腳。大量的輸出管腳在同一時刻
          • 關(guān)鍵字: 分析  噪聲  開關(guān)  同步  FPGA  
          共7012條 348/468 |‹ « 346 347 348 349 350 351 352 353 354 355 » ›|

          rf-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();