<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> rf-fpga

          工程師談FPGA時序約束七步法

          • 工程師談FPGA時序約束七步法-時序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay。但這還不是最完整的時序約束。
          • 關鍵字: FPGA  PCB  接口電路  

          FMC+ 標準將嵌入式設計推到全新的高度

          • FMC+ 標準將嵌入式設計推到全新的高度-更新后的 FPGA 夾層卡規(guī)范提供無與倫比的高 I/O 密度、向后兼容性。
          • 關鍵字: 嵌入式  FPGA  

          如何擴展 FPGA 的工作溫度范圍

          • 如何擴展 FPGA 的工作溫度范圍-  任何電子器件的使用壽命均取決于其工作溫度。在較高溫度下器件會加快老化,使用壽命會縮短。但某些應用要求電子產品工作在器件最大額定工作結溫下。以石油天然氣產業(yè)為例來說明這個問題以及解決方案。
          • 關鍵字: 賽靈思  XA6SLX45  FPGA  

          如何使用FPGA加速機器學習算法

          • 如何使用FPGA加速機器學習算法-  當前,AI因為其CNN(卷積神經網絡)算法出色的表現(xiàn)在圖像識別領域占有舉足輕重的地位?;镜腃NN算法需要大量的計算和數(shù)據重用,非常適合使用FPGA來實現(xiàn)。上個月,Ralph Wittig(Xilinx CTO Office的卓越工程師)在2016年OpenPower峰會上發(fā)表了約20分鐘時長的演講并討論了包括清華大學在內的中國各大學研究CNN的一些成果。
          • 關鍵字: FPGA  GPU  AuvizDNN  

          FPGA實戰(zhàn)開發(fā)技巧(6)

          • FPGA實戰(zhàn)開發(fā)技巧(6)-時序性能是FPGA 設計最重要的指標之一。造成時序性能差的根本原因有很多,但其直接原因可分為三類:布局較差、邏輯級數(shù)過多以及信號扇出過高。
          • 關鍵字: FPGA  時序性能  

          FPGA實戰(zhàn)開發(fā)技巧(7)

          • FPGA實戰(zhàn)開發(fā)技巧(7)-通常我們會為工程添加UCF 約束指定時序要求和管腳約束。但是UCF 約束是給MAP,PAR 等實現(xiàn)使用的,綜合工具XST 并不能感知系統(tǒng)的時序要求。而為XST 添加XCF 約束卻是使實現(xiàn)結果擁有最高頻率的關鍵。
          • 關鍵字: FPGA  XCF  UCF  

          利用FPGA的自身特性實現(xiàn)隨機數(shù)發(fā)生器

          • 利用FPGA的自身特性實現(xiàn)隨機數(shù)發(fā)生器-本文主要介紹利用FPGA的自身的特性實現(xiàn)隨機數(shù)發(fā)生器,在Virtex-II Pro開發(fā)板上用ChipScope觀察隨機數(shù)序列,以及在PCIe4Base(基于Virtex-4 FPGA)上實現(xiàn)。
          • 關鍵字: fpga  

          談談如何利用FPGA開發(fā)板進行ASIC原型開發(fā)

          • 談談如何利用FPGA開發(fā)板進行ASIC原型開發(fā)-ASIC設計在尺寸和復雜性上不斷增加,現(xiàn)代FPGA的容量和性能的新進展意味著這些設計中的2/3能夠使用單個FPGA進行建模。
          • 關鍵字: FPGA  ASIC  

          FPGA實戰(zhàn)開發(fā)技巧(5)

          • FPGA實戰(zhàn)開發(fā)技巧(5)-一般來講,添加約束的原則為先附加全局約束,再補充局部約束,而且局部約束比較寬松。其目的是在可能的地方盡量放松約束,提高布線成功概率,減少ISE 布局布線時間。典型的全局約束包括周期約束和偏移約束。
          • 關鍵字: FPGA  周期約束  

          FPGA實戰(zhàn)開發(fā)技巧(4)

          • FPGA實戰(zhàn)開發(fā)技巧(4)-在代碼編寫完畢后,需要借助于測試平臺來驗證所設計的模塊是否滿足要求。ISE 提供了兩種測試平臺的建立方法,一種是使用HDL Bencher 的圖形化波形編輯功能編寫,另一種就是利用HDL 語言,相對于前者使用簡單、功能強大。
          • 關鍵字: FPGA  ISE  

          FPGA實戰(zhàn)開發(fā)技巧(3)

          • FPGA實戰(zhàn)開發(fā)技巧(3)-所謂綜合,就是將HDL語言、原理圖等設計輸入翻譯成由與、或、非門和RAM、觸發(fā)器等基本邏輯單元的邏輯連接( 網表),并根據目標和要求( 約束條件) 優(yōu)化所生成的邏輯連接,生成EDF 文件。XST 內嵌在ISE 3 以后的版本中,并且在不斷完善。
          • 關鍵字: FPGA  賽靈思  

          FPGA電路必須遵循的原則和技巧

          • FPGA電路必須遵循的原則和技巧-在調試FPGA電路時要遵循必須的原則和技巧,才能降低調試時間,防止誤操作損壞電路。通常情況下,能夠參考以下步驟執(zhí)行 FPGA硬件系統(tǒng)的調試。
          • 關鍵字: FPGA  

          寫verilog代碼要有硬件的概念

          • 寫verilog代碼要有硬件的概念-因為Verilog是一種硬件描述語言,所以在寫Verilog語言時,首先要有所要寫的module在硬件上如何實現(xiàn)的概念,而不是去想編譯器如何去解釋這個module
          • 關鍵字: verilog  FPGA  

          學好FPGA應該要具備的知識

          • 學好FPGA應該要具備的知識-閱讀本文的人群:熟悉數(shù)字電路基本知識(如加法器、計數(shù)器、RAM等),熟悉基本的同步電路設計方法,熟悉HDL語言,對FPGA的結構有所了解,對FPGA設計流程比較了解。
          • 關鍵字: FPGA  同步電路  

          解密業(yè)界首款16nm產品核心技術

          • 解密業(yè)界首款16nm產品核心技術-以賽靈思 20nm UltraScale 系列的成功為基礎,賽靈思現(xiàn)又推出了全新的 16nm UltraScale+ 系列 FPGA、3D IC 和 MPSoC,憑借新型存儲器、3D-on-3D 和多處理SoC(MPSoC)技術,再次領先一代提供了遙遙領先的價值優(yōu)勢。
          • 關鍵字: 賽靈思  FPGA  16nm制程  
          共7012條 53/468 |‹ « 51 52 53 54 55 56 57 58 59 60 » ›|

          rf-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();