<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> rf-fpga

          基于DSP EMIF口及FPGA設(shè)計(jì)并實(shí)現(xiàn)多DSP嵌入式系統(tǒng)

          • 在實(shí)時(shí)圖像處理、雷達(dá)信號(hào)處理、軟件無(wú)線(xiàn)電、電子對(duì)抗、3G數(shù)值仿真計(jì)算中,單DSP無(wú)法滿(mǎn)足實(shí)時(shí)性和高速運(yùn)算量要求,往往需要多DSP進(jìn)行協(xié)同處理。本文針對(duì)DSP的EMIF接口和FPGA的特點(diǎn),設(shè)計(jì)8個(gè)DSP通信的嵌入式系統(tǒng)。
          • 關(guān)鍵字: 多DSP嵌入式系統(tǒng)  EMIF  FPGA  

          基于FPGA和PCI的AFDX終端接口卡設(shè)計(jì)

          • 航空電子全雙工交換式以太網(wǎng)(AFDX)是在商用以太網(wǎng)的基礎(chǔ)上經(jīng)過(guò)改進(jìn)實(shí)時(shí)性和可靠性建立起來(lái)的。依據(jù)ARINC664規(guī)范第7部分對(duì)終端接口卡時(shí)延和抖動(dòng)的性能要求,提出基于FPGA和PCI的AFDX終端接口卡的整體設(shè)計(jì)方案,對(duì)發(fā)送和接收模塊等關(guān)鍵模塊進(jìn)行了設(shè)計(jì),并分析了PCI接口驅(qū)動(dòng)程序。測(cè)試結(jié)果表明,該接口卡實(shí)時(shí)性好、傳輸速率高、穩(wěn)定可靠,符合AFDX協(xié)議標(biāo)準(zhǔn)。
          • 關(guān)鍵字: 全雙工交換式以太網(wǎng)  實(shí)時(shí)性  FPGA  

          基于FPGA的四通道視頻縮放引擎的研究及設(shè)計(jì)

          • 設(shè)計(jì)了一種可實(shí)現(xiàn)4路視頻信號(hào)縮放和幀率轉(zhuǎn)換的電路架構(gòu)。視頻信號(hào)依次經(jīng)過(guò)縮小模塊、幀率轉(zhuǎn)換模塊以及放大模塊,有效地減少了幀率轉(zhuǎn)換對(duì)存儲(chǔ)器帶寬的需求。
          • 關(guān)鍵字: 幀率轉(zhuǎn)換  加權(quán)均值算法  FPGA  

          LTE上行DFT/IDFT的一種設(shè)計(jì)實(shí)現(xiàn)

          • MSL4163提供1MHz I2C串口,器件包括先進(jìn)的PWM引擎以及片上EEPROM等。主要用在電視和臺(tái)式電腦監(jiān)視器、醫(yī)療、工業(yè)儀表和汽車(chē)音/視頻顯示器。本文介紹了MSL4163/MSL4164主要特性、方框圖和典型應(yīng)用電路、級(jí)聯(lián)連接電路。
          • 關(guān)鍵字: 3GPP協(xié)議  流水線(xiàn)結(jié)構(gòu)  FPGA  

          基于VHDL+FPGA的自動(dòng)售貨機(jī)控制模塊的設(shè)計(jì)與實(shí)現(xiàn)

          • EDA技術(shù)是以計(jì)算機(jī)為工具完成數(shù)字系統(tǒng)的邏輯綜合、布局布線(xiàn)和設(shè)計(jì)仿真等工作。電路設(shè)計(jì)者只需要完成對(duì)系統(tǒng)功能的描述,就可以由計(jì)算機(jī)軟件進(jìn)行系統(tǒng)處理,最后得到設(shè)計(jì)結(jié)果,并且修改設(shè)計(jì)方案如同修改軟件一樣方便。
          • 關(guān)鍵字: VHDL  EDA  FPGA  

          數(shù)字基帶預(yù)失真系統(tǒng)中環(huán)路延遲估計(jì)的FPGA實(shí)現(xiàn)

          • 基于FPGA芯片Stratix II EP2S60F672C4設(shè)計(jì)實(shí)現(xiàn)了數(shù)字基帶預(yù)失真系統(tǒng)中的環(huán)路延遲估計(jì)模塊。該模塊運(yùn)用了一種環(huán)路延遲估計(jì)新方法,易于FPGA實(shí)現(xiàn)。同時(shí),在信號(hào)失真的情況下也能給出正確的估計(jì)結(jié)果。Modelsim SE 6.5c的時(shí)序仿真結(jié)果和SignalTaps II的硬件調(diào)試結(jié)果驗(yàn)證了模塊的有效性。
          • 關(guān)鍵字: 數(shù)字基帶預(yù)失真系統(tǒng)  環(huán)路延遲估計(jì)  FPGA  

          基于單片SRAM和FPGA的紅外圖像顯示的設(shè)計(jì)及實(shí)現(xiàn)

          • 介紹一種采用單片SRAM和FPGA實(shí)現(xiàn)紅外圖像顯示的新方案,并對(duì)顯示系統(tǒng)結(jié)構(gòu)、FPGA各功能模塊設(shè)計(jì)、SRAM的讀/寫(xiě)時(shí)序設(shè)計(jì)進(jìn)行了詳細(xì)論述。該圖像顯示方案可用于紅外圖像處理系統(tǒng)的硬件調(diào)試和紅外圖像處理效果觀測(cè)。
          • 關(guān)鍵字: 紅外圖像顯示  SRAM  FPGA  

          基于FPGA的VHDL語(yǔ)言電路優(yōu)化設(shè)計(jì)

          • 在VHDL語(yǔ)言電路優(yōu)化設(shè)計(jì)當(dāng)中,優(yōu)化問(wèn)題主要包括面積優(yōu)化和速度優(yōu)化。面積優(yōu)化是指CPLD/FPGA的資源利用率優(yōu)化,即用盡可能少的片內(nèi)資源實(shí)現(xiàn)更多電路功能;速度優(yōu)化是指設(shè)計(jì)系統(tǒng)滿(mǎn)足一定的速度要求。
          • 關(guān)鍵字: 電路優(yōu)化設(shè)計(jì)  VHDL  FPGA  

          基于FPGA的虛擬邏輯分析儀設(shè)計(jì)與實(shí)現(xiàn)

          • 闡述了一種基于FPGA的虛擬邏輯分析儀的設(shè)計(jì),采用高性能的FPGA器件,再利用PC機(jī)的強(qiáng)大處理功能,配合LabVIEW圖形化語(yǔ)言開(kāi)發(fā)實(shí)現(xiàn)。由于虛擬邏輯分析儀的部分硬件功能軟件化,使硬件電路大為簡(jiǎn)化,提高了可靠性,同時(shí)降低了成本,具有一定的教學(xué)和科研價(jià)值。
          • 關(guān)鍵字: 邏輯分析儀  LabVIEW  FPGA  

          基于FPGA流水線(xiàn)分布式算法的FIR濾波器的實(shí)現(xiàn)

          • 提出了一種采用現(xiàn)場(chǎng)可編程門(mén)陣列器件(FPGA)并利用窗函數(shù)法實(shí)現(xiàn)線(xiàn)性FIR數(shù)字濾波器的設(shè)計(jì)方案,并以一個(gè)十六階低通FIR數(shù)字濾波器電路的實(shí)現(xiàn)為例說(shuō)明了利用Xilinx公司的Virtex-E系列芯片的設(shè)計(jì)過(guò)程。
          • 關(guān)鍵字: FIR濾波器  窗函數(shù)  FPGA  

          基于FPGA的SoC/IP驗(yàn)證平臺(tái)的設(shè)計(jì)與應(yīng)用

          • SoC是大規(guī)模集成電路的發(fā)展趨勢(shì)。SoC設(shè)計(jì)必須依靠完整的系統(tǒng)級(jí)驗(yàn)證來(lái)保證其正確性。基于FPGA的驗(yàn)證平臺(tái)能夠縮短SoC驗(yàn)證時(shí)間,并提高驗(yàn)證工作的可靠性,還具有可重用性。本文利用Altera公司的FPGA設(shè)計(jì)了一個(gè)基于片上總線(xiàn)的SoC原型驗(yàn)證平臺(tái),并將VxWorks嵌入式操作系統(tǒng)應(yīng)用于此平臺(tái),通過(guò)軟硬件協(xié)同驗(yàn)證的方法,驗(yàn)證了平臺(tái)的可靠性。該平臺(tái)在CF卡及通用智能卡SoC芯片驗(yàn)證中得以應(yīng)用。
          • 關(guān)鍵字: SoC驗(yàn)證平臺(tái)  系統(tǒng)級(jí)驗(yàn)證  FPGA  

          基于FPGA實(shí)現(xiàn)CPCI數(shù)據(jù)通信

          • 本文設(shè)計(jì)的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過(guò)Verilog HDL語(yǔ)言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),完成對(duì)數(shù)據(jù)的快速讀寫(xiě),從而實(shí)現(xiàn)了與CPCI總線(xiàn)的高速數(shù)據(jù)通信。
          • 關(guān)鍵字: CPCI協(xié)議轉(zhuǎn)換  Verilog  FPGA  

          基于FPGA的主從式高速數(shù)據(jù)采集與傳輸系統(tǒng)

          • 針對(duì)數(shù)據(jù)采集系統(tǒng)有信號(hào)形式多樣、實(shí)時(shí)傳輸和靈活配置的要求,介紹了一種基于FPGA的數(shù)據(jù)采集和傳輸系統(tǒng),以及系統(tǒng)數(shù)字電路的程序設(shè)計(jì)。該系統(tǒng)以現(xiàn)場(chǎng)可編程邏輯陣列(FPGA)作為數(shù)據(jù)采集、預(yù)處理、組幀和傳輸?shù)目刂坪诵?,通過(guò)低速串口接收控制命令,以高速USB接口向控制臺(tái)發(fā)送采集數(shù)據(jù)幀,設(shè)計(jì)了數(shù)字FIR濾波器濾除采集電路的信號(hào)干擾。
          • 關(guān)鍵字: 數(shù)字FIR濾波器  數(shù)據(jù)采集系統(tǒng)  FPGA  

          基于FPGA的指紋識(shí)別系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

          • 為了提高指紋識(shí)別系統(tǒng)的實(shí)時(shí)性和處理速度,設(shè)計(jì)和實(shí)現(xiàn)了一種基于FPGA的嵌入式指紋識(shí)別系統(tǒng)。該系統(tǒng)采用處理器結(jié)合自定義硬件邏輯的方法,以下載到FPGA的MICOBLAZE嵌入式軟核為系統(tǒng)控制模塊,運(yùn)用FPGA路基單元實(shí)現(xiàn)指紋圖像的處理。
          • 關(guān)鍵字: 指紋識(shí)別  MICOBLAZE  FPGA  

          一種基于FPGA的幀同步提取方法的研究

          • 簡(jiǎn)要地介紹了M序列碼作為同步頭的幀同步提取的原理。在研究了相關(guān)處理的基礎(chǔ)上,提出了采用補(bǔ)碼配對(duì)相減匹配濾波法實(shí)現(xiàn)同步提取的新方法。該方法僅利用減法器和加法器,不僅使電路設(shè)計(jì)簡(jiǎn)單,而且使電路得到極大的優(yōu)化,大大節(jié)省了FPGA內(nèi)部資源。
          • 關(guān)鍵字: M序列碼  幀同步提取  FPGA  
          共7012條 83/468 |‹ « 81 82 83 84 85 86 87 88 89 90 » ›|

          rf-fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();