<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> virtex-5fpga

          Virtex-II Pro開發(fā)板進(jìn)行雙核系統(tǒng)解決方案

          • Virtex-II Pro開發(fā)板進(jìn)行雙核系統(tǒng)解決方案,Xilinx Virtex-II Pro開發(fā)板為各大學(xué)主要采用的開發(fā)板,該板上主芯片XC2VP30內(nèi)置兩個(gè)硬核PowerPC405,具有30 816邏輯單元、136個(gè)18位的乘法器、2 448 Kbit的Block RAM。國(guó)內(nèi)研究應(yīng)用多使用該板進(jìn)行單核系統(tǒng)設(shè)計(jì),未能
          • 關(guān)鍵字: 系統(tǒng)  解決方案  雙核  進(jìn)行  Pro  開發(fā)  Virtex-II  

          65nm Virtex-5 FPGA工藝

          • 半導(dǎo)體工業(yè)的最主要特征是工藝不斷進(jìn)步,平均每隔幾年就要升級(jí)一次,帶動(dòng)功耗和成本不斷下降,性能不斷提升。從18 ...
          • 關(guān)鍵字: Virtex-5  FPGA  

          利用Virtex-5 LXT應(yīng)對(duì)串行背板接口設(shè)計(jì)挑戰(zhàn)

          • 采用串行技術(shù)進(jìn)行高端系統(tǒng)設(shè)計(jì)已占很大比例。在《EETimes》雜志最近開展的一次問(wèn)卷調(diào)查中,有92%的受訪者...
          • 關(guān)鍵字: Virtex-5  LXT  背板接口  

          賽靈思繼續(xù)以創(chuàng)紀(jì)錄的速度投放7系列FPGA

          • 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. )宣布在今年3月最新7系列FPGA產(chǎn)品交付客戶之后的6個(gè)多月時(shí)間里,已經(jīng)贏得了200多項(xiàng)設(shè)計(jì),創(chuàng)下業(yè)界前所未有的奇跡。迄今為止,賽靈思已經(jīng)在全球領(lǐng)域發(fā)貨數(shù)千款Virtex-7和Kintex-7FPGA,滿足了多種不同應(yīng)用的需求,這些應(yīng)用包括高性能國(guó)防雷達(dá)系統(tǒng)和新一代 200G 有線通信橋接器以及超高分辨率醫(yī)療成像設(shè)備和尖端測(cè)量設(shè)備等。
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-7  Kintex-7  

          基于Virtex-5的串行傳輸系統(tǒng)的實(shí)現(xiàn)

          • 引言  隨著USB 3.0、SATA 3.0、PCI-E 2.0等新串行規(guī)范的發(fā)布以及更高速的串并/并串轉(zhuǎn)換單元(SERDES)芯片的推出引起了業(yè)界對(duì)高速差分串行數(shù)據(jù)傳輸?shù)臒o(wú)限憧憬。為了解決下一代無(wú)線通信基站中多天線(MIMO)信號(hào)處理所帶
          • 關(guān)鍵字: 實(shí)現(xiàn)  傳輸系統(tǒng)  串行  Virtex-5  基于  

          基于賽靈思Virtex-5 FPGA的LTE仿真器實(shí)現(xiàn)

          •   功能強(qiáng)大的可編程邏輯平臺(tái)使得Prisma Engineering公司能夠針對(duì)所有蜂窩網(wǎng)絡(luò)提供可重配置無(wú)線測(cè)試設(shè)備。長(zhǎng)期演進(jìn)(LTE)是移動(dòng)寬帶的最3GPP標(biāo)準(zhǔn),它打破了現(xiàn)有蜂窩網(wǎng)絡(luò)的固有模式。LTE與前代UMTS和GSM標(biāo)準(zhǔn)相比,除采用高頻譜效率的射頻技術(shù)外,其架構(gòu)還得到了大幅簡(jiǎn)化。LTE系統(tǒng)的無(wú)線接入部分Node-B,是連接無(wú)線電和整個(gè)互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò)之間的邊緣設(shè)備。這種架構(gòu)無(wú)法監(jiān)測(cè)和測(cè)試等效于UMTS中間鏈路上的元件。必須通過(guò)無(wú)線電接口,才能有效地測(cè)試LTE網(wǎng)絡(luò)元件。   這正是Prisma
          • 關(guān)鍵字: Xilinx  FPGA  Virtex-5  

          基于Virtex-5的PCI-Express總線接口設(shè)計(jì)和實(shí)現(xiàn)

          • 基于Virtex-5的PCI-Express總線接口設(shè)計(jì)和實(shí)現(xiàn),本文描述了第三代通用I/O總線PCI-Express產(chǎn)生的背景,分析了PCI-Express總線的主要特點(diǎn)及體系結(jié)構(gòu)。同時(shí)描述了在Xilinx公司Virtex5系列的XC5VLX50T FPGA芯片上實(shí)現(xiàn)PCI-Express x4總線的設(shè)計(jì)并進(jìn)行的相應(yīng)傳輸速率的測(cè)試。
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  接口  總線  Virtex-5  PCI-Express  基于  

          FPGA電路動(dòng)態(tài)老化技術(shù)研究

          • 1引言FPGA是現(xiàn)場(chǎng)可編程門陣列(FieldProgrammingGateArray)的縮寫,用戶可以編寫程序?qū)PGA內(nèi)部的邏輯...
          • 關(guān)鍵字: FPGA  XQV100  Virtex  老化  xilinx  

          使用Virtex-5 FPGA實(shí)現(xiàn)LTE仿真器

          • LTE系統(tǒng)的無(wú)線接入部分Node-B,是連接無(wú)線電和整個(gè)互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò)之間的邊緣設(shè)備。這種架構(gòu)無(wú)法監(jiān)測(cè)和測(cè)試等效于UMTS中間鏈路上的元件。必須通過(guò)無(wú)線電接口,才能有效地測(cè)試LTE網(wǎng)絡(luò)元件。

          • 關(guān)鍵字: Virtex  FPGA  LTE  仿真器    

          基于Virtex-5 FPGA的音視頻監(jiān)視系統(tǒng)設(shè)計(jì)

          • 基于Virtex-5 FPGA的音視頻監(jiān)視系統(tǒng)設(shè)計(jì),引言
            本文探討在Virtex-5 FPGA中實(shí)現(xiàn)設(shè)計(jì)的一些難題,然后用一個(gè)項(xiàng)目作為示范來(lái)詳解充分利用其功能集的技法。設(shè)計(jì)過(guò)程包括幾個(gè)步驟,從針對(duì)應(yīng)用選擇適合的Virtex-5開始。為便于本文敘述,我們假定IP模塊已經(jīng)過(guò)匯編
          • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  監(jiān)視  音視頻  Virtex-5  FPGA  基于  

          賽靈思 Virtex-6 HXT FPGA為光通信提供卓越的收發(fā)器性能

          •   全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc.  )宣布推出支持 40Gbps 和 100Gbps 線路卡的Virtex®-6 HXT FPGA,并可靈活配置各種網(wǎng)絡(luò)速率包括40Gbps、4x10Gbps、100Gbps 和 10x10Gbps 等。此外,憑借其市場(chǎng)領(lǐng)先的收發(fā)器時(shí)鐘抖動(dòng)性能,Virtex-6 HXT FPGA還能滿足新一代通信設(shè)備長(zhǎng)距離光纖網(wǎng)絡(luò)傳輸?shù)男枰?,且無(wú)需昂貴的外部重定時(shí)器電路。   賽靈思已經(jīng)和Avago Technologies(安華高科技)
          • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  

          SiTime為賽靈思FPGA評(píng)估套件提供可編程時(shí)鐘方案

          •   2010年9月15,美國(guó)加洲森尼韋爾市-全硅MEMS時(shí)鐘技術(shù)方案領(lǐng)導(dǎo)公司SiTime Corporation今天宣布賽靈思(Xilinx)在其Virtex®-6 FPGA ML605評(píng)估套件, Spartan®-6 FPGA SP601 和SP605 FPGA評(píng)估套件上導(dǎo)入了SiTime可編程全硅MEMS振蕩器。全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司在這些評(píng)估套件中采用了SiTime的 SiT9102高性能差分振蕩器及各種規(guī)格組合的SiT8102可編程高性能振蕩器。   “賽靈
          • 關(guān)鍵字: Xilinx  Virtex  FPGA   

          一種基于FPGA的多時(shí)鐘片上網(wǎng)絡(luò)研究與設(shè)計(jì)

          • 在FPGA上設(shè)計(jì)一個(gè)高性能、靈活的、面積小的通信體系結(jié)構(gòu)是一項(xiàng)巨大的挑戰(zhàn)。大多數(shù)基于FPGA的片上網(wǎng)絡(luò)...
          • 關(guān)鍵字: FPGA  片上網(wǎng)絡(luò)  多時(shí)鐘  通信  Virtex  

          采用Virtex-5嵌入式三模以太網(wǎng)MAC進(jìn)行設(shè)計(jì)

          • 采用Virtex-5嵌入式三模以太網(wǎng)MAC進(jìn)行設(shè)計(jì), 以太網(wǎng)是一個(gè)占據(jù)絕對(duì)優(yōu)勢(shì)的固線連接標(biāo)準(zhǔn)。Xilinxreg; Virtextrade;-5 以太網(wǎng)媒體接入控制器(以太網(wǎng)MAC)模塊提供了專用的以太網(wǎng)功能,它和 Virtex-5 RocketIOtrade; GTP收發(fā)器以及 SelectIOtrade; 技術(shù)相結(jié)合,
          • 關(guān)鍵字: 進(jìn)行  設(shè)計(jì)  MAC  以太網(wǎng)  Virtex-5  嵌入式  采用  
          共187條 7/13 |‹ « 4 5 6 7 8 9 10 11 12 13 »

          virtex-5fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條virtex-5fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)virtex-5fpga的理解,并與今后在此搜索virtex-5fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();