<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> xilinx fpga

          FPGA如何讓工業(yè)4.0大放異彩

          • 技術(shù)領(lǐng)域最熱門的話題之一就是工業(yè)4.0,它本質(zhì)上是指將數(shù)字化、自動化和互連計算智能融入制造業(yè)。這背后的思路就是將云計算、物聯(lián)網(wǎng)(IoT)和人工智能(AI)的價值與功能相融合,從而在制造也和其他工業(yè)環(huán)境中實現(xiàn)更智能、更可靠、更高效的運營。工業(yè)4.0愿景的一個重要部分是創(chuàng)造智能互聯(lián)機器。幾十年來,在這類的環(huán)境中使用的大部分設(shè)備與外界交互的方式非常有限。物理旋鈕、儀表和其他簡單的視覺機制通常是了解設(shè)備當前狀態(tài)的唯一手段。隨著時間的推移,各個行業(yè)開發(fā)了一些簡單的連接和監(jiān)控形式,包括PLC(可編程邏輯控制器)和SC
          • 關(guān)鍵字: FPGA  工業(yè)4.0  

          萊迪思FPGA助力屢獲殊榮的超級高鐵及電機設(shè)計

          • 作為低功耗可編程器件的領(lǐng)先供應(yīng)商,可持續(xù)發(fā)展始終是萊迪思產(chǎn)品創(chuàng)新的一個核心指導(dǎo)原則。在過去幾年里,萊迪思與Swissloop合作,一如既往地支持他們的超級高鐵研究項目。對于該學(xué)生組織而言,過去的一年又是成果豐碩的一年。本文將介紹該團隊2022年的一些項目進展及Swissloop領(lǐng)導(dǎo)人Roger Barton和Hanno Hiss開展的卓有成效的工作。Swissloop團體照片Swissloop是一個由蘇黎世聯(lián)邦理工學(xué)院(ETH Zurich)贊助的學(xué)生組織,主要從事超級高鐵技術(shù)及其現(xiàn)實應(yīng)用方面的研究。他們
          • 關(guān)鍵字: 萊迪思  FPGA  

          打開通往30億美元增量市場的新大門

          • 全新低功耗中端Avant FPGA平臺的面世,不但意味著萊迪思邁入了中端FPGA供應(yīng)商的行列,還打開了一扇通往30億美元增量市場的新大門。 與此前的產(chǎn)品相比,主要面向通信、計算、工業(yè)和汽車等領(lǐng)域的Avant平臺在性能和硬件資源方面得到了進一步的強化,例如邏輯單元容量達到了500K,相比以往100K-150K的配置,提升了5倍;帶寬提升了10倍,計算性能提升30倍。  “低功耗”、“先進的互聯(lián)”和“優(yōu)化的計算”是該平臺的三大核心特點,其關(guān)鍵的架構(gòu)亮點包括25G SERDES和并
          • 關(guān)鍵字: 萊迪思  FPGA  

          基于FPGA的模數(shù)轉(zhuǎn)換器(ADC)或數(shù)模轉(zhuǎn)換器

          • 電路中變壓器T可用晶體管收音機用的502型音頻輸出變壓器,次級作為升壓變壓器的初級,初級中間的抽頭不用,兩端抽頭作為升壓變壓器的次級。如果找不到合適的變壓器,也可以用收音機輸人輸出變壓器的硅鋼片自制,初級用直徑為0.25mm的高強度漆包線繞110匝,次級用直徑0.21mm的高強度漆包線繞520匝。初次級間要加一層絕緣紙,并注意初次級線圈的同名端。將具有信號處理功能的FPGA與現(xiàn)實世界相連接,需要使用模數(shù)轉(zhuǎn)換器(ADC)或數(shù)模轉(zhuǎn)換器(DAC)一旦執(zhí)行特定任務(wù),F(xiàn)PGA系統(tǒng)必須與現(xiàn)實世界相連接,而所有工程師都
          • 關(guān)鍵字: FPGA  數(shù)模轉(zhuǎn)換器  

          秉承產(chǎn)業(yè)初心,迎接智能、安全和互連的新世界

          • 受宏觀經(jīng)濟下行、地緣政治沖突、疫情蔓延等因素影響,全球半導(dǎo)體產(chǎn)業(yè)正面臨前所未有的下行壓力。根據(jù)世界半導(dǎo)體貿(mào)易統(tǒng)計協(xié)會(WSTS)最新發(fā)布的預(yù)測,2023年全球半導(dǎo)體市場規(guī)模將萎縮4.1%至5570億美元,這也是自2019年后該行業(yè)首次出現(xiàn)回落。WSTS同時表示,2023年的半導(dǎo)體市場萎縮基本集中在亞太區(qū)域(-7.5%),日本、美國、歐洲等其他區(qū)域的市場規(guī)模大致持平或小幅增長。 從應(yīng)用領(lǐng)域來看,PC、手機、消費電子等市場的增量空間顯著收窄,缺少可以支撐半導(dǎo)體技術(shù)快速迭代升級的現(xiàn)象級應(yīng)用,市場端的創(chuàng)
          • 關(guān)鍵字: FPGA  萊迪思  

          Avant:解鎖FPGA創(chuàng)新新高度

          • 過去3年來,盡管客戶十分認可萊迪思 (Lattice) Nexus FPGA平臺在低功耗領(lǐng)域做出的種種創(chuàng)新,但在與他們的交流過程中,我們發(fā)現(xiàn)除功耗外,性能和尺寸也日益成為客戶關(guān)注的關(guān)鍵要素。幸運的是,這些與萊迪思最擅長的領(lǐng)域完全吻合。于是,基于Nexus平臺取得的一系列創(chuàng)新成果,萊迪思推出了全新低功耗中端Avant FPGA平臺。 Avant產(chǎn)品主要面向通信、計算、工業(yè)和汽車等領(lǐng)域。與此前的產(chǎn)品相比,Avant平臺在性能和硬件資源方面得到了進一步的強化,例如邏輯單元容量達到了500K,相比以往1
          • 關(guān)鍵字: Avant FPGA  FPGA  

          芯片行業(yè)之淺談FPGA芯片

          • 核心觀點   FPGA是數(shù)字芯片的一類分支,與CPU、GPU等功能固定芯片不同的是,F(xiàn)PGA制造完成后可根據(jù)用戶需要,賦予其特定功能。FPGA芯片涉及通信、工業(yè)、軍工/航天、汽車和數(shù)據(jù)中心等多個領(lǐng)域,且中國FPGA市場年均復(fù)合增長率預(yù)計超17%,增速顯著高于全球。中國市場營收占據(jù)國際FPGA頭部廠商營收占比首位,國產(chǎn)替代空間廣闊,建議關(guān)注芯片行業(yè)明年左側(cè)布局機會。FPGA---可以由用戶定制的高性能芯片F(xiàn)PGA(Field Programmable Gate Array,現(xiàn)場可編程門陣
          • 關(guān)鍵字: FPGA  

          基于FPGA的NAND FLASH壞塊表的設(shè)計與實現(xiàn)

          • 在現(xiàn)代電子設(shè)備中,越來越多的產(chǎn)品使用NAND FLASH芯片來進行大容量的數(shù)據(jù)存儲,而且使用FPGA作為核心處理芯片與NAND FLASH直接交聯(lián)。根據(jù)NAND FLASH的特點,需要識別NAND FLASH芯片的壞塊并進行管理。FPGA對壞塊的管理不能按照軟件的壞塊管理方式進行。本文提出了一種基于FPGA的NAND FLASH芯片壞塊表的設(shè)計方法,利用FPGA中RAM模塊,設(shè)計了狀態(tài)機電路,靈活地實現(xiàn)壞塊表的建立、儲存和管理,并且對該設(shè)計進行測試驗證。
          • 關(guān)鍵字: NAND FLASH  FPGA  壞塊  壞塊檢測  202212  

          自適應(yīng)計算助力工業(yè)應(yīng)用

          • 對于工業(yè)企業(yè)而言,推進數(shù)字化轉(zhuǎn)型至關(guān)重要,以此才能保持競爭力,并為客戶提供價值。這種趨勢的早期表現(xiàn)包括融合運營和信息技術(shù)網(wǎng)絡(luò)的整合、部署預(yù)測性維護,以及使用機器人來實現(xiàn)自動化,從而提高吞吐量、減少人為錯誤。產(chǎn)品開發(fā)人員需要針對這些挑戰(zhàn)迅速推出解決方案??删幊滔到y(tǒng)模塊( SOM )能夠為著手開發(fā)提供適宜的計算平臺。然而,額外的固件和軟件基礎(chǔ)設(shè)施仍然是必要的,同時,異構(gòu)處理引擎和集成的可編程邏輯能增添寶貴的靈活性。通過分析網(wǎng)絡(luò)融合、預(yù)測性維護和機器人領(lǐng)域中采用的一些已知的基于 SOM 的解決方案,便可發(fā)現(xiàn)附加
          • 關(guān)鍵字: Xilinx  

          數(shù)據(jù)中心加速芯片需求大爆發(fā),F(xiàn)PGA正領(lǐng)跑市場

          • 中國信通院《數(shù)據(jù)中心白皮書2022》報告顯示,2021年全球數(shù)據(jù)中心市場規(guī)模超過679億美元,較2020年增長9.8%。隨著數(shù)據(jù)視頻化趨勢加強,以及遠程辦公普及程度提高,數(shù)據(jù)中心市場呈現(xiàn)出穩(wěn)健增長的趨勢。但這也帶來聯(lián)網(wǎng)數(shù)據(jù)的爆炸式增長,對數(shù)據(jù)中心的數(shù)據(jù)處理能力提出巨大挑戰(zhàn)。各種加速方案因而成為數(shù)據(jù)中心不可或缺的應(yīng)用。數(shù)據(jù)中心加速解決方案中國信通院《數(shù)據(jù)中心白皮書2022》報告顯示,2021年全球數(shù)據(jù)中心市場規(guī)模超過679億美元,較2020年增長9.8%。隨著數(shù)據(jù)視頻化趨勢加強,以及遠程辦公普及程度提高,數(shù)
          • 關(guān)鍵字: Mouser  FPGA  數(shù)據(jù)中心  

          Microchip在RISC-V峰會上展示基于RISC-V的FPGA和空間計算解決方案

          • 中端FPGA和片上系統(tǒng)(SoC)FPGA對于將計算機工作負載轉(zhuǎn)移到網(wǎng)絡(luò)邊緣發(fā)揮著重要作用。Microchip Technology Inc.(美國微芯科技公司)憑借其屢獲殊榮的FPGA幫助推動了這一轉(zhuǎn)變,現(xiàn)又推出首款基于RISC-V的FPGA,其能效是同類中端FPGA的兩倍,并具有同類最佳的設(shè)計、操作系統(tǒng)和解決方案生態(tài)系統(tǒng)。Microchip將在2022年RISC-V峰會上展示該解決方案,并預(yù)覽其PolarFire 2 FPGA硅平臺和基于RISC-V的處理器子系統(tǒng)及軟件套件路線圖。Microchip還將
          • 關(guān)鍵字: Microchip  RISC-V峰會  RISC-V  FPGA  空間計算  

          實現(xiàn)測試測量突破性創(chuàng)新,采用ASIC還是FPGA?

          • 技術(shù)改良一直走在行業(yè)進步的前沿,但世紀之交以來,隨著科技進步明顯迅猛發(fā)展,消費者經(jīng)常會對工程師面臨的挑戰(zhàn)想當然,因為他們覺得工程師本身就是推動世界進步的中堅力量。作為世界創(chuàng)新的幕后英雄,特別是在電子器件和通信技術(shù)方面,工程師們要開發(fā)測試設(shè)備,驗證這些新技術(shù),以把新技術(shù)推向市場。這些工程師必須運行尖端技術(shù),處理預(yù)測行業(yè)和創(chuàng)新未來的挑戰(zhàn)。在開創(chuàng)未來的過程中,測試測量工程師面臨的基礎(chǔ)性創(chuàng)新挑戰(zhàn)之一,是確定設(shè)計中采用專用集成電路(ASIC)還是現(xiàn)場可編程門陣列(FPGA)。突破創(chuàng)新中采用ASIC的優(yōu)勢和挑戰(zhàn)在歷史
          • 關(guān)鍵字: 測試測量  ASIC  FPGA  

          萊迪思推出全新Avant FPGA平臺,進一步增強在低功耗FPGA領(lǐng)域的領(lǐng)先地位

          • 中國上?!?022年12月7日——萊迪思半導(dǎo)體公司(NASDAQ: LSCC),低功耗可編程器件的領(lǐng)先供應(yīng)商,近日發(fā)布全新的Lattice Avant? FPGA平臺,旨在將其行業(yè)領(lǐng)先的低功耗架構(gòu)、小尺寸和高性能優(yōu)勢拓展到中端FPGA領(lǐng)域。Lattice Avant提供同類產(chǎn)品中領(lǐng)先的低功耗、先進互聯(lián)和優(yōu)化計算等特性,幫助萊迪思在通信、計算、工業(yè)和汽車市場滿足更多客戶的應(yīng)用需求。 萊迪思半導(dǎo)體總裁兼首席執(zhí)行官Jim Anderson表示:“憑借萊迪思Avant平臺,我們將鞏固在低功耗FPGA行
          • 關(guān)鍵字: 萊迪思  Avant FPGA  低功耗FPGA  

          中高端新品已進入客戶導(dǎo)入初期 安路科技持續(xù)完善FPGA產(chǎn)品矩陣

          • 12月2日,國內(nèi)FPGA廠商安路科技宣布上市“鳳凰”系列和“精靈”系列的多款產(chǎn)品和器件。至此,公司旗下SALPHOENIX、SALEAGLE、SALELF、FPSoC四大系列產(chǎn)品已能夠分別覆蓋高性能、高效率、低功耗、高集成度多層次市場。當日,安路科技總經(jīng)理陳利光表示,“新產(chǎn)品已經(jīng)進行量產(chǎn),并進入客戶導(dǎo)入初期階段?!逼渲校傍P凰”系列的推出是安路科技向中高性能進階的標志。公司一齊發(fā)布了該系列的多種型號器件,可供應(yīng)用在工業(yè)控制、通信、視頻圖像處理等多個領(lǐng)域。同期,安路科技還發(fā)布了“精靈”系列的第三代FPGA產(chǎn)
          • 關(guān)鍵字: 安路科技  FPGA  

          融合賦能 芯華章發(fā)布高性能FPGA雙模驗證系統(tǒng) 打造統(tǒng)一硬件驗證平臺

          • 12月2日,芯華章生態(tài)及產(chǎn)品發(fā)布會在上海成功舉辦。作為國內(nèi)領(lǐng)先的系統(tǒng)級驗證EDA解決方案提供商,芯華章正式發(fā)布高性能FPGA雙模驗證系統(tǒng)樺捷HuaPro P2E,以獨特的雙模式滿足系統(tǒng)調(diào)試和軟件開發(fā)兩方面的需求,解決了原型驗證與硬件仿真兩種驗證工具的融合平衡難題,是硬件驗證系統(tǒng)的一次重大突破性創(chuàng)新,將極大助力軟硬件協(xié)同開發(fā),賦能大規(guī)模復(fù)雜系統(tǒng)應(yīng)用創(chuàng)新。新產(chǎn)品亮相 統(tǒng)一的硬件仿真與原型驗證系統(tǒng)不斷發(fā)展的SoC和Chiplet芯片創(chuàng)新,使芯片規(guī)模不斷擴大,系統(tǒng)驗證時間不斷增加,對高性能硬件驗證系統(tǒng)提出了更多的
          • 關(guān)鍵字: 芯華章  FPGA  雙模驗證系統(tǒng)  硬件驗證平臺  
          共6755條 15/451 |‹ « 13 14 15 16 17 18 19 20 21 22 » ›|

          xilinx fpga介紹

            Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實際應(yīng)用要求進行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時間 [ 查看詳細 ]

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();