EEPW首頁(yè) >>
主題列表 >>
xilinx fpga
xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
基于MATLAB在FPGA 算法上浮點(diǎn)定點(diǎn)轉(zhuǎn)換的實(shí)現(xiàn)
- 基于MATLAB在FPGA 算法上浮點(diǎn)定點(diǎn)轉(zhuǎn)換的實(shí)現(xiàn),浮點(diǎn)定點(diǎn)轉(zhuǎn)換是在 FPGA 上實(shí)現(xiàn)算法時(shí)最困難的地方(圖 1)。雖然 MATLAB 是一種強(qiáng)大的運(yùn)算開(kāi)發(fā)工具,但其許多優(yōu)點(diǎn)卻在浮點(diǎn)定點(diǎn)轉(zhuǎn)換過(guò)程中被降低了。例如,由于定點(diǎn)算術(shù)中精度較低,新的數(shù)學(xué)誤差被引入算法。您必須重
- 關(guān)鍵字: 定點(diǎn) 轉(zhuǎn)換 實(shí)現(xiàn) 浮點(diǎn) 算法 MATLAB FPGA 基于
基于FPGA的誘發(fā)電位儀系統(tǒng)設(shè)計(jì)
- 摘要:設(shè)計(jì)了基于FPGA的誘發(fā)電位儀完整系統(tǒng)。首先給出了整個(gè)誘發(fā)電位儀的總體設(shè)計(jì),討論了FPGA作為主芯片的各模塊集成設(shè)計(jì),在此基礎(chǔ)上論述了ADSl258模/教轉(zhuǎn)換芯片的特點(diǎn)并給出了其與FPGA的接口電路設(shè)計(jì)。該誘發(fā)電位
- 關(guān)鍵字: FPGA 誘發(fā)電位 系統(tǒng)設(shè)計(jì)
采用FPGA/MCU技術(shù)的光電式滾轉(zhuǎn)角測(cè)量?jī)x的解決方案
- 采用FPGA/MCU技術(shù)的光電式滾轉(zhuǎn)角測(cè)量?jī)x的解決方案,本文設(shè)計(jì)基于FPGA/MCU的光電式滾轉(zhuǎn)角測(cè)量?jī)x,安裝于實(shí)驗(yàn)轉(zhuǎn)臺(tái)上,實(shí)時(shí)輸出滾轉(zhuǎn)角度值,為彈體的滾轉(zhuǎn)角測(cè)量提供對(duì)照基準(zhǔn),并可與上位機(jī)進(jìn)行通信,將數(shù)據(jù)傳送到主機(jī)中進(jìn)行后續(xù)處理。 系統(tǒng)整體方案 滾轉(zhuǎn)角測(cè)量?jī)x物
- 關(guān)鍵字: 測(cè)量?jī)x 解決方案 轉(zhuǎn)角 光電 FPGA/MCU 技術(shù) 采用
FPGA低功耗設(shè)計(jì)注意事項(xiàng)
- FPGA低功耗設(shè)計(jì)注意事項(xiàng),FPGA的功耗高度依賴(lài)于用戶(hù)的設(shè)計(jì),沒(méi)有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,如同其它多數(shù)事物一樣,降低功耗的設(shè)計(jì)就是一種協(xié)調(diào)和平衡藝術(shù),在進(jìn)行低功耗器件的設(shè)計(jì)時(shí),人們必須仔細(xì)權(quán)衡性能、易用性、成本、密度
- 關(guān)鍵字: 注意事項(xiàng) 設(shè)計(jì) 功耗 FPGA
FPGA的TCP/IP通信協(xié)議與Matlab通信系統(tǒng)的研究
- O 引言 近年來(lái),隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日加普遍,以太網(wǎng)被廣泛應(yīng)用到各個(gè)領(lǐng)域。例如在數(shù)據(jù)采集領(lǐng)域,一些小型監(jiān)測(cè)設(shè)備需要增加網(wǎng)絡(luò)實(shí)現(xiàn)遠(yuǎn)程數(shù)據(jù)傳輸?shù)墓δ?,只要那些設(shè)備上增加一個(gè)網(wǎng)絡(luò)接口并實(shí)現(xiàn)了TCP/I
- 關(guān)鍵字: 通信 系統(tǒng) 研究 Matlab 協(xié)議 IP FPGA TCP
FPGA的低功耗設(shè)計(jì)分析
- FPGA的低功耗設(shè)計(jì)分析,FPGA的功耗高度依賴(lài)于用戶(hù)的設(shè)計(jì),沒(méi)有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,在進(jìn)行低功耗器件的設(shè)計(jì)時(shí),人們必須仔細(xì)權(quán)衡性能、易用性、成本、密度以及功率等諸多指標(biāo)?! ”M管基于90nm工藝的FPGA的功耗已低于先
- 關(guān)鍵字: 分析 設(shè)計(jì) 功耗 FPGA
基于Flash構(gòu)架的模數(shù)混合的FPGA在心電監(jiān)控儀上的應(yīng)用設(shè)計(jì)
- 基于Flash構(gòu)架的模數(shù)混合的FPGA在心電監(jiān)控儀上的應(yīng)用設(shè)計(jì),Fution系列的FPGA是世界上首個(gè)基于Flash構(gòu)架的模數(shù)混合的FPGA,即在數(shù)字FPGA的基礎(chǔ)上加入了模擬電路部分,解決了傳統(tǒng)模擬電路和FPGA分離給設(shè)計(jì)帶來(lái)的諸多問(wèn)題,降低了PCB板的制作難度,縮小了產(chǎn)品的體積。FPGA的可編
- 關(guān)鍵字: 心電 監(jiān)控 應(yīng)用 設(shè)計(jì) FPGA 混合 Flash 構(gòu)架 模數(shù) 基于
怎樣在FPGA中處理開(kāi)關(guān)控制信號(hào)
- 怎樣在FPGA中處理開(kāi)關(guān)控制信號(hào),本系統(tǒng)設(shè)計(jì)利用FPGA間接控制2塊MAX4312選通所需要的視頻通道,實(shí)現(xiàn)各個(gè)視頻通道間相互切換。根據(jù)開(kāi)關(guān)控制信號(hào)的設(shè)計(jì)思想在FPGA中對(duì)撥動(dòng)開(kāi)關(guān)輸入信號(hào)做去抖動(dòng)處理,然后對(duì)不同的開(kāi)關(guān)操作進(jìn)行編碼,最后將信號(hào)送給DSP進(jìn)
- 關(guān)鍵字: 控制 信號(hào) 開(kāi)關(guān) 處理 FPGA 怎樣
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類(lèi),一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類(lèi)高端應(yīng)用,如Virtex系列,用戶(hù)可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473