<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> xilinx fpga

          基于FPGA的多路正弦波信號發(fā)生器專用芯片設(shè)計

          • 基于開源思想與SOPC技術(shù),采用32位開源軟核處理器OR1200和開源軟核DDS,在FPGA上實(shí)現(xiàn)了頻率、相位可預(yù)置并且可調(diào)的3路正弦波信號發(fā)生器專用芯片的設(shè)計。該專用芯片基于OR1200固化專用程序?qū)崿F(xiàn),通過UART傳輸控制數(shù)據(jù),可同時控制3路正弦波的產(chǎn)生,其頻率范圍為1 Hz~100 MHz,步進(jìn)頻率為1 Hz,相位范圍為0°~359°。設(shè)計方案在DE2-70開發(fā)板上進(jìn)行了實(shí)際驗證,證明了設(shè)計的正確性和可行性。
          • 關(guān)鍵字: FPGA  多路  正弦波信號  發(fā)生器    

          AES算法中S-box和列混合單元的優(yōu)化及FPGA技術(shù)實(shí)現(xiàn)

          • AES算法中S-box和列混合單元的優(yōu)化及FPGA技術(shù)實(shí)現(xiàn),1 S-box的優(yōu)化設(shè)計

            在AES標(biāo)準(zhǔn)算法中定義了兩個較大的列表。S-box和逆S-box。將S-box用于兩個應(yīng)用:字節(jié)替代和密鑰擴(kuò)展。而逆S-box則用于逆字節(jié)替代。這兩個列表是不相同的,因此必須建立兩個不同的ROM(256×8 b),
          • 關(guān)鍵字: FPGA  技術(shù)  實(shí)現(xiàn)  優(yōu)化  單元  算法  S-box  混合  AES  

          Virtex-6 FPGA ML605開發(fā)評估技術(shù)方案

          • Virtex-6 FPGA ML605開發(fā)評估技術(shù)方案,Virtex-6 FPGA適合用有線通信,無線基礎(chǔ)設(shè)備和廣播設(shè)備等領(lǐng)域.本文介紹了Virtex-6 FPGA主要特性,以及骨干網(wǎng)OTU-4成幀與EFEC框圖, LTE 2x2無線電設(shè)計框圖和支持SD/HD/3G-SDI接口的新一代交換框圖, Virtex®-6 FPGA
          • 關(guān)鍵字: 技術(shù)  方案  評估  開發(fā)  FPGA  ML605  Virtex-6  

          基于CPLD的IEEE1149.1 USB下載電纜設(shè)計

          • 引言隨著片上系統(tǒng)(SoC,SystemonChip)時代的到來,包括復(fù)雜可編程邏輯器件(CPLD,ComplexProgrammab...
          • 關(guān)鍵字: FPGA  CPLD  USB下載電纜  IEEE1149.1  

          賽靈思ISE 12設(shè)計套件用智能時鐘門控技術(shù)降低動態(tài)功耗30%

          •   全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc.)日前推出 ISE 12軟件設(shè)計套件,實(shí)現(xiàn)了具有更高設(shè)計生產(chǎn)力的功耗和成本的突破性優(yōu)化。ISE 設(shè)計套件首次利用“智能”時鐘門控技術(shù),將動態(tài)功耗降低多達(dá) 30%。此外,該新型套件還提供了基于時序的高級設(shè)計保存功能、為即插即用設(shè)計提供符合 AMBA 4 AXI4 規(guī)范的IP支持,同時具備第四代部分重配置功能的直觀設(shè)計流程,可降低多種高性能應(yīng)用的系統(tǒng)成本。   在為所有 Xilinx Virtex-6 和 Spartan-
          • 關(guān)鍵字: Xilinx  FPGA  軟件設(shè)計套件  

          醫(yī)療電子市場成像設(shè)備占比重最大 FPGA廠商忙于開拓疆土

          •   中國國際醫(yī)療器械博覽會的熱度一年勝過一年,今年規(guī)模再創(chuàng)紀(jì)錄。而同期舉辦的第三屆中國國際醫(yī)療電子技術(shù)大會(CMET)則更是吸引了眾多國際半導(dǎo)體公司參加,會議也由以前的一天變?yōu)閮商臁?   “醫(yī)療電子市場的年復(fù)合增長率在所在領(lǐng)域中最高,達(dá)14.6%,超過目前也是很火的汽車電子、無線通信等領(lǐng)域,所以大家可以想象它為什么吸引眾多觀眾。”iSuppli資深分析師王仁震解釋,“而中國醫(yī)療電子市場占全球的比例也是逐年增長,2006年只占到4%,但2013年可達(dá)到9%的比重。&rd
          • 關(guān)鍵字: 醫(yī)療電子  FPGA  成像設(shè)備  

          基于FPGA的可調(diào)信號源設(shè)計

          • 針對航天檢測設(shè)備中信號源單一、不可調(diào)等缺點(diǎn),提出并實(shí)現(xiàn)了一種以FPGA 、高速D/A、繼電器AQY210為核心,結(jié)構(gòu)簡單,控制靈活,信號質(zhì)量高的多功能信號源生成系統(tǒng)。該系統(tǒng)可提供各種頻率、幅值、偏置等參數(shù)可調(diào)的模擬信號,成功應(yīng)用于工業(yè)控制開關(guān)量輸出性能檢測。同時,上位機(jī)與硬件通信的接口使用了USB-單片機(jī)(CY7C68013)和USB-FIFO(FT245)兩種方案,并進(jìn)行實(shí)際對比,提出其適用條件和范圍。
          • 關(guān)鍵字: FPGA  可調(diào)信號源    

          基于FPGA的高速HIL仿真器實(shí)現(xiàn)電機(jī)控制器測試

          • 電機(jī)在現(xiàn)代生活中扮演著重要角色。出于對安全、成本及效率的考慮,工程師——尤其是混合電動力汽車(HEV)...
          • 關(guān)鍵字: FPGA  HIL仿真器  電機(jī)控制器測試  

          以智能型混合信號FPGA開發(fā)真正符合需求的系統(tǒng)

          • 要實(shí)現(xiàn)能夠?qū)⑺兄匾δ芗稍趩我黄骷脑O(shè)計理由很簡單,因為這樣就能將材料成本、部件庫存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時也有助于提高對知識產(chǎn)權(quán)的保護(hù)。如果一項設(shè)計功能的精髓能夠深植于單一芯片上,將會大大增加第三方取得這項設(shè)計的困難度。
          • 關(guān)鍵字: 符合  需求  系統(tǒng)  真正  開發(fā)  混合  信號  FPGA  智能型  數(shù)字信號  

          FPGA將在4G系統(tǒng)中占重要地位

          • 除了語音連接之外,數(shù)字蜂窩無線網(wǎng)絡(luò)(如GSM和增強(qiáng)的GSM-EDGE)現(xiàn)在可以提供更高的數(shù)據(jù)傳輸速率,理論上可達(dá)到384...
          • 關(guān)鍵字: FPGA  4G系統(tǒng)  

          賽靈思推出基于ARM處理器的處理架構(gòu)

          •   全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc.)今天推出全新的可擴(kuò)展式處理平臺 (Extensible Processing Platform) 架構(gòu),為各種嵌入式系統(tǒng)的開發(fā)人員提供無與倫比的系統(tǒng)性能、靈活性和集成度。嵌入式系統(tǒng)需要處理日益復(fù)雜的功能,這是系統(tǒng)架構(gòu)師和嵌入式軟件開發(fā)人員在全球市場所面臨的一個極具挑戰(zhàn)性的系統(tǒng)需求?;贏RM® Cortex™-A9 MPCore™ 處理器平臺使他們能夠同時擁有串行和并行處理能力以滿足這一需求。   賽靈思可擴(kuò)
          • 關(guān)鍵字: Xilinx  嵌入式系統(tǒng)  Cortex  

          基于FPGA的面陣CCD驅(qū)動電路的設(shè)計

          • 介紹一種面陣CCD傳感器TH7888A的原理和性能,分析其對驅(qū)動信號的時序要求,選用FPGA器件作為硬件設(shè)計平臺,使用VHDL語言對驅(qū)動信號時序進(jìn)行硬件描述,針對Xilinx公司的Spartan3系列芯片進(jìn)行仿真及配置;選用LM117提供CCD所需的偏置電壓,EL7212提供驅(qū)動。系統(tǒng)測試結(jié)果表明,該CCD驅(qū)動電路可以滿足CCD的工作要求。
          • 關(guān)鍵字: 電路  設(shè)計  驅(qū)動  CCD  FPGA  基于  

          基于CPLD的電動自行車充電系統(tǒng)的研究設(shè)計

          • 電動車由于具有無廢氣污染、無噪音、輕便美觀等特點(diǎn),受到眾多使用者的青睞。但使用中也暴露出它的局限性...
          • 關(guān)鍵字: FPGA  CPLD  SPCE061A  充電系統(tǒng)  電動自行車  

          Altera公布第一季度業(yè)績

          •   Altera公司今天發(fā)布宣布,第一季度銷售額達(dá)到4.023億美元,比2009年第四季度增長10%,比2009年第一季度增長52%。新產(chǎn)品銷售持續(xù)增長29%。今年第一季度凈收入達(dá)到1.532億美元,每股攤薄后收益為0.5美元,而2009年第四季度凈收入為1.03億美元,每股攤薄后收益0.34美元,2009年第一季度凈收入為0.44億美元,每股攤薄后收益0.15美元。   運(yùn)營現(xiàn)金流為1.327億美元。Altera本季度末流動資金和短期投入達(dá)到17億美元。   Altera董事會宣布,每股0.05美元
          • 關(guān)鍵字: Altera  FPGA  65nm  40nm  

          基于FPGA的工控領(lǐng)域監(jiān)控系統(tǒng)設(shè)計

          • 摘要:給出了兩路輸入信號AD轉(zhuǎn)換器AD7705與FPGA的接口應(yīng)用方案,利用該方案可對工控領(lǐng)域后臺的溫度和電壓兩路信號進(jìn)行實(shí)時監(jiān)控。其中溫度信號是利用PT電阻值隨溫度變化的線性關(guān)系將溫度信號轉(zhuǎn)換為電壓信號,來實(shí)施采
          • 關(guān)鍵字: 監(jiān)控系統(tǒng)  設(shè)計  領(lǐng)域  工控  FPGA  基于  
          共6774條 338/452 |‹ « 336 337 338 339 340 341 342 343 344 345 » ›|

          xilinx fpga介紹

            Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時間 [ 查看詳細(xì) ]

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();