<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> xilinx fpga

          基于FPGA設(shè)計(jì)DSP的實(shí)踐與改進(jìn)

          • 當(dāng)設(shè)計(jì)的系統(tǒng)需要對(duì)數(shù)字信號(hào)進(jìn)行處理時(shí),常采用通用 DSP(Digital Signal Process)處理器,這樣的設(shè)計(jì)方案通用性好,且還有各種較為成熟的 DSP算法可以參考。但是,這類(lèi)方案通常是雙核設(shè)計(jì),即采用通用控制器(MCU)加上通用 DSP處理器實(shí)現(xiàn),在實(shí)現(xiàn)系統(tǒng)時(shí)開(kāi)發(fā)的復(fù)雜程度、難度都較大,也難以滿(mǎn)足定制特殊處理的需要。為了解決這些問(wèn)題,人們開(kāi)始尋求新的設(shè)計(jì)方案,基于通用處理器加上FPGA(大規(guī)??删庨T(mén)陣列)的架構(gòu)方案逐漸成為主流,在新的方案中通用控制器完成控制和管理功能,專(zhuān)用的數(shù)字信號(hào)處理和組
          • 關(guān)鍵字: FPGA  DSP  實(shí)踐    

          用FPGA實(shí)現(xiàn)音頻采樣率的轉(zhuǎn)換

          • 如今,即使低成本FPGA也能提供遠(yuǎn)遠(yuǎn)大于DSP的計(jì)算能力。目前的FPGA包含專(zhuān)用乘法器甚至DSP乘法/累加(MAC)模塊,能以550MHz以上的時(shí)鐘速度處理信號(hào)。不過(guò),直到現(xiàn)在,音頻信號(hào)處理中還很少需要用到這些功能。串行實(shí)現(xiàn)千
          • 關(guān)鍵字: FPGA  音頻  采樣率  轉(zhuǎn)換    

          軟件無(wú)線電技術(shù)與可重配置計(jì)算體系結(jié)構(gòu)

          • 1.技術(shù)趨勢(shì)
              現(xiàn)代無(wú)線通信的主體是移動(dòng)通信。參照ITU建議M1225,移動(dòng)通信是在復(fù)雜多變的移動(dòng)環(huán)境下工作的,因此必須考慮嚴(yán)重的時(shí)變和多徑傳播的影響。在現(xiàn)代無(wú)線通信系統(tǒng)中,特別是在碼分多址(CDMA)系統(tǒng)中,為了
          • 關(guān)鍵字: 計(jì)算  體系結(jié)構(gòu)  配置  技術(shù)  無(wú)線電  軟件  DSP  FPGA  

          優(yōu)化FPGA功耗的設(shè)計(jì)技術(shù)

          • 無(wú)論從微觀到宏觀、從延長(zhǎng)電池壽命到減少全球變暖的溫室效應(yīng)等等,各種不同因素都在迅速推動(dòng)系統(tǒng)設(shè)計(jì)人員關(guān)注節(jié)能問(wèn)題。一項(xiàng)有關(guān)設(shè)計(jì)優(yōu)先考慮事項(xiàng)的最新調(diào)查指出,大部分工程師已把功耗排在首位,或者是將其緊跟在
          • 關(guān)鍵字: FPGA  功耗  設(shè)計(jì)技術(shù)    

          多天線多載波的數(shù)字上下變頻的FPGA實(shí)現(xiàn)

          Altera 40-nm Arria II GX FPGA轉(zhuǎn)入量產(chǎn)

          •   Altera公司今天宣布,開(kāi)始量產(chǎn)發(fā)售40-nm Arria® II GX FPGA系列的第一款器件。Arria II GX器件系列專(zhuān)門(mén)針對(duì)3-Gbps收發(fā)器應(yīng)用,為用戶(hù)提供了低功耗、低成本和高性能FPGA解決方案。廣播、無(wú)線和固網(wǎng)市場(chǎng)等多種大批量應(yīng)用目前廣泛采用了Arria II GX FPGA。   Arria II GX FPGA現(xiàn)在量產(chǎn)發(fā)售EP2AGX45和EP2AGX65,它們分別具有45K邏輯單元(LE)和65K LE。對(duì)于接入設(shè)備、遠(yuǎn)程射頻前端、HD視頻攝像機(jī)和保密設(shè)備等低成本
          • 關(guān)鍵字: Altera  40納米  Arria  FPGA  

          賽靈思發(fā)布28納米FPGA平臺(tái) 推進(jìn)可編程技術(shù)

          • 賽靈思公司(Xilinx)宣布發(fā)布賽靈思新一代可編程FPGA平臺(tái)。 據(jù)悉,目前過(guò)高的ASIC設(shè)計(jì)和制造成本、快速演化的相關(guān)標(biāo)準(zhǔn)、縮減物料清單以及對(duì)軟硬件可編程性的需求,與當(dāng)前經(jīng)濟(jì)不景氣且員工數(shù)量減少的狀況相互交織,令當(dāng)前的現(xiàn)實(shí)環(huán)境雪上加霜,迫使電子產(chǎn)品設(shè)計(jì)人員必須逐步把FPGA用作ASIC 和ASSP的替代方案。賽靈思將上述各種趨勢(shì)的互相交織,視為可編程技術(shù)勢(shì)在必行的重要驅(qū)動(dòng)因素。 同時(shí),功耗管理及其對(duì)系統(tǒng)成本和性能的影響也是當(dāng)前電子系統(tǒng)設(shè)計(jì)人員和制造商所首要關(guān)注的問(wèn)題。隨著競(jìng)爭(zhēng)日益激烈,盡力降低功耗
          • 關(guān)鍵字: Xilinx  FPGA  

          三星擴(kuò)大和賽靈思合作28納米制程

          • 據(jù)韓聯(lián)社(Yonhap)報(bào)導(dǎo),全球最大計(jì)算機(jī)存儲(chǔ)器制造商三星電子(Samsung Electronics)將和可編程邏輯IC龍頭FPGA業(yè)者賽靈思(Xilinx)擴(kuò)大代工合作協(xié)議,進(jìn)展至28奈米制程。 在雙方合作協(xié)議中,三星將于2011年起,以基于28奈米的高介電層/金屬閘(High-K Metal Gate;HKMG)制程技術(shù)制造可編程邏輯芯片(FPGA)裝置。  
          • 關(guān)鍵字: 三星電子  28納米  FPGA  

          基于FPGA實(shí)現(xiàn)DSP與RapidIO網(wǎng)絡(luò)互聯(lián)

          • 本文首先簡(jiǎn)單的介紹了總線的發(fā)展,從而引出一種新型的串行點(diǎn)對(duì)點(diǎn)交換結(jié)構(gòu)RapidIO。DSP 在高性能處理系統(tǒng)中的重要性毋庸置疑,但是目前的很多DSP 并沒(méi)有RapidIO接口。本文提出了利用FPGA,將DSP 的總線橋接到一個(gè)RapidIO IP 上,從而實(shí)現(xiàn)了DSP與RapidIO 網(wǎng)絡(luò)的互聯(lián)。
          • 關(guān)鍵字: RapidIO  網(wǎng)絡(luò)互聯(lián)  DSP  實(shí)現(xiàn)  FPGA  基于  RapidIO  

          賽靈思 28 納米技術(shù)及架構(gòu)發(fā)布背景

          •   賽靈思公司今天所發(fā)布的消息“賽靈思采用28 納米高性能、低功耗工藝加速平臺(tái)開(kāi)發(fā),推進(jìn)可編程勢(shì)在必行”凸顯了功耗在目前系統(tǒng)設(shè)計(jì)中所起的重要作用,也充分顯示了在賽靈思考慮將 28 納米工藝技術(shù)作為其新一代 FPGA 系列產(chǎn)品的技術(shù)選擇時(shí), 功耗如何在一定程度上影響到了最終的決策。。   眾所周知,F(xiàn)PGA 在摩爾定律作用下不斷發(fā)展,每一代新產(chǎn)品的推出,都提高了系統(tǒng)功能,加強(qiáng)了計(jì)算能力。不過(guò),也存在著自相矛盾的地方。隨著 FPGA 按照摩爾定律不斷發(fā)展,設(shè)計(jì)和構(gòu)建 FPGA 的工程
          • 關(guān)鍵字: Xilinx  28納米  FPGA  

          賽靈思宣布采用 28 納米工藝加速平臺(tái)開(kāi)發(fā)

          •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx Inc.? ) 今天宣布,為推進(jìn)可編程勢(shì)在必行之必然趨勢(shì),正對(duì)系統(tǒng)工程師在全球發(fā)布賽靈思新一代可編程FPGA平臺(tái)。和前代產(chǎn)品相比, 全新的平臺(tái)功耗降低一半,而性能提高兩倍。通過(guò)選擇一個(gè)高性能低功耗的工藝技術(shù),一個(gè)覆蓋所有產(chǎn)品系列的、統(tǒng)一的、可擴(kuò)展的架構(gòu),以及創(chuàng)新的工具,賽靈思將最大限度地發(fā)揮 28 納米技術(shù)的價(jià)值, 為客戶(hù)提供具備 ASIC 級(jí)功能的 FPGA,以滿(mǎn)足其成本和功耗預(yù)算的需求。同時(shí)還能通過(guò)簡(jiǎn)單的設(shè)計(jì)移植和 IP 再利用,
          • 關(guān)鍵字: Xilinx  28納米  FPGA  

          Altera Stratix IV FPGA繼續(xù)廣受全球媒體好評(píng)

          •   Altera公司今天宣布,40-nm Stratix® IV FPGA系列最近榮獲電子編輯媒體的多個(gè)獎(jiǎng)項(xiàng)。Stratix IV系列因其在密度、性能和功耗上的優(yōu)勢(shì),以及在前沿工藝技術(shù)上的領(lǐng)先地位獲得《電子技術(shù)應(yīng)用》、中國(guó)電子報(bào)以及《VME和關(guān)鍵系統(tǒng)雜志》(VME and Critical Systems)的編輯的認(rèn)可。Stratix IV FPGA器件自2008年12月開(kāi)始發(fā)售起,已有10家電子行業(yè)媒體授予它12項(xiàng)產(chǎn)品和技術(shù)獎(jiǎng)。最新的獎(jiǎng)項(xiàng)包括: 《電子技術(shù)應(yīng)用》雜志授予Strati
          • 關(guān)鍵字: Altera  Stratix  FPGA  

          如何有效地管理FPGA設(shè)計(jì)中的時(shí)序問(wèn)題

          • 一、摘要 從簡(jiǎn)單SRAM接口到高速同步接口,TimingDesigner軟件允許設(shè)計(jì)者在設(shè)計(jì)流程的初期就判斷出潛在的時(shí)序問(wèn)題,盡最大可能在第一時(shí)間解決時(shí)序問(wèn)題。在設(shè)計(jì)過(guò)程的早期檢測(cè)到時(shí)序問(wèn)題,不僅節(jié)省時(shí)間,而且可以更
          • 關(guān)鍵字: FPGA  時(shí)序    

          DSP和FPGA在汽車(chē)電子中的廣泛應(yīng)用

          • 1  引言  20世紀(jì)末,全球范圍內(nèi)興起的信息革命浪潮,為汽車(chē)工業(yè)的突破性發(fā)展提供了千載難逢的機(jī)遇,信息技術(shù)的廣泛應(yīng)用是解決汽車(chē)帶來(lái)的諸如交通擁擠、交通安全、環(huán)境污染、能源枯竭等問(wèn)題的最佳途徑。同時(shí),隨著
          • 關(guān)鍵字: FPGA  DSP  汽車(chē)電子    

          理解FPGA中的壓穩(wěn)態(tài)及計(jì)算壓穩(wěn)態(tài)的方法

          • 本白皮書(shū)介紹FPGA中的壓穩(wěn)態(tài),為什么會(huì)出現(xiàn)這一現(xiàn)象,它是怎樣導(dǎo)致設(shè)計(jì)失敗的。介紹怎樣計(jì)算壓穩(wěn)態(tài)MTBF,重...
          • 關(guān)鍵字: FPGA  壓穩(wěn)態(tài)  MTBF  寄存器  
          共6774條 347/452 |‹ « 345 346 347 348 349 350 351 352 353 354 » ›|

          xilinx fpga介紹

            Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿(mǎn)足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿(mǎn)足各類(lèi)高端應(yīng)用,如Virtex系列,用戶(hù)可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();