<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> xilinx-spartan

          Xilinx 拓展生態(tài)系統(tǒng)和平臺(tái)強(qiáng)化嵌入式視覺和工業(yè)物聯(lián)網(wǎng)產(chǎn)品組合

          •   All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.)今天宣布通過拓展生態(tài)系統(tǒng)和硬件平臺(tái)進(jìn)一步擴(kuò)大了其面向嵌入式視覺和工業(yè)物聯(lián)網(wǎng)市場的產(chǎn)品組合。此次發(fā)布強(qiáng)化了賽靈思于2015年公開推出的賽靈思最新16nm Zynq® UltraScale+™ MPSoC和軟件定義SDSoC™開發(fā)環(huán)境。這些新產(chǎn)品、開發(fā)環(huán)境加上更為龐大生態(tài)系統(tǒng)的完美組合,讓賽靈思客戶能夠在快速發(fā)展的嵌入式視覺和工業(yè)物聯(lián)網(wǎng)市場中,開發(fā)出高度差異化和高度靈活的應(yīng)用。
          • 關(guān)鍵字: Xilinx  工業(yè)物聯(lián)網(wǎng)  

          Xilinx 發(fā)布數(shù)據(jù)中心生態(tài)系統(tǒng)投資計(jì)劃致力于進(jìn)一步壯大云計(jì)算及NFV加速解決方案

          •   賽靈思公司(Xilinx, Inc.)今天宣布一項(xiàng)新的數(shù)據(jù)中心生態(tài)系統(tǒng)投資計(jì)劃,并由賽靈思旗下的投資機(jī)構(gòu)“Xilinx 技術(shù)投資 (Xilinx Technology Ventures)”全權(quán)執(zhí)行。該計(jì)劃主要用于技術(shù)投資,以豐富賽靈思的數(shù)據(jù)中心產(chǎn)品與服務(wù),并促進(jìn)行業(yè)創(chuàng)新,加速產(chǎn)品上市進(jìn)程及降低總擁有成本。新計(jì)劃專門針對新興工作負(fù)載應(yīng)用解決方案,如機(jī)器學(xué)習(xí)、圖像及視頻處理、數(shù)據(jù)分析、存儲(chǔ)數(shù)據(jù)庫加速以及網(wǎng)絡(luò)加速等。   作為該計(jì)劃的一部分,賽靈思近期完成了數(shù)據(jù)中心生態(tài)系統(tǒng)的首次投
          • 關(guān)鍵字: Xilinx  FPGA   

          Xilinx宣布實(shí)現(xiàn)收發(fā)器技術(shù)新突破 為數(shù)據(jù)中心互聯(lián)帶來更高成本效益

          •   賽靈思公司今天宣布其收發(fā)器技術(shù)有了新的突破,將為數(shù)據(jù)中心互聯(lián)帶來更高的成本效益。賽靈思的Virtex® UltraScale™器件符合25GE、50GE和100GE銅線及背板IEEE以及相關(guān)規(guī)范要求,并支持?jǐn)?shù)據(jù)中心長達(dá)5米長的銅纜連接以及1米長的背板互聯(lián)。有關(guān)規(guī)范包括IEEE 802.3bj 100GBASE-CR4/KR4、IEEE 802.3by 25GBASE-CR/CR-S/KR/KR-S、25 Gigabit Ethernet Consortium 50GBASE-CR2
          • 關(guān)鍵字: Xilinx  以太網(wǎng)  

          Xilinx發(fā)貨業(yè)界首批高端FinFET FPGA:16nm Virtex UltraScale+器件

          •   賽靈思公司(NASDAQ:XLNX)今天宣布其 Virtex? UltraScale+? FPGA面向首批客戶開始發(fā)貨,這是業(yè)界首款采用臺(tái)積公司(TSMC)16FF+工藝制造的高端FinFET FPGA。賽靈思在UltraScale+產(chǎn)品系列與設(shè)計(jì)工具上一直與100多家客戶積極接觸,目前已向其中60多家客戶發(fā)貨器件和/或開發(fā)板。Virtex UltraScale+器件加上Zynq? UltraScale+ MPSoC和Kintex?
          • 關(guān)鍵字: Xilinx  FPGA  

          Xilinx 帶領(lǐng)多核協(xié)會(huì) OpenAMP 小組加速異構(gòu)系統(tǒng)開發(fā)進(jìn)程

          •   All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. )今天宣布其已經(jīng)加入多核協(xié)會(huì) (MCA) OpenAMP 工作組。該工作組成立之目的是致力于打造一家標(biāo)準(zhǔn)機(jī)構(gòu),以提升異構(gòu)系統(tǒng)開發(fā)的生產(chǎn)力并加速其上市進(jìn)程。多核協(xié)會(huì)總裁 Markus Levy 表示:“我們熱烈歡迎賽靈思幫助建立和領(lǐng)導(dǎo)這一全新 MCA OpenAMP 工作組,其在 FPGA 和 SoC 解決方案方面的豐富經(jīng)驗(yàn)將為異構(gòu)系統(tǒng)的開發(fā)帶來重要貢獻(xiàn)。”   賽靈思的 OpenA
          • 關(guān)鍵字: Xilinx  OpenAMP   

          Xilinx FPGA 推動(dòng)人群自動(dòng)監(jiān)測技術(shù)的發(fā)展

          •   基于?Spartan?6?的實(shí)時(shí)運(yùn)動(dòng)分類系統(tǒng)為人群的自動(dòng)監(jiān)測和監(jiān)控開辟新途徑?! ∪巳旱谋O(jiān)控與監(jiān)測已經(jīng)成為當(dāng)前的一個(gè)重要領(lǐng)域。政府和安全部門都已經(jīng)開始尋求在公共場所智能監(jiān)測人群的更先進(jìn)的方式,從而避免在來不及采取行動(dòng)之前檢測到任何異?;顒?dòng)。但是在有效達(dá)成這一目的之前還需要克服一些障礙。例如,如果需要一天?24?小時(shí)同時(shí)監(jiān)測整個(gè)城市里所有可能的人群活動(dòng),僅靠全人工監(jiān)測是不可能的,尤其在安裝有數(shù)千部?CCTV?攝像頭的情況下更是如此?!?/li>
          • 關(guān)鍵字: Xilinx  FPGA  

          為打破FPGA壟斷局面 科技巨鱷各耍手段

          • FPGA市場前景誘人,但是門檻之高在芯片行業(yè)里無出其右,排名前4公司手握9000余項(xiàng)專利,如此之多的技術(shù)專利構(gòu)成的技術(shù)壁壘當(dāng)然高不可攀。
          • 關(guān)鍵字: FPGA  Xilinx  Altera  

          Xilinx 加速客戶醫(yī)療創(chuàng)新技術(shù)的上市速度

          •   All Programmable平臺(tái)、醫(yī)療認(rèn)證IP和軟件協(xié)議棧助力賽靈思客戶更早向市場推出能夠挽救生命的設(shè)備?! ‰娮赢a(chǎn)品以很多種方式影響我們的生活,但在一個(gè)領(lǐng)域中電子設(shè)備具有生死攸關(guān)的影響,那就是醫(yī)療行業(yè)。人們的壽命越來越長,這很大程度上得益于醫(yī)療水平的不斷提高,而醫(yī)療水命的提高又受益于醫(yī)療電子設(shè)備的快速進(jìn)步。客戶在過去三十年里利用賽靈思All Programmable器件創(chuàng)造了一系列創(chuàng)新技術(shù)?! ∪缃瘢愳`思FPGA(包括不斷增加的片上系統(tǒng),例如Zynq?-7000 
          • 關(guān)鍵字: Xilinx  FPGA  

          2015華中科技大學(xué)賽靈思開源硬件創(chuàng)新創(chuàng)業(yè)大賽(DIGILENT校園杯)圓滿收官

          •   2015 年 12 月- 2015年12 月 26 日,華中科技大學(xué)(以下簡稱“華科”)與FPGA芯片供應(yīng)商賽靈思,Xilinx全球教育市場合作伙伴DIGILENT有限公司( 中文名稱“迪芝倫”)及中國區(qū)分銷伙伴依元素科技聯(lián)合舉辦的2015年度華中科技大學(xué)賽靈思開源硬件創(chuàng)新創(chuàng)業(yè)大賽(DIGILENT校園杯)舉行了復(fù)賽以及最終的決賽。此次比賽由華科電子信息與通信學(xué)院牽頭,DIGILENT中國有限公司作為賽靈思在教育市場的全球
          • 關(guān)鍵字: DIGILENT  NI  LabVIEW  華科  Xilinx  ALL Programmable  

          采用C/C++、OpenCL編程中的下個(gè)邏輯步驟

          • 自從賽靈思在上世紀(jì) 80 年代初期開發(fā)和推出世界首款 FPGA后,這些用途豐富的可編程邏輯器件就成為硬件工程師的 MacGyver 萬能工具。 賽靈思最近發(fā)布了 SDxTM 系列開發(fā)環(huán)境(即 SDAccelTM、SDSoCTM 和 SDNetTM), 使軟件開發(fā)人員和系統(tǒng)工程師(非 FPGA 設(shè)計(jì)人員)能夠利用賽靈思器件輕松創(chuàng)建自己的定制化軟件定義硬件,從而助力更多創(chuàng)意頭腦實(shí)現(xiàn)非凡的創(chuàng)新技術(shù)。介紹這些新型環(huán)境以及賽靈思及其 聯(lián)盟成員提供的其他軟件開發(fā)資源之 前,我們先來思量一下處理架構(gòu)的演變 及其對軟件開
          • 關(guān)鍵字: xilinx  zynq  poencl  SDAccelTM  

          加速第二代分布式計(jì)算普及 IBM-Xilinx啟動(dòng)首屆異構(gòu)計(jì)算大賽

          •   繼今年9月OpenPOWER基金會(huì)推出第二代分布式計(jì)算概念并成立聯(lián)盟這一全球計(jì)算領(lǐng)域的里程碑式事件之后,為加速第二代分布式計(jì)算的進(jìn)一步普及及落地應(yīng)用,OpenHW開源硬件社區(qū)(http://www.openhw.org)、IBM公司和Xilinx公司聯(lián)合宣布首屆IBM-Xilinx異構(gòu)計(jì)算大賽今日正式啟動(dòng),面向全國工程和學(xué)術(shù)研究領(lǐng)域征集最具創(chuàng)意的異構(gòu)計(jì)算方案, 并為這些方案的實(shí)現(xiàn)提供強(qiáng)大的技術(shù)支持?! ∏迦A大學(xué)、上海交通大學(xué)、復(fù)旦大學(xué)、天津大學(xué)和北京交通大學(xué)的學(xué)界專家和IBM、Xilinx公
          • 關(guān)鍵字: IBM  Xilinx  

          Xilinx宣布支持16nmUltraScale+ 器件的工具與文檔公開提供

          •   All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. )今天宣布支持16nmUltraScale+?系列的工具及文檔面向公眾公開提供,其中包含Vivado? 設(shè)計(jì)套件HLx版、嵌入式軟件開發(fā)工具、賽靈思Power Estimator (功耗評估器),以及用于Zynq? UltraScale+ MPSoC及Kintex? UltraScale+器件的技術(shù)文檔。設(shè)計(jì)開發(fā)者們現(xiàn)在就可以在自己特定的設(shè)計(jì)上,通過UltraScale+產(chǎn)品系列實(shí)現(xiàn)比28nm器件高出2-5
          • 關(guān)鍵字: Xilinx  FPGA  

          賽靈思宣布推出 Spartan-7 FPGA 系列

          •   賽靈思公司今天宣布為成本敏感型應(yīng)用推出靈活的 I/O 密集型器件——Spartan®-7 FPGA系列。該新型系列器件可滿足汽車、消費(fèi)類電子、工業(yè)物聯(lián)網(wǎng)、數(shù)據(jù)中心、有線/無線通信和便攜式醫(yī)療解決方案等多種不同市場領(lǐng)域的連接需求。全新的 Spartan-7 FPGA 將得到免費(fèi) Vivado® 設(shè)計(jì)套件 WebPACK™ 版本以及 Vivado 設(shè)計(jì)版本和系統(tǒng)版本的支持,能夠快速集成和實(shí)現(xiàn)。   Spartan-7 FPGA 系列采用小型封裝卻擁有高
          • 關(guān)鍵字: 賽靈思  Spartan-7  

          Xilinx和IBM宣布戰(zhàn)略合作攜手加速數(shù)據(jù)中心應(yīng)用

          •   IBM(NYSE:IBM)和賽靈思公司今天聯(lián)合宣布開展一項(xiàng)多年戰(zhàn)略協(xié)作,在IBM POWER系統(tǒng)上運(yùn)用賽靈思FPGA加速工作負(fù)載處理技術(shù),以打造更高性能、更高能效的數(shù)據(jù)中心應(yīng)用。IBM和賽靈思已簽署一項(xiàng)(保密)協(xié)議,并將通過OpenPOWER基金會(huì)進(jìn)行合作,共同開發(fā)開放式加速基礎(chǔ)架構(gòu)、軟件和中間件,以滿足機(jī)器學(xué)習(xí)、網(wǎng)絡(luò)功能虛擬化 (NFV)、基因分析、高性能計(jì)算 (HPC) 和大數(shù)據(jù)分析等新興應(yīng)用的需求。   隨著異構(gòu)工作負(fù)載日益普及,許多數(shù)據(jù)中心開始采用應(yīng)用加速器以低功耗滿足吞吐量和時(shí)延要求。賽靈
          • 關(guān)鍵字: Xilinx  IBM  

          在Xilinx FPGA上快速實(shí)現(xiàn)JESD204B

          •   簡介   JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps串行數(shù)據(jù)速率,并可確保 JESD204 鏈路具有可重復(fù)的確定性延遲。隨著轉(zhuǎn)換器的速度和分辨率不斷提升,JESD204B接口在ADI高速轉(zhuǎn)換器和集成RF收發(fā)器中也變得更為常見。此外,F(xiàn)PGA和ASIC中靈活的串行器/解串器(SERDES)設(shè)計(jì)正逐步取代連接轉(zhuǎn)換器的傳統(tǒng)并行LVDS/CMOS接口,并用來實(shí)現(xiàn) JESD204B物理層。本文介紹如何快速在Xilinx?
          • 關(guān)鍵字: Xilinx  FPGA  
          共775條 11/52 |‹ « 9 10 11 12 13 14 15 16 17 18 » ›|

          xilinx-spartan介紹

          您好,目前還沒有人創(chuàng)建詞條xilinx-spartan!
          歡迎您創(chuàng)建該詞條,闡述對xilinx-spartan的理解,并與今后在此搜索xilinx-spartan的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();