<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> xilinx-spartan

          賽靈思7系列FPGA實現(xiàn)3D和4K2K逼真顯示

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出基于 28 nm Kintex?-7 FPGA 的全新目標參考設(shè)計和全新開發(fā)基板,以加速新一代 3D 和 4K2K 顯示技術(shù)的開發(fā),旨在為消費者帶來更加豐富的沉浸式體驗。在全球最大的消費電子展會 2012 國際消費電子展(CES)上,參會人員可蒞臨賽靈思 MP25556 號展臺,觀看這些與高級賽靈思聯(lián)盟計劃成員東京電子器件有限公司(Tokyo Electron Device Ltd. (TED) )聯(lián)合
          • 關(guān)鍵字: Xilinx  FPGA  Kintex-7  

          基于Xilinx FPGA的嵌入式Linux操作系統(tǒng)解決方案設(shè)計

          • 基于Xilinx FPGA的嵌入式Linux操作系統(tǒng)解決方案設(shè)計,FPGA是通過邏輯組合電路來實現(xiàn)各種功能的器件。由于FPGA內(nèi)部集成了大量的邏輯資源和可配置的I/O引腳,加上獨特的并行處理架構(gòu),可以輕松實現(xiàn)同時對多個外部設(shè)備的配置和管理,以及內(nèi)外各種接口數(shù)據(jù)的傳輸。現(xiàn)在開發(fā)廠
          • 關(guān)鍵字: 操作系統(tǒng)  解決  方案設(shè)計  Linux  嵌入式  Xilinx  FPGA  基于  

          FAQ-Virtex-7HT常見問題解答

          • 1. 賽靈思將發(fā)布內(nèi)容是什么?   賽靈思將發(fā)布 Virtex-7 HT FPGA,該產(chǎn)品在單片 FPGA 中集成了業(yè)界最多數(shù)量的串行收發(fā)器—16個 28Gbps 和72個 13.1Gbps 串行收發(fā)器,能夠滿足 100Gbps 和 400Gbps 帶寬應(yīng)用的需要。如欲觀看賽靈思 28Gbps 收發(fā)器的演示視頻,請訪問:http://www.xilinx.com/cn/28gbps。 在該視頻中,信號完整性專家 Howard Johnson 博士對 Virtex-7 HT FPGA 的 28Gbps
          • 關(guān)鍵字: Xilinx  Virtex-7 HT FPGA  

          Xilinx獲《電子產(chǎn)品世界》2011最佳創(chuàng)意理念獎

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. 今天宣布其 Zynq-7000 可擴展處理平臺(EPP) 榮獲 2011 年 Elektra歐洲電子產(chǎn)業(yè)獎的年度最佳嵌入式系統(tǒng)產(chǎn)品獎。該獎項在倫敦Park Plaza舉行的頒獎典禮上頒發(fā)。與此同時, 獲得中國重要的電子專業(yè)類刊物之一——《電子產(chǎn)品世界》一年一度的編輯推薦獎之成就獎: 2011年度最佳創(chuàng)意理念獎。
          • 關(guān)鍵字: Xilinx  FPGA  Zynq-7000  

          引領(lǐng)28nm FPGA“智”造時代

          • 電子業(yè)的四大趨勢   隨著我國政府“十二五”規(guī)劃的逐步推行,無線通信、新能源、集成電路、醫(yī)療保健等領(lǐng)域的技術(shù)創(chuàng)新倍受關(guān)注。為實現(xiàn)由“中國制造”向“中國創(chuàng)造”和“中國智造”的轉(zhuǎn)型與升級,新趨勢對電子產(chǎn)業(yè)提出了新的要求。
          • 關(guān)鍵字: Xilinx  FPGA  201112  

          FPGA廠商與英特爾的工藝競賽

          • FPGA廠商Xilinx于今年四月初向全球展示了采用TSMC HPL 28nm工藝的可編輯處理器——Kintex-7 325T,也是其新一代采用統(tǒng)一架構(gòu)的7系列處理器的第一批樣片。本刊記者也獲得了此樣片,并親眼觀看了其功耗與眼圖的測試,測試結(jié)果與之前Xilinx宣布的功耗比前代V6下降50%一致,并將支持的12.5Gbps收發(fā)器提升到32個串行連接,以滿足新一代LTE無線射頻卡和無線基站多通道的需求。
          • 關(guān)鍵字: Xilinx  FPGA  

          當珠比櫝便宜--解讀Xilinx的7系列28nm

          • 買櫝還珠的故事,大家一定不陌生。 如果把芯片內(nèi)部最值錢和最有技術(shù)含量的那個硅片比喻為珍珠的話, 芯片外面的封裝,包括管腳, 就可以比喻為櫝了。
          • 關(guān)鍵字: XILINX  芯片  Spartan  

          Xilinx進駐北京新址并宣布成立中國研發(fā)中心

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc.)今天在進駐北京新址的慶典上,強調(diào)其對高增長的中國市場的承諾。該公司不斷擴大其在亞太地區(qū)的影響力,包括開設(shè)研發(fā)中心,并將本地銷售、市場營銷和應(yīng)用工程設(shè)計等業(yè)務(wù)整合到統(tǒng)一的辦公地點。新址面積達 2,000 平米,將為北京本地、整個亞太區(qū)乃至跨國客戶提供強有力的支持。
          • 關(guān)鍵字: Xilinx  可編程平臺  

          Xilinx公司介紹

          • Xilinx(賽靈思)是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設(shè)計工具以及作為預(yù)定義系統(tǒng)級功能的IP(Intellectual Property)核。客戶使用Xilinx及其合作伙伴的自動化軟件工具和IP核對器件進行編程,從而完成特定的邏輯操作。Xilinx公司成立于 1984年,Xilinx首創(chuàng)了現(xiàn)場可編程邏輯陣列(FPGA)這一創(chuàng)新性的技術(shù),并于1985年首次推出商業(yè)化產(chǎn)品。
          • 關(guān)鍵字: Xilinx  半導(dǎo)體  CPLD  

          Xilinx助力有線電視運營商打造面向未來的前端系統(tǒng)

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. )在 2011 年 SCTE 有線電視技術(shù)博覽會 (SCTE Cable-Tec Expo 2011)上演示了有線電視行業(yè)第一個用單個 RF 端口支持多達 160 個正交幅度調(diào)制 (QAM )信道的方案,該方案是在基于賽靈思 28nm 7 系列 FPGA上實現(xiàn)的。該技術(shù)對多系統(tǒng)運營商 (MSO) 通過現(xiàn)有有線電視前端系統(tǒng)提供更豐富的三重播放業(yè)務(wù)至關(guān)重要,同時也展示了基于 FPGA 的前端設(shè)備可以提供關(guān)鍵的器件和信號密度,滿足競爭激烈的數(shù)據(jù)和內(nèi)容
          • 關(guān)鍵字: Xilinx  FPGA  RF  

          賽靈思推出關(guān)鍵互聯(lián)IP

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. )今天宣布推出三款對構(gòu)建低成本高靈活性可編程 3G+/4G 無線基站至關(guān)重要的關(guān)鍵互聯(lián)功能 IP ——賽靈思Serial RapidIO Gen 2 v1.2 終端LogiCORE IP、JESD204 v1.1 LogiCORE IP以及CPRI v4.1 LogiCORE IP,所有這三款產(chǎn)品均支持各類互聯(lián)標準,可幫助開發(fā)人員在構(gòu)建具有更高系統(tǒng)容量的新型無線網(wǎng)絡(luò)設(shè)備時,克服各種設(shè)計挑戰(zhàn)。
          • 關(guān)鍵字: Xilinx  LogiCORE IP  

          Xilinx FPGA的Fast Startup

          • 在眾多當代應(yīng)用中,嵌入式系統(tǒng)必須滿足極其苛刻的時序要求。其中之一就是啟動時間——即上電后電子系統(tǒng)進入可操作狀態(tài)所需要的時間。PCI Express產(chǎn)品或汽車應(yīng)用中基于CAN的電子控制單元(ECU)就是具有嚴格時序要求的電子系統(tǒng)的應(yīng)用實例。
          • 關(guān)鍵字: 賽靈思  Xilinx  FPGA  

          Xilinx與Cadence合作推出可擴展虛擬平臺

          • Xilinx, Inc. 與 Cadence 設(shè)計系統(tǒng)公司今天宣布共同合作開發(fā)了業(yè)界首個用于在硬件成型之前對基于Xilinx Zynq-7000可擴展式處理平臺(EPP)系統(tǒng)進行系統(tǒng)設(shè)計、軟件開發(fā)與測試的虛擬平臺。該方案進一步改善了Xilinx的基于ARM處理器平臺的開發(fā)環(huán)境,為嵌入式軟件設(shè)計師改善了開發(fā)流程,讓軟件內(nèi)容能夠驅(qū)動硬件設(shè)計。參加ARM TechCon的與會者可以在Xilinx的207號展臺看到這種可擴展式虛擬平臺的演示。
          • 關(guān)鍵字: Xilinx  EPP  Zynq-7000  

          Xilinx與Cadence推出可擴展虛擬平臺用于嵌入式軟件開發(fā)

          • Xilinx, Inc. (NASDAQ: XLNX)與 Cadence 設(shè)計系統(tǒng)公司 (NASDAQ: CDNS) 今天宣布共同合作開發(fā)了業(yè)界首個用于在硬件成型之前對基于Xilinx Zynq?-7000可擴展式處理平臺(EPP)系統(tǒng)進行系統(tǒng)設(shè)計、軟件開發(fā)與測試的虛擬平臺。
          • 關(guān)鍵字: Xilinx  Zynq-7000  Cadence  

          使用Xilinx公司的Spartan-6 FPGA作DDR芯片測試

          • 使用Xilinx公司的Spartan-6 FPGA系列芯片所提供的MCB,在生成控制模塊時設(shè)置不同參數(shù),可以輕而易舉的實現(xiàn)對不同型號的DDR存儲芯片的測試,數(shù)據(jù)率可高達800Mb/s以上。由于時間利用率比使用計算機主板測試DDR芯片高得多,所以可以極大地節(jié)約測試時間。
          • 關(guān)鍵字: Xilinx  FPGA  DDR  201109  
          共775條 32/52 |‹ « 30 31 32 33 34 35 36 37 38 39 » ›|

          xilinx-spartan介紹

          您好,目前還沒有人創(chuàng)建詞條xilinx-spartan!
          歡迎您創(chuàng)建該詞條,闡述對xilinx-spartan的理解,并與今后在此搜索xilinx-spartan的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();