<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 新品快遞 > Altium一體化設(shè)計(jì)消除FPGA到PCB障礙

          Altium一體化設(shè)計(jì)消除FPGA到PCB障礙

          ——
          作者: 時(shí)間:2006-01-28 來(lái)源: 收藏
                宣布 公司的最新一體化電子產(chǎn)品開發(fā)系統(tǒng) Designer 6.0 極大地增強(qiáng)了- 協(xié)同設(shè)計(jì)的能力,工程師可以充分利用 作為系統(tǒng)平臺(tái),而且簡(jiǎn)化大型 與物理 平臺(tái)的集成。 
               雖然人們?cè)缇驼J(rèn)識(shí)到了FPGA 給邏輯開發(fā)帶來(lái)的好處,但把這些器件集成到 設(shè)計(jì)流程所帶來(lái)的挑戰(zhàn),會(huì)使得PCB 線路板設(shè)計(jì)變得十分復(fù)雜并導(dǎo)致整體設(shè)計(jì)時(shí)間超長(zhǎng)。通常無(wú)需考慮PCB 版圖即進(jìn)行FPGA 管腳分配,而在大規(guī)??删幊唐骷惺褂玫拿芗庋b技術(shù)將使得PCB 板布線成為極大的挑戰(zhàn)。 
                 Altium Designer 打破了FPGA 的使用障礙,把硬連接的PCB 平臺(tái)和軟件及軟連接的邏輯開發(fā)集成在一起,后者構(gòu)成的嵌入式智能通過(guò)在PCB 線路板上編程以創(chuàng)建完整的應(yīng)用

          。Altium Designer 6.0 改進(jìn)了FPGA 級(jí)設(shè)計(jì)和PCB 級(jí)設(shè)計(jì)間的集成,開發(fā)了很多新功能,與現(xiàn)在的大型可編程器件相結(jié)合,它們精簡(jiǎn)了產(chǎn)品開發(fā)。 

                 “ 大型FPGA 器件的可用性正改變著工程師的系統(tǒng)設(shè)計(jì)方法——產(chǎn)品中可以添加更多智能并同時(shí)縮短設(shè)計(jì)時(shí)間,減少制造成本?!?nbsp;Altium 的創(chuàng)始人和CEO Nick Martin 說(shuō),“Altium Designer 6.0 可幫助工程師在嵌入式智能級(jí)和物理設(shè)計(jì)級(jí)充分利用FPGA 提供的好處,系統(tǒng)的統(tǒng)一特性打破了在主流設(shè)計(jì)中廣泛采用可編程器件的障礙,這樣可以充分利用這些器件的擴(kuò)展資源,簡(jiǎn)化邏輯和物理設(shè)計(jì)?!?nbsp;


                 Altium Designer 6.0 引入了動(dòng)態(tài)網(wǎng)絡(luò)重分配概念,PCB 布線期間可在線交換FPGA 管腳。這包括重新分配預(yù)先布線的子網(wǎng)和交換鏈接的差分信號(hào)對(duì),差分信號(hào)對(duì)可利用FPGA 器件上充分的LVDS 資源。動(dòng)態(tài)網(wǎng)絡(luò)重分配在板級(jí)具有增強(qiáng)了的FPGA 管腳優(yōu)化引擎,允許工程師充分利用FPGA 器件管腳的可重新編程特性,在PCB 板極獲得最優(yōu)的布線方案。Altium Designer 系統(tǒng)的統(tǒng)一特性允許在板級(jí)完成的管腳交換和FPGA 項(xiàng)目的自動(dòng)同步,減少手動(dòng)調(diào)整處理I/O 的耗時(shí)。 


                 通常帶有大量管腳的FPGA 器件是密集BGA 型封裝。這給原型階段的調(diào)試帶來(lái)很大困難,因?yàn)檫@些器件上的管腳不能直接探測(cè)。Altium Designer 的LiveDesign 開發(fā)方法允許工程師在開發(fā)中可與基于FPGA 的設(shè)計(jì)直接交互。Altium Designer 6.0 具有改進(jìn)的JTAG 器件瀏覽器,可提供系統(tǒng)中所有JTAG 器件的管腳狀態(tài)顯示,在調(diào)試期間工程師可以實(shí)時(shí)檢測(cè)管腳信號(hào)狀態(tài)。管腳狀態(tài)也可以在源原理圖和PCB 版圖動(dòng)態(tài)顯示,‘定位’查看設(shè)計(jì)文檔內(nèi)的信號(hào)狀態(tài)。另外還有Altium Designer 的FPGA 虛擬儀器,可用來(lái)設(shè)定并監(jiān)控FPGA 內(nèi)的信號(hào),給設(shè)計(jì)師提供電路運(yùn)行完整的狀態(tài)圖,以進(jìn)行系統(tǒng)的邏輯和物理調(diào)試。 


                 FPGA 系統(tǒng)的在線測(cè)試在Altium Designer 6.0 中得到改進(jìn),提供增強(qiáng)的邏輯分析儀(LAX)虛擬儀器。可配置的LAX 可監(jiān)控FPGA 內(nèi)從8 位到64 位帶寬的總線,支持多重信號(hào)集的連接。任意信號(hào)都可用來(lái)觸發(fā)輸入或選定為數(shù)據(jù)源。當(dāng)可配置的LAX 連接到處理器指令總線時(shí),總線數(shù)據(jù)可顯示為反匯編的代碼指令,代碼相關(guān)的問(wèn)題可方便地在虛擬儀器輸出中進(jìn)行跟蹤。 


                 Altium Designer 6.0 中32 位的基于FPGA 的處理器系統(tǒng)也有更多通用性,支持大量第三方的軟核和分立處理器,包括Xilinx® MicroBlaze™ 軟處理器、Sharp® BlueStreak™ LH79520 (基于ARM720T) 和AMCC® 

                 PowerPC® 405CR 分立處理器。這些新器件的支持,對(duì)于已經(jīng)有了8 位和32 位目標(biāo)獨(dú)立軟處理器支持的Altium Designer 設(shè)計(jì)系統(tǒng)來(lái)說(shuō),使設(shè)計(jì)者在使用FPGA 進(jìn)行嵌入式系統(tǒng)開發(fā)時(shí)更加靈活。Altium Designer 6.0 提供的包裹連接器內(nèi)核可幫助設(shè)計(jì)者定位支持的第三方處理器,同時(shí)保留Altium Designer 環(huán)境的所有設(shè)計(jì)功能,包括使用Altium Designer 虛擬儀器方便地連接基于FPGA 外設(shè)和用LiveDesign 進(jìn)行調(diào)試。Altium基于Viper 的編譯器工具鏈保證所有處理器間的軟件兼容性,包裹連接器內(nèi)核提供硬件兼容性。這意味著嵌入式設(shè)計(jì)師無(wú)需花費(fèi)高昂的重新設(shè)計(jì)工程的代價(jià)即可在處理器間進(jìn)行設(shè)計(jì)移植。


          關(guān)鍵詞: Altium FPGA PCB PCB 電路板

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();